0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PS LPDDR4 DRAM 器件需啟用 WDQS 控制信號

李娟 ? 來源:zhhx1985 ? 作者:zhhx1985 ? 2022-08-02 15:54 ? 次閱讀

“部分舊產(chǎn)品可能未提供下述 WDQS 控制信號”。但是,為了防止出現(xiàn)寫操作前同步信號相關(guān)故障,強(qiáng)烈建議為對應(yīng)LPDDR4-SDRAM 的兩項(xiàng) WDQS 控制信號中的任一控制信號提供支持。

對于可能未提供 WDQS 控制模式的舊 SoC,需向 DRAM 供應(yīng)商咨詢,以保證寫操作/屏蔽寫操作正常執(zhí)行?!?/p>

隨著 DRAM 供應(yīng)商對此功能的需求日益增大,所有 LPDDR4 設(shè)計(jì)都應(yīng)啟用此功能。

解決方案
Zynq UltraScale+ PS LPDDR4 內(nèi)存控制器默認(rèn)不提供 JEDEC 規(guī)范所建議的 WDQS 控制信號。賽靈思建議更新所有 PS LPDDR4 設(shè)計(jì)。

發(fā)布此設(shè)計(jì)咨詢時,尚未觀測到任何功能性故障,但客戶應(yīng)向 DRAM 供應(yīng)商咨詢,在選擇不升級其設(shè)計(jì)的情況下如何保證寫操作/屏蔽寫操作正常運(yùn)行。

解決方法:

在 Vivado IP integrator 中的“處理器系統(tǒng) (Processing System)”塊上,設(shè)置 PSU_DDRC_VENDOR_PART=HYNIX。

可通過如下 Vivado Tcl 命令來完成此操作:

set_property CONFIG.PSU__DDRC__VENDOR_PART HYNIX [get_bd_cells /zynq_ultra_ps_e_0]

請參閱隨附的 2019.1 版本補(bǔ)丁,其中包括針對 (Xilinx Answer 76182) 的修復(fù)程序。

以上 Hynix 選項(xiàng)也必須與補(bǔ)丁一起設(shè)置。

安裝/使用:

根據(jù)該補(bǔ)丁的內(nèi)容,我們建議使用方法 1 來應(yīng)用該補(bǔ)丁。

方法 1:

1. 導(dǎo)航至 $XILINX_VIVADO/patches 目錄 (Linux) 或 C:\Xilinx\Vivado\\patches (Windows) (如果此目錄不存在,請創(chuàng)建此目錄)。
2. 將 .zip 歸檔的內(nèi)容壓縮到名稱以 AR72499 開頭的目錄中。
注:大多數(shù)壓縮工具支持您自動創(chuàng)建與 zip 文件同名的目錄
3. 從原始安裝位置運(yùn)行 Vivado 軟件工具。

方法 2:

創(chuàng)建一個包含補(bǔ)丁文件的單獨(dú)目錄

1. 將 .zip 歸檔的內(nèi)容解壓到所期望的補(bǔ)丁目錄位置。
2. 將隨點(diǎn)變化的 MYVIVADO XILINX_PATH 環(huán)境設(shè)置為該補(bǔ)丁目錄下的 Vivado 目錄
i.e. set XILINX_PATH=C:\XILINX_PATH\vivado-patch-AR72499\vivado\
3. 從原始安裝位置運(yùn)行 Vivado 軟件工具。

方法3:覆蓋現(xiàn)有 Xilinx 安裝區(qū)域中的文件

1. 應(yīng)先將相應(yīng)目錄中的原始文件移至其它目錄或重命名,然后再將歸檔文件復(fù)制到這些位置。
2. 將“.zip”存檔文件的關(guān)鍵文件內(nèi)容提取到您正在打補(bǔ)丁的軟件工具目錄下。
3. 從原始安裝位置運(yùn)行軟件工具。

受影響的配置:

所有 PS LPDDR4

分辨率

Vivado 2019.2 及更高版本在使用 LPDDR4 時將始終啟用 WDQS 設(shè)置,無論是否使用該參數(shù)都是如此。

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 軟件
    +關(guān)注

    關(guān)注

    69

    文章

    4569

    瀏覽量

    86693
  • 程序
    +關(guān)注

    關(guān)注

    115

    文章

    3719

    瀏覽量

    80355
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    797

    瀏覽量

    65852
收藏 人收藏

    評論

    相關(guān)推薦

    啟用或禁用數(shù)字信號

    電子發(fā)燒友網(wǎng)站提供《啟用或禁用數(shù)字信號.pdf》資料免費(fèi)下載
    發(fā)表于 09-18 14:50 ?0次下載
    <b class='flag-5'>啟用</b>或禁用數(shù)字<b class='flag-5'>信號</b>

    AM62Ax/AM62Px LPDDR4 電路板設(shè)計(jì)和布局布線指南

    電子發(fā)燒友網(wǎng)站提供《AM62Ax/AM62Px LPDDR4 電路板設(shè)計(jì)和布局布線指南.pdf》資料免費(fèi)下載
    發(fā)表于 09-09 11:10 ?1次下載
    AM62Ax/AM62Px <b class='flag-5'>LPDDR4</b> 電路板設(shè)計(jì)和布局布線指南

    Jacinto 7 LPDDR4電路板設(shè)計(jì)和布局指南

    電子發(fā)燒友網(wǎng)站提供《Jacinto 7 LPDDR4電路板設(shè)計(jì)和布局指南.pdf》資料免費(fèi)下載
    發(fā)表于 09-06 11:17 ?3次下載
    Jacinto 7 <b class='flag-5'>LPDDR4</b>電路板設(shè)計(jì)和布局指南

    AM625SIP處理器如何通過集成LPDDR4加快開發(fā)

    電子發(fā)燒友網(wǎng)站提供《AM625SIP處理器如何通過集成LPDDR4加快開發(fā).pdf》資料免費(fèi)下載
    發(fā)表于 08-29 11:15 ?0次下載
    AM625SIP處理器如何通過集成<b class='flag-5'>LPDDR4</b>加快開發(fā)

    AM625SIP處理器如何透過整合LPDDR4,加快開發(fā)速度

    電子發(fā)燒友網(wǎng)站提供《AM625SIP處理器如何透過整合LPDDR4,加快開發(fā)速度.pdf》資料免費(fèi)下載
    發(fā)表于 08-28 10:47 ?0次下載
    AM625SIP處理器如何透過整合<b class='flag-5'>LPDDR4</b>,加快開發(fā)速度

    Introspect DDR5/LPDDR5總線協(xié)議分析儀

    協(xié)議分析儀,DDR5 Protocol Analyzer, DDR5/LPDDR5發(fā)射機(jī)測試,DDR5/LPDDR5信號質(zhì)量測試 DDR5/LPDDR5/5X總線協(xié)議分析儀(Proto
    發(fā)表于 08-06 12:03

    AM625SIP–AM6254具有集成LPDDR4 SDRAM的Sitara?處理器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《AM625SIP–AM6254具有集成LPDDR4 SDRAM的Sitara?處理器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 07-31 09:50 ?0次下載
    AM625SIP–AM6254具有集成<b class='flag-5'>LPDDR4</b> SDRAM的Sitara?處理器數(shù)據(jù)表

    新品迅為RK3588-LPDDR5核心板_LPDDR4x與LPDDR5的區(qū)別

    更高的頻率和更嚴(yán)格的時序要求;LPDDR5 的頻率范圍通常更高,可以提供更快的數(shù)據(jù)傳輸速率。 電壓:LPDDR5 的工作電壓范圍相對于 LPDDR4X有所降低,以提供更高的能效和功耗優(yōu)化。
    發(fā)表于 07-17 10:13

    DDR與LPDDR的工作原理及異同點(diǎn)?

    DDR和LPDDR都是動態(tài)隨機(jī)存取存儲器(DRAM)的類型,它們在計(jì)算機(jī)和移動設(shè)備中用于臨時存儲數(shù)據(jù)。
    的頭像 發(fā)表于 05-12 15:19 ?1737次閱讀

    三星LPDDR5X DRAM內(nèi)存創(chuàng)10.7Gbps速率新高

    值得注意的是,此前市場上其他品牌的LPDDR5X DRAM內(nèi)存最高速度僅為9.6Gbps。三星表示,新款10.7Gbps LPDDR5X內(nèi)存采用12納米級制程工藝,相較前代產(chǎn)品性能提升超過25%,容量增加30%。
    的頭像 發(fā)表于 04-17 16:29 ?509次閱讀

    三星推出專為人工智能應(yīng)用優(yōu)化的10.7Gbps LPDDR5X DRAM

    近日,三星宣布已開發(fā)出其首款支持高達(dá)10.7吉比特每秒(Gbps)的LPDDR5X DRAM。
    的頭像 發(fā)表于 04-17 14:58 ?576次閱讀

    TPS65296-完整 LPDDR4/LPDDR4X存儲器電源解決方案數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《TPS65296-完整 LPDDR4/LPDDR4X存儲器電源解決方案數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 03-05 17:14 ?0次下載
    TPS65296-完整 <b class='flag-5'>LPDDR4</b>/<b class='flag-5'>LPDDR4</b>X存儲器電源解決方案數(shù)據(jù)表

    中國長鑫存儲自主研發(fā) LPDDR5 完成

    產(chǎn)品。該產(chǎn)品代表最新一代的低功耗 DRAM(Low-Power DDR5 DRAM),相比上一代 LPDDR4X,新一代 LPDDR5 的容量和速度提高了50%,容量
    的頭像 發(fā)表于 12-03 11:30 ?679次閱讀
    中國長鑫存儲自主研發(fā) <b class='flag-5'>LPDDR</b>5 完成

    三星將于明年量產(chǎn)LPDDR5T DRAM芯片

    三星將從明年開始批量生產(chǎn)LPDDR5T DRAM芯片。三星電子副總裁Ha-Ryong Yoon最近在投資者論壇上介紹了公司狀況和今后計(jì)劃等。當(dāng)投資者詢問三星今后將開發(fā)的技術(shù)時,管理人員公開了有關(guān)LPDDR5T
    的頭像 發(fā)表于 12-01 09:45 ?591次閱讀

    長鑫存儲首款國產(chǎn)LPDDR5,推動產(chǎn)業(yè)跨入LPDDR5領(lǐng)域

     相比上一代LPDDR4,長鑫的LPDDR5單顆芯片容量和速率都提升了50%,達(dá)到12Gb和6400Mbps,并且功耗降低了30%。從產(chǎn)品應(yīng)用和市場角度來看,LPDDR5芯片能夠?yàn)橐苿与娮釉O(shè)備帶來更快的速度和更低的功耗。
    的頭像 發(fā)表于 11-29 17:34 ?1207次閱讀