0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何用單面PCB實現(xiàn)布線阻抗控制

lhl545545 ? 來源:看圖說RF ? 作者:看圖說RF ? 2022-08-12 14:58 ? 次閱讀

大概率您會這么想:

單面PCB,沒有地平面,采用雙側(cè)都有地線的共面波導結(jié)構(gòu),就能實現(xiàn)布線阻抗控制:

60e24510-19e6-11ed-ba43-dac502259ad0.png

想得美,理論豐滿,現(xiàn)實骨感。

能想到用單面PCB實現(xiàn)布線阻抗控制的老板,一定在物料成本上考慮到了極致:

與常規(guī)雙面PCB相比,單面PCB少了過孔金屬化、背面銅蝕刻、背面絲印、背面綠油等工序,減少了PCB制造成本;

單面布線面積也一定會盡量減小,兩側(cè)鋪地增加了布線面積、增加了布通難度,所以只能單側(cè)鋪地(跟隨地線)。

那么,單側(cè)鋪地的阻抗由鋪地間隙Gap大小決定?

那又單純了,典型的沒經(jīng)過社會拷打。

能想到單面布線阻抗控制的老板,一定會找個極低成本的三線PCB廠家加工,別指望線寬(等同于線間隙Gap)加工精度了。這種三線PCB廠家只保證基本的通斷。

單側(cè)鋪地的Gap與阻抗關(guān)系

為了讓大家死心,特意用HFSS建模,F(xiàn)R4介質(zhì)厚度20mil,銅厚1.4mil,線寬30mil??匆谎蹎蝹?cè)鋪地的Gap與阻抗關(guān)系:

6107aeea-19e6-11ed-ba43-dac502259ad0.png

看一眼單側(cè)鋪地的Gap與阻抗關(guān)系:

6115636e-19e6-11ed-ba43-dac502259ad0.png

30mil線寬單面布線,鋪銅間隙Gap=4mil(主流PCB廠家普通制造工藝能加工的鋪銅間隙),阻抗也只能做到77歐,與50歐相差太遠。

鋪銅間隙Gap=4mil大概是主流PCB廠家能保證通斷能力的鋪銅間隙,實際加工出來的Gap可能3~5mil范圍,有+/-1mil誤差是很正常的,會導致阻抗控制誤差超過20%。

即使如此,別指望低成本的三流PCB廠家也能加工出4mil鋪銅間隙。

上圖的紫色線,對應鋪銅間隙Gap=16mil。

解決方案

根據(jù)公式Z0 = sqrt(L0/C0),增加單位長度的電容量,就能降低阻抗到50歐。

單位長度,是指遠小于導波波長的長度。

單位長度的電容量,用均勻排列的貼片電容實現(xiàn)。

下圖模型:

613aacbe-19e6-11ed-ba43-dac502259ad0.png

仿真出來的阻抗如下:

6150f6ea-19e6-11ed-ba43-dac502259ad0.png

紅線0.4pF,TDR曲線顯示的阻抗88歐;

綠線2pF,TDR曲線是最接近于50歐的;

說明這個長度2000mil的布線結(jié)構(gòu),需要用貼片電容增加總共5*2 = 10pF左右的附加電容,才能將阻抗壓到50歐左右。

看看回波損耗:

61790fe0-19e6-11ed-ba43-dac502259ad0.png

對于數(shù)字電路,假設(shè)以回波損耗10dB為限:

5*2pF拓樸結(jié)構(gòu),大致能傳輸1Gbps信號。

5*0.4pF拓樸結(jié)構(gòu),大致能傳輸0.15Gbps信號。

還是有收獲的。

單位長度減半

下圖模型:

61a4d800-19e6-11ed-ba43-dac502259ad0.png

看看上圖拓樸結(jié)構(gòu)的TDR瞬時阻抗,與上升沿Tr關(guān)系:

61c438c6-19e6-11ed-ba43-dac502259ad0.png

藍線阻抗大致控制在+/-10%,對應上升時間Tr=200ps。

綠線阻抗大致控制在+/-5%,對應上升時間Tr=500ps。

再看看回波損耗:

61d0a688-19e6-11ed-ba43-dac502259ad0.png

按照前面假設(shè)的標準,每隔180mil布局1pF電容,大致能傳輸2.2Gbps數(shù)據(jù)信號。

本文的模型,用了HFSS的LumpRLC邊界條件,這與實際的貼片元件仍然有分布參數(shù)的差異,低頻率時誤差不大。

總結(jié)

共面波導結(jié)構(gòu)理論上能實現(xiàn)單面PCB布線的50歐阻抗控制,但實際工程上是很難實現(xiàn)的:因為要求鋪銅間隔Gap小于4mil。

可以采用大的鋪銅間隔Gap=20mil,但每隔單位長度布局貼片電容的辦法實現(xiàn)50歐阻抗控制:

每隔360mil布局2pF電容,大致能傳輸1Gbps數(shù)據(jù)信號。

每隔180mil布局1pF電容,大致能傳輸2Gbps數(shù)據(jù)信號。

依此類推。

電容間隔總不能小于封裝本體吧?因此,這種拓樸結(jié)構(gòu)只能用于低頻低速信號。

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4315

    文章

    22939

    瀏覽量

    395580
  • TDR
    TDR
    +關(guān)注

    關(guān)注

    1

    文章

    68

    瀏覽量

    19881
  • 貼片電容
    +關(guān)注

    關(guān)注

    13

    文章

    445

    瀏覽量

    27713

原文標題:038_單面PCB布線阻抗的工程設(shè)計

文章出處:【微信號:看圖說RF,微信公眾號:看圖說RF】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    在DSP上實現(xiàn)DDR2 PCB布局布線

    電子發(fā)燒友網(wǎng)站提供《在DSP上實現(xiàn)DDR2 PCB布局布線.pdf》資料免費下載
    發(fā)表于 10-15 09:16 ?0次下載
    在DSP上<b class='flag-5'>實現(xiàn)</b>DDR2 <b class='flag-5'>PCB</b>布局<b class='flag-5'>布線</b>

    PCB電路板的阻抗工藝中控制要點

    阻抗控制的主要目的是為了保證電路板信號的穩(wěn)定傳輸,提高信號傳輸質(zhì)量。阻抗是電路板傳輸信號時的主要參數(shù)之一,其取值與電路板材料、線路結(jié)構(gòu)、電信號頻率等相關(guān)。 PCB電路板的
    的頭像 發(fā)表于 09-23 14:37 ?213次閱讀

    PCB阻抗控制是什么?PCB阻抗控制原理?

    一站式PCBA智造廠家今天為大家講講PCBA線路板中的阻抗特性與受控阻抗是什么?PCB阻抗特性與受控阻抗原理。在PCBA線路板中,
    的頭像 發(fā)表于 06-26 09:20 ?763次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>是什么?<b class='flag-5'>PCB</b><b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>原理?

    pcb電源布線規(guī)則分享 PCB電源布線的六大技巧

    PCB電源布線是印刷電路板設(shè)計中非常重要的一環(huán)。電源布線的好壞直接影響到電路的穩(wěn)定性和性能。本文將介紹幾個PCB電源布線的技巧,幫助大家在設(shè)
    發(fā)表于 05-16 11:50 ?1657次閱讀

    pcb阻抗控制是指什么?pcb怎么做阻抗?

    pcb阻抗控制是指什么?pcb怎么做阻抗PCB阻抗
    的頭像 發(fā)表于 01-17 16:38 ?3242次閱讀

    PCB阻抗設(shè)計12問,輕松帶你搞懂阻抗!

    的電路里,對交流電所起的阻礙作用叫做阻抗。阻抗常用Z表示。阻抗由電阻、感抗和容抗三者組成,但不是三者簡單相加。阻抗的單位是歐姆。 PCB中的
    的頭像 發(fā)表于 01-03 08:40 ?1102次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>阻抗</b>設(shè)計12問,輕松帶你搞懂<b class='flag-5'>阻抗</b>!

    關(guān)于PCB布局布線技巧的104的問題

    現(xiàn)在,雖然有很多軟件可以實現(xiàn)PCB自動布局布線。但是隨著信號頻率不斷提升,很多時候,工程師需要了解有關(guān)PCB布局布線的基本的原則和技巧,才可
    發(fā)表于 01-02 15:58 ?649次閱讀

    PCB布線的布局規(guī)劃和設(shè)計技巧

    電路板尺寸和布線層數(shù)需要在設(shè)計初期確定。布線層的數(shù)量以及層疊(STack-up)方式會直接影響到印制線的布線阻抗。板的大小有助于確定層疊方式和印制線寬度,
    發(fā)表于 12-28 16:23 ?616次閱讀

    關(guān)于如何控制PCB控制走線阻抗

    沒有阻抗控制的話,將引發(fā)相當大的信號反射和信號失真,導致設(shè)計失敗。常見的信號,如PCI總線、PCI-E總線、USB、以太網(wǎng)、DDR內(nèi)存、LVDS信號等,均需要進行阻抗控制。
    發(fā)表于 12-18 15:52 ?652次閱讀
    關(guān)于如何<b class='flag-5'>控制</b><b class='flag-5'>PCB</b>的<b class='flag-5'>控制</b>走線<b class='flag-5'>阻抗</b>?

    提高PCB布線設(shè)計的方法

    電路板尺寸和布線層數(shù)需要在設(shè)計初期確定。如果設(shè)計要求使用高密度球柵數(shù)組(BGA)組件,就必須考慮這些器件布線所需要的少布線層數(shù)。布線層的數(shù)量以及層疊(stack-up)方式會直接影響到
    發(fā)表于 12-06 15:29 ?212次閱讀

    31條PCB設(shè)計布線技巧!

    內(nèi)容,將針對PCB布線方式,做個全面的總結(jié)。 1、走線長度應包含過孔和封裝焊盤的長度。 2、布線角度優(yōu)選135°角出線方式,任意角度出線會導致制版出現(xiàn)工藝問題。 3、布線避免直角或者
    的頭像 發(fā)表于 12-05 19:40 ?1412次閱讀
    31條<b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>布線</b>技巧!

    高效差分對布線指南:提高 PCB 布線速度

    高效差分對布線指南:提高 PCB 布線速度
    的頭像 發(fā)表于 11-29 16:00 ?3772次閱讀
    高效差分對<b class='flag-5'>布線</b>指南:提高 <b class='flag-5'>PCB</b> <b class='flag-5'>布線</b>速度

    pcb電路板單面板的制作流程

     PCB單面板是一種常見的電路板類型。廣泛應用于消費電子產(chǎn)品、家用電器、計算機外設(shè)和其他低復雜度的電子產(chǎn)品中。今天小編來跟大家分享關(guān)于PCB單面板的內(nèi)容。
    的頭像 發(fā)表于 11-21 15:56 ?3507次閱讀

    PCB設(shè)計經(jīng)驗(2)——布線基本要領(lǐng)

    PCB布線單面布線、雙面布線及多層布線布線的方式
    發(fā)表于 11-21 11:38 ?507次閱讀

    PCB布線規(guī)則解析

    PCB布線規(guī)則解析 鋪設(shè)通電信號的道路以連接各個器件,即PCB布線。在PCB設(shè)計中,布線是完成產(chǎn)
    發(fā)表于 11-14 16:06