0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)硬件EMC規(guī)范

嵌入式應(yīng)用開發(fā) ? 來源:嵌入式應(yīng)用開發(fā) ? 作者:嵌入式應(yīng)用開發(fā) ? 2022-08-16 09:09 ? 次閱讀

電磁干擾的三要素是干擾源、干擾傳輸途徑、干擾接收器。EMC就圍繞這些問題進(jìn)行研究。最基本的干擾抑制技術(shù)是屏蔽、濾波、接地。它們主要用來切斷干擾的傳輸途徑。廣義的電磁兼容控制技術(shù)包括抑制干擾源的發(fā)射和提高干擾接收器的敏感度,但已延伸到其他學(xué)科領(lǐng)域。

本規(guī)范重點(diǎn)在單板的EMC設(shè)計(jì)上,附帶一些必須的EMC知識(shí)及法則。在印制電路板設(shè)計(jì)階段對(duì)電磁兼容考慮將減少電路在樣機(jī)中發(fā)生電磁干擾。問題的種類包括公共阻抗耦合、串?dāng)_、高頻載流導(dǎo)線產(chǎn)生的輻射和通過由互連布線和印制線形成的回路拾取噪聲等。

在高速邏輯電路里,這類問題特別脆弱,原因很多:

1、電源與地線的阻抗隨頻率增加而增加,公共阻抗耦合的發(fā)生比較頻繁;

2、信號(hào)頻率較高,通過寄生電容耦合到步線較有效,串?dāng)_發(fā)生更容易;

3、信號(hào)回路尺寸與時(shí)鐘頻率及其諧波的波長相比擬,輻射更加顯著。

4、引起信號(hào)線路反射的阻抗不匹配問題。

一、總體概念及考慮

1、五一五規(guī)則,即時(shí)鐘頻率到5MHz或脈沖上升時(shí)間小于5ns,則PCB板須采用多層板。

2、不同電源平面不能重疊。

3、公共阻抗耦合問題。

模型:

pYYBAGL6Q8CAN6n_AAEL15p7Yuw910.png

由于地平面電流可能由多個(gè)源產(chǎn)生,感應(yīng)噪聲可能高過模電的靈敏度或數(shù)電的抗擾度。

解決辦法:

模擬數(shù)字電路應(yīng)有各自的回路,最后單點(diǎn)接地;

②電源線與回線越寬越好;

③縮短印制線長度;

④電源分配系統(tǒng)去耦。

4、減小環(huán)路面積及兩環(huán)路的交鏈面積。

5、一個(gè)重要思想是:PCB上的EMC主要取決于直流電源線

poYBAGL6RAGANZeZAAEnBOvXzVI746.png

poYBAGL6ROiAHAt4AABFgYRR1kQ389.gif

二、布局

下面是電路板布局準(zhǔn)則:

1、 晶振盡可能靠近處理器

2、 模擬電路與數(shù)字電路占不同的區(qū)域

3、 高頻放在PCB板的邊緣,并逐層排列

4、 用地填充空著的區(qū)域

三、布線

1、電源線與回線盡可能靠近,最好的方法各走一面。

2、為模擬電路提供一條零伏回線,信號(hào)線與回程線小與5:1。

3、針對(duì)長平行走線的串?dāng)_,增加其間距或在走線之間加一根零伏線。

4、手工時(shí)鐘布線,遠(yuǎn)離I/O電路,可考慮加專用信號(hào)回程線。

5、關(guān)鍵線路如復(fù)位線等接近地回線。

6、為使串?dāng)_減至最小,采用雙面#字型布線。

7、高速線避免走直角。

8、強(qiáng)弱信號(hào)線分開。

四、屏蔽

1、屏蔽 > 模型:

pYYBAGL6RF6AD055AAD4OIpBG9k917.png

屏蔽效能SE(dB)=反射損耗R(dB)+吸收損耗A(dB)

高頻射頻屏蔽的關(guān)鍵是反射,吸收是低頻磁場屏蔽的關(guān)鍵機(jī)理。

2、工作頻率低于1MHz時(shí),噪聲一般由電場或磁場引起,(磁場引起時(shí)干擾,一般在幾百赫茲以內(nèi)),1MHz以上,考慮電磁干擾。單板上的屏蔽實(shí)體包括變壓器、傳感器放大器、DC/DC模塊等。更大的涉及單板間、子架、機(jī)架的屏蔽。

3、 靜電屏蔽不要求屏蔽體是封閉的,只要求高電導(dǎo)率材料和接地兩點(diǎn)。電磁屏蔽不要求接地,但要求感應(yīng)電流在上有通路,故必須閉合。磁屏蔽要求高磁導(dǎo)率的材料做 封閉的屏蔽體,為了讓渦流產(chǎn)生的磁通和干擾產(chǎn)生的磁通相消達(dá)到吸收的目的,對(duì)材料有厚度的要求。高頻情況下,三者可以統(tǒng)一,即用高電導(dǎo)率材料(如銅)封閉并接地。

4、對(duì)低頻,高電導(dǎo)率的材料吸收衰減少,對(duì)磁場屏蔽效果不好,需采用高磁導(dǎo)率的材料(如鍍鋅鐵)。

5、磁場屏蔽還取決于厚度、幾何形狀、孔洞的最大線性尺寸。

6、磁耦合感應(yīng)的噪聲電壓UN=jwB.A.coso=jwM.I1,(A為電路2閉合環(huán)路時(shí)面積;B為磁通密度;M為互感;I1為干擾電路的電流。降低噪聲電壓,有兩個(gè)途徑,對(duì)接收電路而言,B、A和COS0必須減小;對(duì)干擾源而言,M和I1必須減小。雙絞線是個(gè)很好例子。它大大減小電路的環(huán)路面積,并同時(shí)在絞合的另一根芯線上產(chǎn)生相反的電動(dòng)勢(shì)。

7、防止電磁泄露的經(jīng)驗(yàn)公式:縫隙尺寸<λmin/20。好的電纜屏蔽層覆視率應(yīng)為70%以上。

五、接地

1、300KHz以下一般單點(diǎn)接地,以上多點(diǎn)接地,混合接地頻率范圍50KHz~10MHz。另一種分法是:< 0.05λ單點(diǎn)接地;< 0.05λ多點(diǎn)接地。

2、好的接地方式:樹形接地

3、信號(hào)電路屏蔽罩的接地。

接地點(diǎn)選在放大器等輸出端的地線上。

4、對(duì)電纜屏蔽層,L< 0.15λ時(shí),一般均在輸出端單點(diǎn)接地。L<0.15λ時(shí),則采用多點(diǎn)接地,一般屏蔽層按0.05λ或0.1λ間隔接地。混合接地時(shí),一端屏蔽層接地,一端通過電容接地。

5、對(duì)于射頻電路接地,要求接地線盡量要短或者根本不用接線而實(shí)現(xiàn)接地。最好的接地線是扁平銅編織帶。當(dāng)?shù)鼐€長度是λ/4波長的奇數(shù)倍時(shí),阻抗會(huì)很高,同時(shí)相當(dāng)λ/4天線,向外輻射干擾信號(hào)。

6、單板內(nèi)數(shù)字地、模擬地有多個(gè),只允許提供一個(gè)共地點(diǎn)。

7、接地還包括當(dāng)用導(dǎo)線作電源回線、搭接等內(nèi)容。

六、濾波

1、選擇EMI信號(hào)濾波器濾除導(dǎo)線上工作不需要的高頻干擾成份,解決高頻電磁輻射與接收干擾。它要保證良好接地。分線路板安裝濾波器、貫通濾波器、連接器濾波器。從電路形式分,有單電容型、單電感型、L型、π型。π型濾波器通帶到阻帶的過渡性能最好,最能保證工作信號(hào)質(zhì)量。

2、選擇交直流電源濾波器抑制內(nèi)外電源線上的傳導(dǎo)和輻射干擾,既防止EMI進(jìn)入電網(wǎng),危害其它電路,又保護(hù)設(shè)備自身。它不衰減工頻功率。DM(差摸)干擾在頻率 < 1mhz時(shí)占主導(dǎo)地位。cm在> 1MHz時(shí),占主導(dǎo)地位。

3、使用鐵氧體磁珠安裝在元件的引線上,用作高頻電路的去耦,濾波以及寄生振蕩的抑制。

4、盡可能對(duì)芯片的電源去耦(1-100nF),對(duì)進(jìn)入板極的直流電源及穩(wěn)壓器和DC/DC轉(zhuǎn)換器的輸出進(jìn)行濾波(uF)。

注意減小電容引線電感,提高諧振頻率,高頻應(yīng)用時(shí)甚至可以采取四芯電容。電容的選取是非常講究的問題,也是單板EMC控制的手段。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4315

    文章

    22941

    瀏覽量

    395609
  • 印制電路板
    +關(guān)注

    關(guān)注

    14

    文章

    952

    瀏覽量

    40657
  • emc
    emc
    +關(guān)注

    關(guān)注

    169

    文章

    3852

    瀏覽量

    182729
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    EMC大揭秘 PCB設(shè)計(jì)必備指南

    EMC大揭秘 PCB設(shè)計(jì)必備指南
    的頭像 發(fā)表于 06-15 16:29 ?2970次閱讀
    <b class='flag-5'>EMC</b>大揭秘 <b class='flag-5'>PCB設(shè)計(jì)</b>必備指南

    PCB設(shè)計(jì)規(guī)范

    PCB設(shè)計(jì)規(guī)范 涉及硬件必看的哦
    發(fā)表于 09-16 08:47

    PCB設(shè)計(jì)規(guī)范大全

    PCB工藝參數(shù)PCB工藝設(shè)計(jì)規(guī)范華碩內(nèi)部的PCB設(shè)計(jì)規(guī)范華為印刷電路板PCB設(shè)計(jì)規(guī)范上海貝爾PCB設(shè)計(jì)規(guī)
    發(fā)表于 10-24 14:54

    PCB設(shè)計(jì)考慮EMC的接地技巧

    PCB設(shè)計(jì)考慮EMC的接地技巧   PCB設(shè)計(jì)中,接地是抑制噪聲和防止干擾的重要措施。根據(jù)電路的不同,有不同的接地方法,只有正確
    發(fā)表于 11-17 09:10 ?1411次閱讀

    PCB設(shè)計(jì)中的EMC概念

    pcb layout中EMC占有相當(dāng)?shù)牡匚?,一個(gè)好的pcb設(shè)計(jì)工程師應(yīng)該掌握足夠的EMC的知識(shí)。產(chǎn)品必須要經(jīng)過3C, FCC, CE認(rèn)證這也是早被人們所孰知。
    發(fā)表于 11-23 10:23 ?2788次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中的<b class='flag-5'>EMC</b>概念

    pcb設(shè)計(jì)考慮emc的接地技巧

    pcb設(shè)計(jì)考慮emc的接地技巧,有需要的下來看看。
    發(fā)表于 03-29 16:39 ?42次下載

    PCB設(shè)計(jì)規(guī)范—設(shè)計(jì)要點(diǎn)

    DDR4 PCB設(shè)計(jì)規(guī)范&設(shè)計(jì)要點(diǎn),DDR4 PCB設(shè)計(jì)規(guī)范&設(shè)計(jì)要點(diǎn)
    發(fā)表于 07-26 14:09 ?0次下載

    PCB設(shè)計(jì)EMC有哪些注意事項(xiàng)

    隨著對(duì)高速電路需求的不斷增加,PCB設(shè)計(jì)變得越來越具有挑戰(zhàn)性。對(duì)于PCB上的設(shè)計(jì),工程師必須考慮影響電路的幾個(gè)方面,如功耗,PCB尺寸,環(huán)境噪聲和EMC。以下將介紹
    發(fā)表于 07-09 15:24 ?2713次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>的<b class='flag-5'>EMC</b>有哪些注意事項(xiàng)

    EMCPCB設(shè)計(jì)解析

    設(shè)計(jì)具有良好EMC性能的電路的關(guān)鍵要素之一是PCB設(shè)計(jì)。好的PCB設(shè)計(jì)可使電路板在其EMC性能方面表現(xiàn)良好。
    發(fā)表于 01-06 11:19 ?2983次閱讀
    <b class='flag-5'>EMC</b>的<b class='flag-5'>PCB設(shè)計(jì)</b>解析

    PCB設(shè)計(jì)中的EMC設(shè)計(jì)指南

    PCB設(shè)計(jì)中的EMC設(shè)計(jì)指南免費(fèi)下載。
    發(fā)表于 02-16 14:02 ?48次下載

    華碩PCB設(shè)計(jì)規(guī)范

    華碩PCB設(shè)計(jì)規(guī)范
    發(fā)表于 10-11 16:37 ?0次下載

    貝爾PCB設(shè)計(jì)規(guī)范

    貝爾PCB設(shè)計(jì)規(guī)范
    發(fā)表于 02-01 14:51 ?0次下載

    PCB設(shè)計(jì)中的EMC問題和哪些因素有關(guān)

    一站式PCBA智造廠家今天為大家講講EMC問題在pcb設(shè)計(jì)中有哪些因素?PCB設(shè)計(jì)EMC問題出現(xiàn)的因素。PCB設(shè)計(jì)中的
    的頭像 發(fā)表于 09-06 09:30 ?1015次閱讀

    考慮EMCPCB設(shè)計(jì).zip

    考慮EMCPCB設(shè)計(jì)
    發(fā)表于 12-30 09:22 ?17次下載

    PCB設(shè)計(jì)EMC有哪些注意事項(xiàng)

    一站式PCBA智造廠家今天為大家講講PCB layout的EMC設(shè)計(jì)應(yīng)該注意哪些? PCB設(shè)計(jì) emc注意事項(xiàng)。按照PCB設(shè)計(jì)流程,一個(gè)產(chǎn)品
    的頭像 發(fā)表于 06-12 09:49 ?552次閱讀