0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RISC-V 簡介——理解 RISC 的開放式 ISA

海闊天空的專欄 ? 來源:海闊天空的專欄 ? 作者:海闊天空的專欄 ? 2022-08-25 17:10 ? 次閱讀

本文是 RISC-V 基礎(chǔ)知識的入門讀物。公開了開放式架構(gòu)理念,以及模塊化 ISA 的技術(shù)描述,以及一些商業(yè) RISC-V 微處理器實現(xiàn)。

RISC-V 開放指令集架構(gòu)是當(dāng)今可用的專有架構(gòu)(例如 ARM 的那些)的流行替代方案。自誕生以來,RISC-V 穩(wěn)步獲得了學(xué)術(shù)和商業(yè)上的普及。

了解 RISC 與 CISC

RISC 是 1980 年代提出的一種計算機(jī)架構(gòu)哲學(xué),作為英特爾、摩托羅拉和幾乎所有其他人當(dāng)時提供的商業(yè)架構(gòu)的替代方案。這種架構(gòu)最初被稱為“復(fù)雜指令集計算機(jī)”或 CISC,它依靠密集指令集來實現(xiàn)被認(rèn)為有用和必要的各種操作。然而,包括IBM和加州大學(xué)伯克利分校在內(nèi)的許多研究團(tuán)隊發(fā)現(xiàn),編譯器通常最終使用這些復(fù)雜指令集的一小部分。這一發(fā)現(xiàn)和其他發(fā)現(xiàn)引發(fā)了對更大指令集的需求的質(zhì)疑,將重點放在簡單性作為提高效率的一種手段。

總體而言,RISC 在許多方面與 CISC 是相反的。通常,CISC中央處理單元 (CPU)有一些寄存器和大量指令,其中大部分都可以訪問內(nèi)存,而 RISC CPU 有很多寄存器和非常有限的指令集,內(nèi)存訪問僅限于少數(shù)加載和存儲指示。

為了說明復(fù)雜指令和簡單指令之間的區(qū)別,表 1 顯示了使用 CISC CPU( NXP 的 s08)和 RISC CPU(ARM Cortex M0+ )遞增計數(shù)器變量的代碼比較。

表 1.CISC 和 RISC 代碼之間的示例比較。

poYBAGMHPKKAYs6ZAABEfqnlzh4476.png

在該表中,CISC 允許在單條指令中遞增變量,而 RISC 需要通過加載和存儲來訪問內(nèi)存。盡管這顯示了代碼大小的差異,但這并不是蘋果對蘋果的比較,因為架構(gòu)之間存在許多差異,因此這并不能證明一個在技術(shù)上比另一個更好。

今天,英特爾 x86/x64 架構(gòu)證明了 CISC 微處理器沒有被 RISC 取代,而 ARM 架構(gòu)證明了 RISC 已經(jīng)主導(dǎo)了移動設(shè)備市場。

RISC-V 歷史

RISC 的首字母縮寫詞是 1980 年左右由加州大學(xué)伯克利分校的 David Patterson 教授創(chuàng)造的,他與斯坦福大學(xué)的 John Hennessy 教授合作產(chǎn)生了他們著名的著作《計算機(jī)組織與設(shè)計》和《計算機(jī)架構(gòu):一種定量方法》。由于他們在 RISC 架構(gòu)上的工作,他們在 2017 年獲得了ACM AM 圖靈獎。

從 1980 年快進(jìn)到 2010 年,第五代 RISC 研究項目的開發(fā)開始了,最終被稱為 RISC-V(發(fā)音為“risk-5”)。

RISC-V International——一個開放的 ISA

RISC-V 是一種開放指令集架構(gòu) (ISA),這意味著您可以自由地在微處理器或微控制器中實現(xiàn) RISC-V CPU,而無需向使用此 ISA 的任何人支付版稅。

RISC-V International 是一家全球非營利組織,擁有并維護(hù) RISC-V ISA 知識產(chǎn)權(quán)。其主要目標(biāo)之一是保持 RISC-V 的設(shè)計基于簡單性和性能,而不是專注于商業(yè)利益。出于這個原因,RISC-V International依賴于其代表微處理器生態(tài)系統(tǒng)群體的成員,從個人到谷歌、英特爾和英偉達(dá)等組織。成為會員有很多好處,包括為 ISA 的設(shè)計做出貢獻(xiàn)的可能性,以及投票批準(zhǔn)提議的更改。在下面的圖 1 中,您可以看到多年來 RISC-V 發(fā)展的高級時間表。

pYYBAGMHPKOAURYqAACfY2TwSMM662.jpg

圖 1.自 2010 年問世以來,RISC-V 一直受到微處理器行業(yè)的好評,在硬件和軟件方面的采用率一直在穩(wěn)步增長。圖片由RISC-V International提供

RISC-V ISA 和擴(kuò)展的約定

作為始于 1980 年的第五代研究項目,RISC-V 是一種經(jīng)驗豐富的架構(gòu),旨在在其他人過去可能失敗的情況下取得成功,RISC-V 旨在從任何潛在的過去錯誤中學(xué)習(xí)。

出于這個原因,RISC-V 被設(shè)計為模塊化 ISA,而不是傳統(tǒng)的增量 ISA。這意味著 RISC-V 實現(xiàn)由強(qiáng)制的基本 ISA 和許多 ISA 擴(kuò)展組成,因此可以根據(jù)應(yīng)用程序的需要定制定制 CPU。

自定義 ISA的命名約定由字母 RV(用于 RISC-V)后跟位寬和變體標(biāo)識符組成。

例如,圖 2 所示的 RV32IMAC 表示:

RV32I:帶有基本整數(shù) ISA 的 32 位 CPU

M:整數(shù)乘除法擴(kuò)展

A:原子指令擴(kuò)展

C:壓縮指令擴(kuò)展

Figure_3_Understanding_basics_risc-v.jpg

圖 2.RV32IMAC ISA 的指令集顯示了 RISC-V 的模塊化(非增量)特性。強(qiáng)制性基本 ISA 與一組擴(kuò)展相結(jié)合 [點擊放大]。

編譯器被告知目標(biāo) CPU 中包含的擴(kuò)展,以便它生成可能的最佳代碼。如果代碼包含缺少擴(kuò)展的指令,則硬件會捕獲并執(zhí)行標(biāo)準(zhǔn)庫中的軟件功能。

基本整數(shù) ISA

只有 47 條指令,RV32I 基本整數(shù) ISA 實現(xiàn)了絕對必要的操作,以實現(xiàn) 32 位整數(shù)的基本功能(其 64 位變體是 RV64I)。此 ISA 以 32 位編碼,包括以下指令:

添加

減法

位運算

加載和存儲

跳躍

分支機(jī)構(gòu)

基本 ISA 還指定了 32 個 CPU 寄存器,它們都是 32 位寬,加上程序計數(shù)器。唯一的特殊寄存器是 x0,它總是讀取 0,正如在許多以前的 RISC ISA 中實現(xiàn)的那樣。

盡管表 2 中顯示的所有寄存器都可用于一般用途,但應(yīng)用程序二進(jìn)制接口 (ABI) 根據(jù)其調(diào)用約定為每個寄存器指定了用途。這意味著一些寄存器應(yīng)該保存臨時或保存的數(shù)據(jù)、指針、返回地址等。

表 2.RV32I 寄存器文件顯示硬件寄存器名稱及其在 RISC-V 應(yīng)用程序二進(jìn)制接口中指定的功能。圖片由Krste Asanovi? 和 Randy H. Katz提供

poYBAGMHPK6APchFAADUda6HFuM891.jpg

RISC-V 乘法和浮點

RV32M 擴(kuò)展實現(xiàn)了 8 條指令來對整數(shù)執(zhí)行乘法和除法(RV64M 在這 8 條指令的基礎(chǔ)上增加了 5 條指令)。

RV32F 擴(kuò)展為 32 位浮點數(shù)和 26 條浮點指令增加了 32 個獨立的寄存器。同樣,RV32D 擴(kuò)展使用 32 個 64 位浮點寄存器,支持雙精度 64 位浮點數(shù)。

RISC-V 壓縮指令

RV32C 擴(kuò)展是對 RISC-V ISA 的巧妙補充,因為它為現(xiàn)有指令的特殊子集提供了另一種 16 位編碼。

在分析了現(xiàn)代優(yōu)化編譯器生成的無數(shù)行代碼后,RISC-V 的創(chuàng)建者確定了最流行的指令,并創(chuàng)建了 16 位版本,放棄了其完整 32 位版本的部分功能,這些功能在無論如何,RV32I 基礎(chǔ) ISA。

由于以下說明,這種壓縮是可能的:

有些寄存器比其他寄存器更受歡迎。

一個操作數(shù)通常會被覆蓋。

有一些首選的立即數(shù)。

這允許將有限數(shù)量的寄存器的指令編碼為操作數(shù),僅指定 2 個寄存器而不是 3 個,使用小的立即數(shù),所有這些都在 16 位中。

通過壓縮最常用的指令,您有更好的機(jī)會顯著壓縮程序。

其他 RISC-V 擴(kuò)展

還有許多額外的擴(kuò)展,它們實現(xiàn)了現(xiàn)代微處理器所期望的所有功能。這包括嵌入式基礎(chǔ) ISA (RV32E)、原子操作 (A)、位操作 (B)、向量操作 (V) 的擴(kuò)展,等等。

RISC-V 實現(xiàn)

許多公司在其微控制器、微處理器和 SoC 中制造各種 RISC-V 內(nèi)核。一個例子是 SiFive,第一家制造基于 RISC-V ISA 的硅的公司。他們的芯片范圍從低端微控制器一直到高性能 SoC。

pYYBAGMHPLGAbE47AACbMEkugE4697.jpg

圖 3.RISC-V 框圖示例,即 P550 高性能應(yīng)用處理器的框圖。圖片由SiFive提供

然而,實際的 RISC-V 項目并不局限于集成電路。在許多領(lǐng)域,如編譯器、模擬器、開發(fā)環(huán)境、操作系統(tǒng)等,有大量正在進(jìn)行的項目。有關(guān)項目的詳細(xì)列表,您可以訪問此 GitHub以了解更多信息

總而言之,RISC-V 是計算機(jī)體系結(jié)構(gòu)世界中一個令人興奮的話題,今天是參與其中的好時機(jī)。如果您想了解有關(guān)此運動的更多信息,請務(wù)必訪問RISC-V 國際網(wǎng)站。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • ISA
    ISA
    +關(guān)注

    關(guān)注

    0

    文章

    53

    瀏覽量

    43694
  • RISC
    +關(guān)注

    關(guān)注

    6

    文章

    460

    瀏覽量

    83566
  • 架構(gòu)
    +關(guān)注

    關(guān)注

    1

    文章

    501

    瀏覽量

    25374
  • RSIC-V
    +關(guān)注

    關(guān)注

    4

    文章

    14

    瀏覽量

    6512
收藏 人收藏

    評論

    相關(guān)推薦

    ISA ARM 對比 RISC-V

    、擴(kuò)展方式以及目標(biāo)應(yīng)用場景等方面有顯著差異。 要深入對比ARM和RISC-V的指令集,需要從指令集架構(gòu)(ISA)的設(shè)計原則、擴(kuò)展模塊、指令的復(fù)雜性、特性以及它們的實際性能表現(xiàn)來進(jìn)行討論。RISC-V作為第五代的
    的頭像 發(fā)表于 09-10 09:26 ?100次閱讀

    risc-v的發(fā)展歷史

    RISC-V的發(fā)展歷史可以追溯到2006年左右,當(dāng)時David Patterson和其他研究者開始探索創(chuàng)建一個開放和可擴(kuò)展的指令集架構(gòu)(ISA)。以下是RISC-V發(fā)展的主要里程碑:
    發(fā)表于 07-29 17:20

    rIsc-v的缺的是什么?

    RISC-V作為一種開源的指令集架構(gòu)(ISA),自其誕生以來就受到廣泛關(guān)注和應(yīng)用,但它也存在一些不足之處。以下是RISC-V架構(gòu)目前存在的主要缺點: 1. 性能問題 相對于專用ISA
    發(fā)表于 07-29 17:18

    RISC-V適合什么樣的應(yīng)用場景

    RISC-V作為一種開源的指令集架構(gòu)(ISA),其設(shè)計哲學(xué)秉承簡單、模塊化和可擴(kuò)展性,這使得它適用于多種應(yīng)用場景。以下是RISC-V適合的一些主要應(yīng)用場景: 1. 物聯(lián)網(wǎng)(IoT) 低功耗設(shè)備
    發(fā)表于 07-29 17:16

    為什么要有RISC-V

    RISC-V(“RISC five”)的目標(biāo)是成為一個通用的指令集架構(gòu)(ISA):①、它要能適應(yīng)包括從最袖珍的嵌入控制器,到最快的高性能計算機(jī)等各種規(guī)模的處理器。②、它應(yīng)該能兼容各種
    發(fā)表于 07-27 15:05

    淺析RISC-V領(lǐng)先ARM的優(yōu)勢

    RISC-V相對于ARM的優(yōu)勢主要體現(xiàn)在以下幾個方面: 開源與免費: RISC-V是一個完全開源的指令集架構(gòu)(ISA),其規(guī)范公開且可以免費使用。這意味著任何人都可以基于RISC-V設(shè)
    發(fā)表于 06-27 08:45

    RISC-V為何如此重要?

    什么讓RISC-V如此受歡迎,為什么從NVIDIA到微軟的每個人都在投資它?什么是RISC-V?RISC-V是一種指令集架構(gòu)(ISA)。ISA
    的頭像 發(fā)表于 04-29 08:28 ?247次閱讀
    <b class='flag-5'>RISC-V</b>為何如此重要?

    RISC-V有哪些優(yōu)點和缺點

    RISC-V作為一種開源的指令集架構(gòu)(ISA),具有一系列顯著的優(yōu)點和潛在的缺點。以下是RISC-V的主要優(yōu)點和缺點概述: 優(yōu)點: 開源與開放性:R
    發(fā)表于 04-28 09:03

    RISC-V有哪些優(yōu)缺點?是堅持ARM方向還是投入risc-V的懷抱?

    RISC-V作為一種開源的指令集架構(gòu)(ISA),具有一系列顯著的優(yōu)點和潛在的缺點。以下是RISC-V的主要優(yōu)點和缺點概述: 優(yōu)點 : 開源與開放性 :
    發(fā)表于 04-28 08:51

    淺談RISC-V微架構(gòu)驗證方式

    RISC-V 是一個開放ISA,任何人都可以接受它并實現(xiàn)處理器。但RISC-V市場的領(lǐng)導(dǎo)者知道,僅僅因為他們不需要支付許可使用費,并不意味著RI
    發(fā)表于 04-15 11:34 ?506次閱讀
    淺談<b class='flag-5'>RISC-V</b>微架構(gòu)驗證方式

    什么是RISC-VRISC-V的關(guān)鍵技術(shù)

    RISC-V不僅僅是一個流行語;它建立在堅實的技術(shù)基礎(chǔ)之上,使其有別于其他指令集架構(gòu) (ISA)。RISC-V的核心是基于精簡指令集計算(RISC)原則,強(qiáng)調(diào)效率和性能。
    發(fā)表于 03-26 09:34 ?3023次閱讀

    RISC-V開放架構(gòu)設(shè)計之道|閱讀體驗】一本別出心裁的RISC-V架構(gòu)之書(第一章)

    RISC-V開放架構(gòu)設(shè)計之道|閱讀體驗】一本別出心裁的RISC-V架構(gòu)之書(第一章) 申請這本書的時候就看到了書評中有幾點吸引我,讓我希望拜讀一下: 本書的作者是RISC-V架構(gòu)的作
    發(fā)表于 01-24 19:06

    RISC-V開放架構(gòu)設(shè)計之道|閱讀體驗】 RISC-V設(shè)計必備之案頭小冊

    中出現(xiàn)的RISC-V拓展。 這本書的開篇講的是,為什么我們需要RISC-V指令集? 從過去的ISA的特點進(jìn)行引入,先以目前主流的x86指令集架構(gòu)為例列出了增量指令集架構(gòu)中普遍含有的的
    發(fā)表于 01-22 16:24

    RISC-V開放架構(gòu)設(shè)計之道|閱讀體驗】一本好書,開卷有益

    ).RISC-V發(fā)展繁榮,中國在這方面是成績不錯的,抓住了發(fā)展期。RISC-V年輕、開放,且模塊化。作為核心的基礎(chǔ)ISA RV32I可運行完整的軟件棧,其已凍結(jié),永不改變,這為各類開發(fā)
    發(fā)表于 01-21 17:03

    RISC-V架構(gòu)芯片出貨超過10億顆

    RISC-V 開放式架構(gòu)自2014 年8 月推出以來,已獲顯著進(jìn)步。采RISC-V 架構(gòu)的芯片出貨超過10 億顆,預(yù)估到2030 年有160 億顆RISC-V 架構(gòu)芯片出貨。
    的頭像 發(fā)表于 11-16 15:10 ?782次閱讀
    <b class='flag-5'>RISC-V</b>架構(gòu)芯片出貨超過10億顆