0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

單面PCB板和雙面PCB板的疊層

電子芯期天 ? 來源:電子芯期天 ? 作者:電子芯期天 ? 2022-09-05 09:57 ? 次閱讀

總的來說疊層設(shè)計主要要遵從兩個規(guī)矩:

1. 每個走線層都必須有一個鄰近的參考層(電源或地層);

2. 鄰近的主電源層和地層要保持最小間距,以提供較大的耦合電容;

下面列出從兩層板到八層板的疊層來進行示例講解

單面PCB板和雙面PCB板的疊層

對于兩層板來說,由于板層數(shù)量少,已經(jīng)不存在疊層的問題。控制EMI輻射主要從布線和布局來考慮;

單層板和雙層板的電磁兼容問題越來越突出。造成這種現(xiàn)象的主要原因就是因是信號回路面積過大,不僅產(chǎn)生了較強的電磁輻射,而且使電路對外界干擾敏感。要改善線路的電磁兼容性,最簡單的方法是減小關(guān)鍵信號的回路面積。

關(guān)鍵信號:從電磁兼容的角度考慮,關(guān)鍵信號主要指產(chǎn)生較強輻射的信號和對外界敏感的信號。能夠產(chǎn)生較強輻射的信號一般是周期性信號,如時鐘或地址的低位信號。對干擾敏感的信號是指那些電平較低的模擬信號。

單、雙層板通常使用在低于10KHz的低頻模擬設(shè)計中:

1)在同一層的電源走線以輻射狀走線,并最小化線的長度總和;

2)走電源、地線時,相互靠近;在關(guān)鍵信號線邊上布一條地線,這條地線應(yīng)盡量靠近信號線。這樣就形成了較小的回路面積,減小差模輻射對外界干擾的敏感度。當信號線的旁邊加一條地線后,就形成了一個面積最小的回路,信號電流肯定會取道這個回路,而不是其它地線路徑。

3)如果是雙層線路板,可以在線路板的另一面,緊靠近信號線的下面,沿著信號線布一條地線,一線盡量寬些。這樣形成的回路面積等于線路板的厚度乘以信號線的長度。

四層板的疊層

1. SIG-GND(PWR)-PWR (GND)-SIG;

2. GND-SIG(PWR)-SIG(PWR)-GND;

對于以上兩種疊層設(shè)計,潛在的問題是對于傳統(tǒng)的1.6mm(62mil)板厚。層間距將會變得很大,不僅不利于控制阻抗,層間耦合及屏蔽;特別是電源地層之間間距很大,降低了板電容,不利于濾除噪聲。

對于第一種方案,通常應(yīng)用于板上芯片較多的情況。這種方案可得到較好的SI性能,對于EMI性能來說并不是很好,主要要通過走線及其他細節(jié)來控制。主要注意:地層放在信號最密集的信號層的相連層,有利于吸收和抑制輻射;增大板面積,體現(xiàn)20H規(guī)則。

對于第二種方案,通常應(yīng)用于板上芯片密度足夠低和芯片周圍有足夠面積(放置所要求的電源覆銅層)的場合。此種方案PCB的外層均為地層,中間兩層均為信號 /電源層。信號層上的電源用寬線走線,這可使電源電流的路徑阻抗低,且信號微帶路徑的阻抗也低,也可通過外層地屏蔽內(nèi)層信號輻射。從EMI控制的角度看, 這是現(xiàn)有的最佳4層PCB結(jié)構(gòu)。

主要注意:中間兩層信號、電源混合層間距要拉開,走線方向垂直,避免出現(xiàn)串擾;適當控制板面積,體現(xiàn)20H規(guī)則;如果要控 制走線阻抗,上述方案要非常小心地將走線布置在電源和接地鋪銅島的下邊。另外,電源或地層上的鋪銅之間應(yīng)盡可能地互連在一起,以確保DC和低頻的連接性。

六層板的疊層

對于芯片密度較大、時鐘頻率較高的設(shè)計應(yīng)考慮6層板的設(shè)計,推薦疊層方式:

1.SIG-GND-SIG-PWR-GND-SIG;

對于這種方案,這種疊層方案可得到較好的信號完整性,信號層與接地層相鄰,電源層和接地層配對,每個走線層的阻抗都可較好控制,且兩個地層都是能良好的吸收磁力線。并且在電源、地層完整的情況下能為每個信號層都提供較好的回流路徑。

2.GND-SIG-GND-PWR-SIG -GND;

對于這種方案,該種方案只適用于器件密度不是很高的情況,這種疊層具有上面疊層的所有優(yōu)點,并且這樣頂層和底層的地平面比較完整,能作為一個較好的屏蔽層 來使用。需要注意的是電源層要靠近非主元件面的那一層,因為底層的平面會更完整。因此,EMI性能要比第一種方案好。

小結(jié):對于六層板的方案,電源層與地層之間的間距應(yīng)盡量減小,以獲得好的電源、地耦合。但62mil的板厚,層間距雖然得到減小,還是不容易把主電源與地 層之間的間距控制得很小。對比第一種方案與第二種方案,第二種方案成本要大大增加。因此,我們疊層時通常選擇第一種方案。設(shè)計時,遵循20H規(guī)則和鏡像層 規(guī)則設(shè)計

八層板的疊層

1、由于差的電磁吸收能力和大的電源阻抗導(dǎo)致這種不是一種好的疊層方式。它的結(jié)構(gòu)如下:

1.Signal 1 元件面、微帶走線層

2.Signal 2 內(nèi)部微帶走線層,較好的走線層(X方向)

3.Ground

4.Signal 3 帶狀線走線層,較好的走線層(Y方向)

5.Signal 4 帶狀線走線層

6.Power

7.Signal 5 內(nèi)部微帶走線層

8.Signal 6 微帶走線層

2、是第三種疊層方式的變種,由于增加了參考層,具有較好的EMI性能,各信號層的特性阻抗可以很好的控制

1.Signal 1 元件面、微帶走線層,好的走線層

2.Ground 地層,較好的電磁波吸收能力

3.Signal 2 帶狀線走線層,好的走線層

4.Power 電源層,與下面的地層構(gòu)成優(yōu)秀的電磁吸收 5.Ground 地層

6.Signal 3 帶狀線走線層,好的走線層

7.Power 地層,具有較大的電源阻抗

8.Signal 4 微帶走線層,好的走線層

3、最佳疊層方式,由于多層地參考平面的使用具有非常好的地磁吸收能力。

1.Signal 1 元件面、微帶走線層,好的走線層

2.Ground 地層,較好的電磁波吸收能力

3.Signal 2 帶狀線走線層,好的走線層

4.Power 電源層,與下面的地層構(gòu)成優(yōu)秀的電磁吸收 5.Ground 地層

6.Signal 3 帶狀線走線層,好的走線層

7.Ground 地層,較好的電磁波吸收能力

8.Signal 4 微帶走線層,好的走線層

對于如何選擇設(shè)計用幾層板和用什么方式的疊層,要根據(jù)板上信號網(wǎng)絡(luò)的數(shù)量,器件密度,PIN密度,信號的頻率,板的大小等許多因素。對于這些因素我們要綜合考慮。

對于信號網(wǎng)絡(luò)的數(shù)量越多,器件密度越大,PIN密度越大,信號的頻率越高的設(shè)計應(yīng)盡量采用多層板設(shè)計。為得到好的EMI性能最好保證每個信號層都 有自己的參考層。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    453

    文章

    50254

    瀏覽量

    421121
  • PCB板
    +關(guān)注

    關(guān)注

    27

    文章

    1441

    瀏覽量

    51461
  • 線路板
    +關(guān)注

    關(guān)注

    23

    文章

    1192

    瀏覽量

    46984

原文標題:PCB線路板疊層設(shè)計要注意哪些問題呢?

文章出處:【微信號:Elec-sunday,微信公眾號:電子芯期天】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    PCB基礎(chǔ)知識:單面板和多層講解以及如何確定在電路設(shè)計中使用單面板還是多層?

    基材,也稱為基板,而多層PCB則具有多層。Part 02單層的優(yōu)勢以及應(yīng)用單層有時也稱為單面板,一般來說,在的一側(cè)具有元器件,而在另一
    的頭像 發(fā)表于 11-06 16:17 ?197次閱讀

    了解雙面和多層pcb的優(yōu)缺點

    ,其中雙面PCB和多層PCB是兩種常見的PCB類型。 雙面PCB
    的頭像 發(fā)表于 11-04 13:57 ?96次閱讀

    一文詳解九PCB結(jié)構(gòu)

    PCB電路是一種多層電路,具有復(fù)雜的結(jié)構(gòu)和高性能特點。今天捷多邦就與大家一起拆解九
    的頭像 發(fā)表于 07-26 14:49 ?478次閱讀

    一文讓你了解PCB布局

    PCB結(jié)構(gòu)通常采用對稱結(jié)構(gòu),即 TOP 和 BOTTOM
    的頭像 發(fā)表于 07-23 11:36 ?1136次閱讀

    PCB多層為什么都是偶數(shù)?奇數(shù)不行嗎?

    因素: PCB設(shè)計為偶數(shù)的原因 1. 生產(chǎn)工藝: SMT貼片工廠通常使用雙面覆銅的核心板材,這意味著電路
    的頭像 發(fā)表于 07-03 09:36 ?450次閱讀

    pcb有哪些層面 都有什么作用

    PCB(Printed Circuit Board,印刷電路)是電子元件的支撐體,并且是電子元件電氣連接的載體。PCB可以分為單面板、雙面
    的頭像 發(fā)表于 02-16 10:12 ?1971次閱讀
    <b class='flag-5'>pcb</b>有哪些層面 都有什么作用

    PCB設(shè)計優(yōu)化ESD性能設(shè)計

    良好的PCB設(shè)計能夠為高速信號回流提供完整的路徑,縮小信號環(huán)路面積,降低信號耦合靜電放電噪聲干擾的能力。良好的PCB
    發(fā)表于 01-19 10:00 ?551次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計優(yōu)化ESD性能設(shè)計

    pcb引腳間距離太近怎么辦

    ,可以提供更多的空間來配置引腳。例如,如果只使用雙面板,可以考慮使用多層,如四或六。這將增加引腳間的距離。 增加
    的頭像 發(fā)表于 01-04 13:50 ?1997次閱讀

    PCB單面、雙面、多面種類這么多怎么選擇?

    多層 PCB 有諸多優(yōu)點,比如:裝配密度高,體積??;電子元器件之間的連線縮短,信號傳輸速度快,方便布線;屏蔽效果好,等等。多層的層數(shù)不限,目前已經(jīng)有超過 100 PCB,常見的
    發(fā)表于 01-02 15:38 ?359次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>單面</b>、<b class='flag-5'>雙面</b>、多面種類這么多怎么選擇?

    各種結(jié)構(gòu)的PCB圖內(nèi)部架構(gòu)設(shè)計

    今天畫了幾張多層PCB電路內(nèi)部結(jié)構(gòu)圖,用立體圖形展示各種結(jié)構(gòu)的PCB圖內(nèi)部架構(gòu)。
    發(fā)表于 01-02 10:10 ?814次閱讀
    各種<b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)的<b class='flag-5'>PCB</b>圖內(nèi)部架構(gòu)設(shè)計

    PCB多層為什么都是偶數(shù)

    PCB多層為什么都是偶數(shù)? 為了回答這個問題,我們首先需要了解什么是PCB多層以及它的制造過程。P
    的頭像 發(fā)表于 12-07 09:59 ?917次閱讀

    線路知識之pcb有沒有3?

    線路知識之pcb有沒有3
    的頭像 發(fā)表于 12-06 14:39 ?2731次閱讀

    PCB設(shè)計中,使用多層PCB的主要原因

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計為什么要采用多層PCB結(jié)構(gòu)進行?使用多層PCB的主要原因。隨著芯片集成度的提高,芯片封裝的I/O引腳數(shù)目也在飛躍性地增加,特別是BGA封
    的頭像 發(fā)表于 11-24 09:16 ?735次閱讀
    在<b class='flag-5'>PCB</b>設(shè)計中,使用多層<b class='flag-5'>PCB</b><b class='flag-5'>板</b>的主要原因

    pcb電路怎么打樣

    pcb電路打樣制作流程。
    的頭像 發(fā)表于 11-23 14:19 ?1203次閱讀
    <b class='flag-5'>pcb</b>八<b class='flag-5'>層</b>電路<b class='flag-5'>板</b>怎么打樣

    pcb電路單面板的制作流程

     PCB單面板是一種常見的電路類型。廣泛應(yīng)用于消費電子產(chǎn)品、家用電器、計算機外設(shè)和其他低復(fù)雜度的電子產(chǎn)品中。今天小編來跟大家分享關(guān)于PCB單面
    的頭像 發(fā)表于 11-21 15:56 ?3535次閱讀