0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電路板布線布局相關(guān)的注意事項(xiàng)

Young1225 ? 來源:Young1225 ? 作者:Young1225 ? 2022-09-06 11:59 ? 次閱讀

由于具有驅(qū)動(dòng)器源極引腳的TO-247-4L封裝和不具有驅(qū)動(dòng)器源極引腳的TO-247N封裝的引腳分配不同,因此在圖案布局時(shí)需要注意。

TO-247-4L在與柵極驅(qū)動(dòng)器連接時(shí),由于引腳分配的原因,布線一定會(huì)交叉,無法將它們配置在同一個(gè)面上,因此OUT信號(hào)和GND2信號(hào)會(huì)形成2個(gè)環(huán)路,根據(jù)環(huán)路面積及其比例會(huì)產(chǎn)生浪涌。

作為對(duì)策,需要盡可能地減小環(huán)路面積,并使環(huán)路(1)和環(huán)路(2)的面積相等。另外,還需要考慮增加一個(gè)基本的浪涌抑制電路乃至緩沖電路。

在本文中,我們將探討具有驅(qū)動(dòng)器源極引腳的TO-247-4L封裝產(chǎn)品的電路板布局布線相關(guān)的注意事項(xiàng)。由于TO-247-4L的引腳分配與傳統(tǒng)封裝不同,因此需要注意布局布線。

具有驅(qū)動(dòng)器源極引腳的TO-247-4L的電路板布局布線注意事項(xiàng)

如“有驅(qū)動(dòng)器源極引腳的封裝”一文中所述,具有驅(qū)動(dòng)器源極引腳的TO-247-4L的引腳分配不同于傳統(tǒng)的TO-247N。在這里再次給出傳統(tǒng)TO-247N、有驅(qū)動(dòng)器源極引腳的TO-247-4L以及TO-263-7L的引腳分配圖。

3.png

TO-247-4L的柵極引腳在面對(duì)印標(biāo)面的最右側(cè),而傳統(tǒng)的TO-247N封裝的柵極引腳則位于最左側(cè)。MOSFET通常由驅(qū)動(dòng)器IC驅(qū)動(dòng),但大多數(shù)驅(qū)動(dòng)器IC的引腳分配都是適合傳統(tǒng)TO-247N封裝的分配形式。下面是使用ROHM驅(qū)動(dòng)器IC BM61S40RFV-C時(shí)的MOSFET接線圖示例。找元件現(xiàn)貨上唯樣商城

1658922011196146.png

在TO-247N的情況下,MOSFET的驅(qū)動(dòng)信號(hào)OUT和Return信號(hào)GND2與柵極引腳和源極引腳的排列順序相同,因此可以在同一個(gè)面上并行走線。

而TO-247-4L封裝則是柵極引腳和驅(qū)動(dòng)器源極引腳的排列與驅(qū)動(dòng)IC的引腳排列相反,如圖所示,布線一定會(huì)交叉,無法配置在同一個(gè)面。因此,如圖所示,OUT信號(hào)和GND2信號(hào)形成了兩個(gè)環(huán)路,需要注意環(huán)路區(qū)域(1)和(2)的面積比。

通常,TO-247-4L封裝的MOSFET被用于dID/dt值較大的環(huán)境。當(dāng)其電流變化引起的磁通量變化(dΦ/dt)與該環(huán)路面積正交時(shí),就會(huì)產(chǎn)生與驅(qū)動(dòng)電路的環(huán)路面積成正比的電動(dòng)勢(shì)。并且,在MOSFET的柵極和源極之間的某些環(huán)路面積比例下,電壓值有時(shí)會(huì)達(dá)到可能引發(fā)正浪涌和負(fù)浪涌等問題的程度。因此,需要使OUT信號(hào)和GND2信號(hào)形成的環(huán)路面積盡可能小,并要使環(huán)路(1)和環(huán)路(2)的面積相等。

TO-263-7L封裝的引腳分配與TO-247N相同,因此不能形成TO-247-4L那樣的兩個(gè)環(huán)路,所以可以采用與傳統(tǒng)相同的方法進(jìn)行布線。不過,由于ROHM的驅(qū)動(dòng)IC在驅(qū)動(dòng)信號(hào)OUT引腳的兩側(cè)(引腳1 和引腳5)配有GND2引腳,因此即便是TO-247-4L封裝,也可以使用與傳統(tǒng)封裝一樣的方法進(jìn)行布線。

另外,在之前的一些文章中曾經(jīng)建議過增加VGS浪涌抑制電路,但是即便如此,受VDS關(guān)斷時(shí)的振鈴影響,VGS浪涌仍然可能超過VGS額定值。在這種情況下,可以通過降低來自HVdc的布線阻抗或?qū)Ω鱉OSFET增加緩沖電路等抗浪涌對(duì)策,來將VGS浪涌抑制在額定范圍內(nèi)。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 驅(qū)動(dòng)器
    +關(guān)注

    關(guān)注

    52

    文章

    8102

    瀏覽量

    145825
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    4877

    瀏覽量

    97207
  • 布線
    +關(guān)注

    關(guān)注

    9

    文章

    762

    瀏覽量

    84274
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    一文了解PCB設(shè)計(jì)高頻電路板布線注意事項(xiàng)

    本文首先對(duì)高頻電路板做了簡(jiǎn)單介紹,其次闡述了PCB設(shè)計(jì)高頻電路板布線技巧,最后介紹了PCB設(shè)計(jì)高頻電路板布線
    的頭像 發(fā)表于 05-21 09:06 ?2.3w次閱讀

    電路PCB布局注意事項(xiàng)

    電路PCB布局注意事項(xiàng)電路PCB布線注意事項(xiàng)
    發(fā)表于 03-01 08:22

    印制電路板的版面設(shè)計(jì)注意事項(xiàng)

    印制電路板的版面設(shè)計(jì)注意事項(xiàng)   在常用的印制電路板類型中,版面設(shè)計(jì)應(yīng)注意事項(xiàng)詳細(xì)說明如下:  
    發(fā)表于 11-19 09:41 ?1489次閱讀

    設(shè)計(jì)高速電路板注意事項(xiàng)

    設(shè)計(jì)高速電路板注意事項(xiàng),可以下來看看。
    發(fā)表于 12-14 21:50 ?0次下載

    設(shè)計(jì)高速電路板注意事項(xiàng)

    設(shè)計(jì)高速電路板注意事項(xiàng)
    發(fā)表于 01-28 21:32 ?0次下載

    在Hercules電路板設(shè)計(jì)中的注意事項(xiàng)(1)

    Hercules設(shè)計(jì)進(jìn)階--電路板設(shè)計(jì)注意事項(xiàng)1
    的頭像 發(fā)表于 08-20 00:17 ?3326次閱讀

    在Hercules電路板設(shè)計(jì)中的注意事項(xiàng)(2)

    Hercules設(shè)計(jì)進(jìn)階--電路板設(shè)計(jì)注意事項(xiàng)2
    的頭像 發(fā)表于 08-08 00:35 ?3032次閱讀

    PCB設(shè)計(jì)高頻電路板布線技巧和注意事項(xiàng)詳細(xì)概述

    本文首先對(duì)高頻電路板做了簡(jiǎn)單介紹,其次闡述了PCB設(shè)計(jì)高頻電路板布線技巧,最后介紹了PCB設(shè)計(jì)高頻電路板布線
    的頭像 發(fā)表于 10-14 11:49 ?6372次閱讀

    極好的模擬/數(shù)字混合信號(hào)的電路板布局布線注意事項(xiàng)資料下載

    電子發(fā)燒友網(wǎng)為你提供極好的模擬/數(shù)字混合信號(hào)的電路板布局布線注意事項(xiàng)資料下載的電子資料下載,更有其他相關(guān)
    發(fā)表于 04-21 08:54 ?29次下載
    極好的模擬/數(shù)字混合信號(hào)的<b class='flag-5'>電路板</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b><b class='flag-5'>注意事項(xiàng)</b>資料下載

    布局浪涌抑制電路板注意事項(xiàng)

    本文將介紹實(shí)際制作這種浪涌抑制電路時(shí)電路板布局方面的注意事項(xiàng)。
    的頭像 發(fā)表于 03-29 17:42 ?3694次閱讀
    <b class='flag-5'>布局</b>浪涌抑制<b class='flag-5'>電路板</b>的<b class='flag-5'>注意事項(xiàng)</b>

    ULLGA 封裝的電路板安裝注意事項(xiàng)

    ULLGA 封裝的電路板安裝注意事項(xiàng)
    發(fā)表于 11-15 19:42 ?0次下載
    ULLGA 封裝的<b class='flag-5'>電路板</b>安裝<b class='flag-5'>注意事項(xiàng)</b>

    通過驅(qū)動(dòng)器源極引腳改善開關(guān)損耗-電路板布線布局相關(guān)注意事項(xiàng)

    本文的關(guān)鍵要點(diǎn)?由于具有驅(qū)動(dòng)器源極引腳的TO-247-4L封裝和不具有驅(qū)動(dòng)器源極引腳的TO-247N封裝的引腳分配不同,因此在圖案布局時(shí)需要注意
    的頭像 發(fā)表于 02-09 10:19 ?576次閱讀
    通過驅(qū)動(dòng)器源極引腳改善開關(guān)損耗-<b class='flag-5'>電路板</b><b class='flag-5'>布線</b><b class='flag-5'>布局</b><b class='flag-5'>相關(guān)</b>的<b class='flag-5'>注意事項(xiàng)</b>

    提高AC/DC轉(zhuǎn)換器效率的二次側(cè)同步整流電路設(shè)計(jì)-實(shí)裝PCB布局相關(guān)注意事項(xiàng)

    本文將介紹本設(shè)計(jì)中的安裝電路板(PCB)版圖與元器件布局相關(guān)注意事項(xiàng)。實(shí)裝PCB布局
    的頭像 發(fā)表于 02-17 09:25 ?974次閱讀
    提高AC/DC轉(zhuǎn)換器效率的二次側(cè)同步整流<b class='flag-5'>電路</b>設(shè)計(jì)-實(shí)裝PCB<b class='flag-5'>板</b><b class='flag-5'>布局</b><b class='flag-5'>相關(guān)</b>的<b class='flag-5'>注意事項(xiàng)</b>

    設(shè)計(jì)高速電路板注意事項(xiàng).zip

    設(shè)計(jì)高速電路板注意事項(xiàng)
    發(fā)表于 12-30 09:22 ?3次下載

    設(shè)計(jì)高速電路板注意事項(xiàng).zip

    設(shè)計(jì)高速電路板注意事項(xiàng)
    發(fā)表于 03-01 15:37 ?5次下載