0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Integrity 3D-IC 的特色功能

Cadence楷登 ? 來源:Cadence楷登 ? 作者:Cadence楷登 ? 2022-09-06 14:19 ? 次閱讀

Integrity 3D-IC 平臺

提供了一系列三維堆疊設(shè)計(jì)流程,通過將二維芯片網(wǎng)表分解成雙層的三維堆疊結(jié)構(gòu),用戶可以探索三維堆疊裸片系統(tǒng)相對于傳統(tǒng)二維設(shè)計(jì)的性能優(yōu)勢,改善內(nèi)存延遲,實(shí)現(xiàn)性能突破。

從二維設(shè)計(jì)中分離出存儲單元,并自動將其劃分為兩個(gè)工藝層,上層放置存儲單元 Macro Cells,下層放置邏輯運(yùn)算單元 Standard Cells。該流程可以實(shí)現(xiàn)兩個(gè)裸片同時(shí)進(jìn)行的時(shí)序驅(qū)動單元擺放。用戶還可以進(jìn)一步運(yùn)行標(biāo)準(zhǔn)的實(shí)現(xiàn)步驟,如時(shí)鐘樹綜合、時(shí)序優(yōu)化、布線等,將其作為傳統(tǒng)布局布線流程來完成三維堆疊設(shè)計(jì)實(shí)現(xiàn)。

今天我們來介紹 Integrity 3D-IC 的特色功能之一:

Memory-on-Logic 三維芯片堆疊設(shè)計(jì)流程

What is Memory-on-Logic?

Memory 指的是記憶存儲單元;Logic 指的是運(yùn)算單元或處理單元。

Memory-on-logic(MoL)堆疊顧名思義,就是將存儲單元通過三維堆疊的設(shè)計(jì)方式,放置在運(yùn)算單元所在裸片的上層裸片中,從而實(shí)現(xiàn)三維集成電路的三維堆疊結(jié)構(gòu)。

Why is Memory-on-Logic?

我們現(xiàn)在正處于高速發(fā)展的人工智能時(shí)代,對計(jì)算機(jī)算力的需求日益旺盛,同時(shí)也對相關(guān)的集成電路芯片提出了更高的性能要求。

然而算力需求的快速增長和有限的算力提升速度形成了尖銳的矛盾,其具體表現(xiàn)在兩個(gè)方面:一是如今的摩爾定律越來越難以維系,器件尺寸微縮越來越困難;二個(gè)是現(xiàn)有的計(jì)算機(jī)架構(gòu)——馮諾依曼存算分離架構(gòu)的缺陷開始凸顯,出現(xiàn)了所謂的內(nèi)存墻限制(Memory Wall Limitation)。

MoL 三維堆疊結(jié)構(gòu)為上述瓶頸提供了解決思路。對于后摩爾時(shí)代背景下的工藝瓶頸,三維堆疊可以有效提升單位投影面積中晶體管的數(shù)目,3D-IC 從方法學(xué)角度提供了一種延續(xù)摩爾定律的可能;對于存算分離所引起的內(nèi)存墻限制,通過把存儲單元通過三維堆疊放置到邏輯運(yùn)算單元的正上方,盡可能縮短數(shù)據(jù)傳輸距離,從而進(jìn)一步提升芯片性能,降低數(shù)據(jù)傳輸?shù)墓?。此外,通過 3D-IC Memory-on-Logic 結(jié)構(gòu)還可以對上下裸片采用不同的工藝制程,從而降低整體芯片的制造成本。

How to do Memory-on-Logic?

后端實(shí)現(xiàn)流程如下圖所示,對比傳統(tǒng)二維芯片,三維 MoL 芯片基于 3D-IC 專用物理后端實(shí)現(xiàn)平臺——Integrity 3D-IC,從 floorplan 階段開始就加入 3D-IC 的設(shè)計(jì)方法,通過 3D Mixed Placer 引擎同時(shí)進(jìn)行 Macro Cells 和 Standard Cells 的自動布局,建立 Pseudo-3D 時(shí)序收斂流程,從而實(shí)現(xiàn) 3D-IC MoL 的迭代優(yōu)化、時(shí)鐘樹綜合、自動繞線等步驟,在簽核階段還可以通過 Integrity 3D-IC 平臺來調(diào)用各類 Signoff 工具實(shí)現(xiàn)各項(xiàng)簽核。

6b4a1524-2d9a-11ed-ba43-dac502259ad0.png

1. 3D Mixed Placement

規(guī)劃 Floorplan 是傳統(tǒng)數(shù)字后端實(shí)現(xiàn)流程早期的一個(gè)重要階段,主要目標(biāo)之一便是 Macro Cells 的放置。傳統(tǒng) Floorplan 的規(guī)劃需要經(jīng)過設(shè)計(jì)工程師多次的設(shè)計(jì)迭代,從而獲得一個(gè)互連線長盡量短、時(shí)序盡量收斂的 Floorplan 以供之后階段進(jìn)行自動布局布線。如今,采用 Mixed Placement 實(shí)現(xiàn)流程,Macro Cells 和 Standard Cells 通過由擁塞、互連線長和時(shí)序驅(qū)動的 Mixed Placer 引擎同時(shí)進(jìn)行放置,與傳統(tǒng)流程相比,Mixed Placement 可以大量減少設(shè)計(jì)工程師的手動工作量,從而實(shí)現(xiàn)更短的項(xiàng)目實(shí)現(xiàn)時(shí)間,并達(dá)到相當(dāng)甚至更好的性能質(zhì)量。而在最新的 Integrity 3D-IC 實(shí)現(xiàn)平臺,Mixed Placement 功能可以完美繼承到 3D-IC MoL 實(shí)現(xiàn)流程中,在進(jìn)行 3D-IC Placement 的過程中幫助工程師用盡可能短的時(shí)間,獲得滿足要求的 Floorplan。3D-IC MoL Mixed Placement 引擎同樣由時(shí)序驅(qū)動,同時(shí)擺放 Macro Cells 和 Standard Cells,同時(shí)如圖中所示,還能支持在上層裸片中 80% 以上的高密度放置。

6b79da70-2d9a-11ed-ba43-dac502259ad0.png

2. Pseudo-3D Timing Closure Flow

在完成初步的 3D-IC MoL Floorplan 之后,可以在 Integrity 3D-IC 平臺中通過命令來建立 Pseudo-3D 時(shí)序收斂流程,完成 3D-IC MoL 的版圖實(shí)現(xiàn)。主要分為 3D 層次化結(jié)構(gòu)的重建、Bump 物理位置分配、Pseudo-3D 自動布局布線、以及 3D-IC 數(shù)據(jù)庫的建立。

01 重建 3D 層次化結(jié)構(gòu)

相較于傳統(tǒng)芯片的設(shè)計(jì),3D-IC 設(shè)計(jì)的層次化結(jié)構(gòu)的不同是顯而易見的。3D-IC 設(shè)計(jì)由于會將芯片分為上下兩個(gè)裸片—— Top Die 和 Bottom Die,天生就需要建立兩個(gè)單元模塊。工具會根據(jù)用戶的設(shè)定,建立兩個(gè)新的 Top-Level hInsts,隨后將所有設(shè)計(jì)中的 Macro Cells 歸入 Top hInst 中;剩下所有的 Standard Cells,在保留原有的層次化結(jié)構(gòu)的基礎(chǔ)上,全部歸入Bottom hInst 中,其下級可繼承保持原始設(shè)計(jì)中的所有層次化結(jié)構(gòu)。

02 分配 Bump 物理位置

從結(jié)構(gòu)層面上實(shí)現(xiàn)三維分組之后,三維堆疊的互連問題也必須考慮。為了將上下裸片連接起來,最常用的方式是在頂部金屬層上通過微米量級尺寸的 Micro Bump 實(shí)現(xiàn)上下層“面對面”(Face-to-Face)的堆疊連接,由此實(shí)現(xiàn)數(shù)據(jù)和電源電信號跨層傳輸。在 Pseudo-3D 流程中,所選用的 Bump Cells 的物理位置需要在做實(shí)際繞線之前就固定好,并記錄其坐標(biāo)信息。設(shè)計(jì)者不需要手動分配規(guī)劃 Bump 的位置,Integrity 3D-IC 可以自動地將 Bump 邏輯連接關(guān)系插入跨層的時(shí)序路徑中,并能根據(jù)設(shè)計(jì)師提供的 Floorplan 中單元的已有位置,同時(shí)在上下兩個(gè)裸片上,智能地分配和優(yōu)化 Bump Cells 的物理位置,做到高效的流程,自動的實(shí)現(xiàn),智能的優(yōu)化。

6bceaec4-2d9a-11ed-ba43-dac502259ad0.png

03 Pseudo-3D 自動布局布線

工作準(zhǔn)備就緒后,我們就可以利用帶有 Bump Cells 信息的 Pseudo-3D Floorplan 進(jìn)行自動布局布線,Integrity 3D-IC 平臺可以調(diào)用各種相應(yīng)的傳統(tǒng)二維布局布線引擎,完成 Placement、CTS、Routing 以及相應(yīng)的設(shè)計(jì)優(yōu)化。同時(shí),Integrity 3D-IC 也可以支持跨層的時(shí)序路徑的報(bào)告分析,支持顯示例化單元 Instances 和路徑所在的結(jié)構(gòu)層級,幫助工程師完成靜態(tài)時(shí)序分析。此外,Integrity 3D-IC 還支持跨層路徑的并行時(shí)序優(yōu)化,確保 3D-IC 設(shè)計(jì)的時(shí)序收斂。

6bf2effa-2d9a-11ed-ba43-dac502259ad0.png

04 建立 3D-IC 數(shù)據(jù)庫

最后一步,根據(jù)優(yōu)化后的自動布局布線結(jié)果,建立 3D-IC 專用數(shù)據(jù)庫——Hierarchical Database(HDB)。這個(gè)數(shù)據(jù)庫中就包含了包括整個(gè)設(shè)計(jì)的工藝庫信息,3D-IC 的堆疊信息,Bump 坐標(biāo)信息,物理布局布線等設(shè)計(jì)信息等等。在通過Integrity 3D-IC 創(chuàng)建好用以明確 3D-IC 的堆疊對應(yīng)信息的 Stacked Config 文件之后,需要將完成了布局布線的 pseudo-3D 數(shù)據(jù)庫進(jìn)行 Partition 拆分操作,將它按照上下裸片拆分成兩個(gè)數(shù)據(jù)庫,即 Top Die Database 和 Bottom Die Database。

6c33c624-2d9a-11ed-ba43-dac502259ad0.png

將這兩個(gè)完成 Partition 拆分的數(shù)據(jù)庫以及 Stacked Config 文件讀入 Integrity 3D-IC 中,合成創(chuàng)建 HDB 數(shù)據(jù)庫。在 Integrity 3D-IC 平臺中加載此數(shù)據(jù)庫,就可以實(shí)現(xiàn) 3D-IC 設(shè)計(jì)的查看,包括可以實(shí)現(xiàn)在工具中上下兩層 Floorplan 視圖的切換,觀察每層中的單元擺放、繞線等后端實(shí)現(xiàn)細(xì)節(jié);也可以對包含三維堆疊信息的整體 3D Floorplan 視圖進(jìn)行直接查看;此外傳統(tǒng)的時(shí)序調(diào)試器(Timing Debugger)也支持在 3D-IC HDB 中高亮跨層的時(shí)序路徑,幫助工程師完成時(shí)序檢查和設(shè)計(jì)調(diào)整,也可以進(jìn)一步調(diào)用其他 Signoff 工具,完成后續(xù)簽核工作。

存算一體和近存計(jì)算是解決 CPU / GPU / NPU 總線和大規(guī)模片上網(wǎng)絡(luò)擁塞的有效手段。

通過 Integrity 3D-IC 特有的內(nèi)存單元邏輯單元三維布局優(yōu)化,芯片設(shè)計(jì)師可以更容易的實(shí)現(xiàn)高性能高帶寬的系統(tǒng)設(shè)計(jì),從而或者縮小原有系統(tǒng)封裝面積或者進(jìn)一步提高原有系統(tǒng) PPA。

Cadence Integrity 3D-IC 平臺提供了一個(gè)高效的解決方案,用于部署 3D 設(shè)計(jì)和分析流程,以實(shí)現(xiàn)強(qiáng)大的硅堆疊設(shè)計(jì)。該平臺是 Cadence 數(shù)字和簽核產(chǎn)品組合的一部分,支持 Cadence 公司的智能系統(tǒng)設(shè)計(jì)戰(zhàn)略(Intelligent System Design),旨在實(shí)現(xiàn)系統(tǒng)驅(qū)動的卓越 SoC 芯片設(shè)計(jì)。

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    450

    文章

    49636

    瀏覽量

    417214
  • 集成電路
    +關(guān)注

    關(guān)注

    5367

    文章

    11162

    瀏覽量

    358400
  • 三維
    +關(guān)注

    關(guān)注

    1

    文章

    485

    瀏覽量

    28884

原文標(biāo)題:3D-IC 設(shè)計(jì)之 Memory-on-Logic 堆疊實(shí)現(xiàn)流程

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    如何建立正確的3D-IC設(shè)計(jì)實(shí)現(xiàn)流程和實(shí)現(xiàn)項(xiàng)目高效管理的挑戰(zhàn)

    Integrity 3D-IC 平臺具有強(qiáng)大的數(shù)據(jù)管理功能,能夠?qū)崿F(xiàn)跨團(tuán)隊(duì)的一鍵數(shù)據(jù)同步與更新。同時(shí),Integrity 3D-IC 支持靈
    的頭像 發(fā)表于 07-19 09:34 ?1647次閱讀
    如何建立正確的<b class='flag-5'>3D-IC</b>設(shè)計(jì)實(shí)現(xiàn)流程和實(shí)現(xiàn)項(xiàng)目高效管理的挑戰(zhàn)

    Cadence 憑借突破性的 Integrity 3D-IC 平臺加速系統(tǒng)創(chuàng)新

    解決方案的基礎(chǔ),通過集成的散熱、功率消耗和靜態(tài)時(shí)序分析功能,為客戶提供系統(tǒng)驅(qū)動的功率、性能和面積 (PPA),用于單個(gè)小芯片。 Cadence? Integrity? 3D-IC 平臺是業(yè)界首個(gè)綜合性
    發(fā)表于 10-14 11:19

    Cadence發(fā)布突破性新產(chǎn)品 Integrity 3D-IC平臺,加速系統(tǒng)創(chuàng)新

    業(yè)界首款應(yīng)用于多個(gè)小芯片(multi-chiplet)設(shè)計(jì)和先進(jìn)封裝的完整 3D-IC平臺。
    發(fā)表于 10-08 10:29 ?1074次閱讀

    Cadence Integrity 3D-IC平臺?支持TSMC 3DFabric技術(shù),推進(jìn)多Chiplet設(shè)計(jì)

    Cadence 3D-IC Integrity 平臺在統(tǒng)一的環(huán)境中提供 3D 芯片和封裝規(guī)劃、實(shí)現(xiàn)和系統(tǒng)分析。
    發(fā)表于 10-28 14:53 ?2281次閱讀

    Cadence Integrity 3D-IC平臺進(jìn)行工藝認(rèn)證

    Integrity 3D-IC 是 Cadence 新一代多芯片設(shè)計(jì)解決方案,它將硅和封裝的規(guī)劃和實(shí)現(xiàn),與系統(tǒng)分析和簽核結(jié)合起來,以實(shí)現(xiàn)系統(tǒng)級驅(qū)動的 PPA 優(yōu)化。 原生 3D 分區(qū)流程可自動智能
    的頭像 發(fā)表于 11-19 11:02 ?3510次閱讀

    Integrity?3D-IC平臺助力設(shè)計(jì)者實(shí)現(xiàn)驅(qū)動PPA目標(biāo)

    Cadence Integrity 3D-IC 平臺是業(yè)界首個(gè)全面的整體 3D-IC 設(shè)計(jì)規(guī)劃、實(shí)現(xiàn)和分析平臺,以全系統(tǒng)的視角,對芯片的性能、功耗和面積 (PPA) 進(jìn)行系統(tǒng)驅(qū)動的優(yōu)化,并對
    的頭像 發(fā)表于 05-23 16:52 ?1889次閱讀
    <b class='flag-5'>Integrity</b>?<b class='flag-5'>3D-IC</b>平臺助力設(shè)計(jì)者實(shí)現(xiàn)驅(qū)動PPA目標(biāo)

    Cadence Integrity 3D-IC自動布線解決方案

    2.5D/3D-IC 目前常見的實(shí)現(xiàn)是基于中介層的 HBM-CPU/SOC 設(shè)計(jì),Integrity 3D-IC 將以日和周為單位的手動繞線加速到秒級和分鐘級,輕松滿足性能、信號電源完
    的頭像 發(fā)表于 06-13 14:14 ?2467次閱讀

    Cadence擴(kuò)大與Samsung Foundry的合作,共同推進(jìn)3D-IC設(shè)計(jì)

    設(shè)計(jì)。得益于兩家企業(yè)的持續(xù)合作,使用 Cadence Integrity 3D-IC 平臺的參考流程現(xiàn)已啟用,以推進(jìn) Samsung Foundry 的 3D-IC 設(shè)計(jì)方法。使用 Cadence 平臺
    的頭像 發(fā)表于 10-25 11:05 ?781次閱讀

    Cadence Integrity 3D-IC Platform榮膺“年度EDA/IP/軟件產(chǎn)品”

    此次獲獎的 Integrity 3D-IC 平臺是 Cadence 于 2021 年 10 月推出的突破性產(chǎn)品,它是業(yè)界首款完整的高容量 3D-IC 平臺,可將設(shè)計(jì)規(guī)劃、物理實(shí)現(xiàn)和系統(tǒng)分析統(tǒng)一集成于單個(gè)管理界面中。在面向日益復(fù)雜
    的頭像 發(fā)表于 11-11 10:19 ?680次閱讀

    3D-IC未來已來

    不知不覺間,行業(yè)文章和會議開始言必稱chiplet —— 就像曾經(jīng)的言必稱AI一樣。這種熱度對于3D-IC的從業(yè)人員,無論是3D-IC制造、EDA、還是3D-IC設(shè)計(jì),都是好事。但在我們相信3
    的頭像 發(fā)表于 12-16 10:31 ?1041次閱讀

    聯(lián)華電子和Cadence共同合作開發(fā)3D-IC混合鍵合(hybrid-bonding)參考流程

    聯(lián)華電子(NYSE:UMC;TWSE:2303)與楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日共同宣布,采用 Integrity 3D-IC 平臺的 Cadence 3D-IC 參考工作流程已通過聯(lián)電的芯片
    的頭像 發(fā)表于 02-03 11:02 ?1736次閱讀

    Cadence發(fā)布基于Integrity 3D-IC平臺的新設(shè)計(jì)流程,以支持TSMC 3Dblox?標(biāo)準(zhǔn)

    楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布推出基于 Cadence Integrity 3D-IC 平臺的新設(shè)計(jì)流程,以支持 TSMC 3Dblox 標(biāo)準(zhǔn)。TSMC
    的頭像 發(fā)表于 05-09 09:42 ?936次閱讀

    Cadence 擴(kuò)大了與 Samsung Foundry 的合作,依托 Integrity 3D-IC平臺提供獨(dú)具優(yōu)勢的參考流程

    ?? 雙方利用 Cadence 的 Integrity 3D-IC 平臺,優(yōu)化多晶粒規(guī)劃和實(shí)現(xiàn),該平臺是業(yè)界唯一一個(gè)整合了系統(tǒng)規(guī)劃、封裝和系統(tǒng)級分析的平臺。 ?? Integrity 3D-I
    的頭像 發(fā)表于 07-06 10:05 ?513次閱讀

    3D-IC 中 硅通孔TSV 的設(shè)計(jì)與制造

    3D-IC 中 硅通孔TSV 的設(shè)計(jì)與制造
    的頭像 發(fā)表于 11-30 15:27 ?698次閱讀
    <b class='flag-5'>3D-IC</b> 中 硅通孔TSV 的設(shè)計(jì)與制造

    3D-IC 以及傳熱模型的重要性

    本文要點(diǎn)縮小集成電路的總面積是3D-IC技術(shù)的主要目標(biāo)。開發(fā)3D-IC的傳熱模型,有助于在設(shè)計(jì)和開發(fā)的早期階段應(yīng)對熱管理方面的挑戰(zhàn)。開發(fā)3D-IC傳熱模型主要采用兩種技術(shù):分析法和數(shù)值計(jì)算法。傳統(tǒng)
    的頭像 發(fā)表于 03-16 08:11 ?638次閱讀
    <b class='flag-5'>3D-IC</b> 以及傳熱模型的重要性