0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

匹配電阻與差分信號(hào)布線方式

嵌入式應(yīng)用開發(fā) ? 來(lái)源:嵌入式應(yīng)用開發(fā) ? 作者:嵌入式應(yīng)用開發(fā) ? 2022-09-15 17:13 ? 次閱讀

總算是存在這樣一個(gè)問(wèn)題,接收端差分線對(duì)之間可否加一匹配電阻?

首先還是要了解匹配電阻是個(gè)啥。

匹配電阻的作用. 在探測(cè)器或其它什么電路的輸入輸出部分,都有匹配電阻的要求,是用來(lái)使輸入輸出設(shè)備的電阻與電路其余部分銜接的,十分重要.如果匹配電阻不對(duì),輸入輸出設(shè)備及電路無(wú)法正常工作(如測(cè)試數(shù)據(jù)不對(duì)). 在電路設(shè)計(jì)中,經(jīng)常需要使用匹配電阻,如閉路電視同軸電纜、時(shí)鐘數(shù)據(jù)線等,如果阻抗不匹配會(huì)有什么不良后果呢?. 如果不匹配,則會(huì)形成反射,能量傳遞不過(guò)去,降低效率;會(huì)在傳輸線上形成駐波(簡(jiǎn)單的理解,就是有些地方信號(hào)強(qiáng),有些地方信號(hào)弱),導(dǎo)致傳輸線的有效功率容量降低;功率發(fā)射不出去,甚至?xí)p壞發(fā)射設(shè)備。. 高速信號(hào)線中才考慮使用這樣的電阻,低頻情況下,一般是直接連接。

接收端差分線對(duì)間的匹配電阻通常會(huì)加, 其值應(yīng)等于差分阻抗的值。這樣信號(hào)質(zhì)量會(huì)好些。

對(duì)差分對(duì)的布線方式應(yīng)該要適當(dāng)?shù)目拷移叫?。所謂適當(dāng)?shù)目拷且驗(yàn)檫@間距會(huì)影響到差分阻抗(differential impedance)的值, 此值是設(shè)計(jì)差分對(duì)的重要參數(shù)。需要平行也是因?yàn)橐3植罘肿杩沟囊恢滦?。若兩線忽遠(yuǎn)忽近, 差分阻抗就會(huì)不一致, 就會(huì)影響信號(hào)完整性(signal integrity)及時(shí)間延遲(timing delay)。

基本上, 將模/數(shù)地分割隔離是對(duì)的。要注意的是信號(hào)走線盡量不要跨過(guò)有分割的地方(moat),還有不要讓電源和信號(hào)的回流電流路徑(returning current path)變太大。

晶振是模擬的正反饋振蕩電路, 要有穩(wěn)定的振蕩信號(hào),必須滿足loop gain與phase 的規(guī)范, 而這模擬信號(hào)的振蕩規(guī)范很容易受到干擾,即使加ground guard traces可能也無(wú)法完全隔離干擾。而且離的太遠(yuǎn),地平面上的噪聲也會(huì)影響正反饋振蕩電路。所以,一定要將晶振和芯片的距離盡可能靠近。

確實(shí)高速布線與EMI的要求有很多沖突。但基本原則是因EMI所加的電阻電容或ferrite bead,不能造成信號(hào)的一些電氣特性不符合規(guī)范。所以,最好先用安排走線和PCB迭層的技巧來(lái)解決或減少EMI的問(wèn)題,如高速信號(hào)走內(nèi)層。最后才用電阻電容或ferrite bead的方式,以降低對(duì)信號(hào)的傷害。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 布線
    +關(guān)注

    關(guān)注

    9

    文章

    761

    瀏覽量

    84272
  • 差分信號(hào)
    +關(guān)注

    關(guān)注

    3

    文章

    365

    瀏覽量

    27627
  • 匹配電阻
    +關(guān)注

    關(guān)注

    0

    文章

    20

    瀏覽量

    11437
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    電路板設(shè)計(jì)過(guò)程中采用分信號(hào)布線的優(yōu)勢(shì)和布線技巧

    電路板設(shè)計(jì)過(guò)程中采用分信號(hào)布線的優(yōu)勢(shì)和布線技巧 布線
    發(fā)表于 09-06 08:20 ?1372次閱讀
    電路板設(shè)計(jì)過(guò)程中采用<b class='flag-5'>差</b><b class='flag-5'>分信號(hào)</b>線<b class='flag-5'>布線</b>的優(yōu)勢(shì)和<b class='flag-5'>布線</b>技巧

    PCB設(shè)計(jì)高速分信號(hào)布線技巧

    在pcb上靠近平行走高速分信號(hào)線對(duì)的時(shí)候,在阻抗匹配的情況下,由于兩線的相互耦合,會(huì)帶來(lái)很多好處。但是有觀點(diǎn)認(rèn)為這樣會(huì)增大信號(hào)的衰減,影響傳輸距離,為什么?我在一些大公司的評(píng)估板上看
    發(fā)表于 03-03 12:37

    高速分信號(hào)的經(jīng)典布線技巧

    本身的特性阻抗, Z12是兩條分線間因?yàn)轳詈隙a(chǎn)生的阻抗, 與線距有關(guān)。 所以, 要設(shè)計(jì)分阻抗為100歐姆時(shí), 走線本身的特性阻抗一定要稍大于50歐姆。 至于要大多少, 可用仿真軟件算出來(lái)。 接收端分線對(duì)間的
    發(fā)表于 08-15 20:35

    分信號(hào)布線誤區(qū)

    分信號(hào)布線誤區(qū)
    發(fā)表于 08-27 22:09

    分信號(hào)布線

    分信號(hào)布線時(shí)信號(hào)完整性問(wèn)題;影響SI的因素;解決問(wèn)題的設(shè)計(jì)辦法;
    發(fā)表于 09-07 11:25

    分信號(hào)PCB布局布線時(shí)的幾個(gè)常見誤區(qū)

    。同時(shí)為了彌補(bǔ)阻抗的匹配可以采用接收端分線對(duì)之間加一匹配電阻。 其值應(yīng)等于分阻抗的值。這樣信號(hào)品質(zhì)會(huì)好些。所以建議如下兩點(diǎn):(A)使用終
    發(fā)表于 09-22 09:06

    高頻分線布線的長(zhǎng)度匹配方式

    一般大于5Gbps的高速分信號(hào)對(duì)干擾和抖動(dòng)等都很敏感,因此在設(shè)計(jì)高速分信號(hào)布線時(shí),應(yīng)盡量選用性能良好的微帶線和帶狀線,在整個(gè)
    發(fā)表于 05-23 09:08

    基于FPGA的分信號(hào)阻抗匹配

    為了節(jié)約PCB板空間,充分靈活利用FPGA內(nèi)部資源,對(duì)FPGA內(nèi)置分信號(hào)匹配終端進(jìn)行研究。根據(jù)分信號(hào)阻抗
    發(fā)表于 01-04 17:07 ?40次下載

    分信號(hào)PCB布局布線時(shí)的幾個(gè)常見誤區(qū)

    分信號(hào)PCB布局布線時(shí)的幾個(gè)常見誤區(qū),很實(shí)用。
    發(fā)表于 10-29 11:39 ?0次下載

    基于分信號(hào)的PCB布線優(yōu)點(diǎn)和策略簡(jiǎn)析

    布線非??拷?b class='flag-5'>差分信號(hào)對(duì)相互之間也會(huì)互相緊密耦合,這種互相之間的耦合會(huì)減小EMI發(fā)射,分信號(hào)線的主要缺點(diǎn)是增加了PCB的面積,本文介紹電路
    發(fā)表于 12-11 15:47 ?1052次閱讀
    基于<b class='flag-5'>差</b><b class='flag-5'>分信號(hào)</b>的PCB<b class='flag-5'>布線</b>優(yōu)點(diǎn)和策略簡(jiǎn)析

    什么是匹配電阻,匹配電阻的作用是怎樣的

    ,只是在諧振電路或者射頻電路等特定電路中的叫法。 還有匹配電容,匹配電感等。 匹配電阻的作用 匹配電阻的作用就是是電路穩(wěn)定,達(dá)到需要的效果。 為什么
    發(fā)表于 12-31 14:28 ?8978次閱讀

    接收端分線對(duì)之間可否加一匹配電阻?

    接收端分線對(duì)之間可否加一匹配電阻? 接收端分線對(duì)之間是由發(fā)送端發(fā)出差分信號(hào),在接收端進(jìn)行分輸入來(lái)實(shí)現(xiàn)數(shù)據(jù)傳輸?shù)囊环N常見的電路連接
    的頭像 發(fā)表于 11-24 14:32 ?2179次閱讀

    DDR加終端匹配電阻和不加信號(hào)質(zhì)量的區(qū)別

    DDR采用菊花鏈拓?fù)浣Y(jié)構(gòu)時(shí),由于信號(hào)傳輸線較長(zhǎng)通常需要在DDR末端加上終端匹配電阻,端接的方式有很多,但是都是為了解決信號(hào)的反射問(wèn)題,通常為了消除
    的頭像 發(fā)表于 12-25 07:45 ?498次閱讀
    DDR加終端<b class='flag-5'>匹配電阻</b>和不加<b class='flag-5'>信號(hào)</b>質(zhì)量的區(qū)別

    高速分信號(hào)阻抗匹配詳解

    在高速數(shù)據(jù)傳輸系統(tǒng)中,分信號(hào)作為一種常見的信號(hào)傳輸方式,具有抗噪聲能力強(qiáng)、傳輸距離遠(yuǎn)等優(yōu)點(diǎn)。然而,
    的頭像 發(fā)表于 05-16 16:32 ?2126次閱讀

    分信號(hào)的阻抗匹配

    隨著近幾年來(lái)對(duì)速率的要求快速提高,串行總線由于有更好的抗干擾性和更少的信號(hào)線、更高的數(shù)據(jù)率而受到眾多設(shè)計(jì)者的青睞。而串行總線又尤以分信號(hào)方式最多,
    的頭像 發(fā)表于 10-31 08:06 ?91次閱讀
    <b class='flag-5'>差</b><b class='flag-5'>分信號(hào)</b>的阻抗<b class='flag-5'>匹配</b>