0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

介紹一下運放電路共模抑制比CMRR

江蘇潤石 ? 來源:江蘇潤石 ? 作者:潤石的運營小石頭 ? 2022-10-10 18:17 ? 次閱讀

摘要

本文介紹了運放電路共模抑制比CMRR的概念,分為運放器件自身的CMRR,還有與外部電阻搭配在一起時,整體電路的CMRR計算方法。目的是為了反映出運放器件自身的CMRR值是如何影響最終整體電路的CMRR值,還有以差分放大電路為例,闡述外部的電阻匹配程度對整體電路CMRR影響的程度。

很多用戶對運放器件自身的CMRR值比較在意,實際上在外部電阻精度只有1%或者更差時,運放器件自身CMRR值對電路整體CMRR值的降低程度已經(jīng)可以忽略不計了。文中還以仿真軟件為例,運用CMRR定義的方法來測試電路整體的CMRR,得出本文介紹的計算方法與實測值非常吻合的結(jié)論。此方法對實際電路的測試非常具有指導(dǎo)意義,可以比較準(zhǔn)確測量電路的CMRR值。

引言

在選型運算放大器時,不少工程師朋友片面追求運放器件自身的CMRR參數(shù),而忽視了電路整體的CMRR。

電路整體的CMRR受外部選用的電阻的精度影響更大,比如在標(biāo)準(zhǔn)差分放大電路里,運放自身的CMRR參數(shù)為100dB,電路增益為10倍時,如果選用1%精度的電阻,電路整體的CMRR只有48dB,即便選用昂貴的0.1%精度的電阻,電路整體的CMRR也只能達到68dB,都遠低于運放器件自身的CMRR參數(shù)。

本文檔通過理論計算和仿真證明所提供的計算方法非常準(zhǔn)確有效,可以幫助設(shè)計者快速了解電路的整體CMRR水平。

共模抑制比CMRR的定義

共模抑制比,定義為電路中差模增益與共模增益的比值,其公式如下:

9c4b9338-4883-11ed-a3b6-dac502259ad0.png

一般用對數(shù)形式來表述,定義為

9c6c9f42-4883-11ed-a3b6-dac502259ad0.png

模電壓與差模電壓接入電路示意圖見 Figure 1:

9c88210e-4883-11ed-a3b6-dac502259ad0.png


Figure 1共模電壓與差模電壓示意圖

對于運放器件自身來說,簡化等效模型下,其兩個輸入端的電壓差與輸出電壓存在以下關(guān)系:

9c99738c-4883-11ed-a3b6-dac502259ad0.png


Vp是同相輸入端電壓,Vn是反相輸入端電壓,CMRROPA是運放器件自身共模抑制比。

AOL是運放的開環(huán)增益,Vos是運放的失調(diào)電壓。

差分放大電路的共模抑制比

CMRR計算方法

非理想運放由于共模抑制比CMRR有限,低頻處CMRR值一般有80dB以上,再加上外部4個電阻的誤差,差分放大電路整體的CMRR值會下降。典型的差分放大電路圖如 Figure 2:

9cbbaa38-4883-11ed-a3b6-dac502259ad0.png


Figure 2典型的差分放大電路圖

根據(jù)共模抑制比CMRR的定義,計算使用非理想運放差分放大電路的CMRR值,分為三步,第一步先計算

9ce16818-4883-11ed-a3b6-dac502259ad0.png

第二步再計算

9cf6cf5a-4883-11ed-a3b6-dac502259ad0.png

第三步計算

9d085720-4883-11ed-a3b6-dac502259ad0.png

1)計算電路整體Acm_total

9d20df0c-4883-11ed-a3b6-dac502259ad0.png

Figure 3對共模電壓的差分放大電路圖

9d3ac124-4883-11ed-a3b6-dac502259ad0.png9d5fb182-4883-11ed-a3b6-dac502259ad0.png

根據(jù)公式( 2-1),有

9d7f136a-4883-11ed-a3b6-dac502259ad0.png

經(jīng)過一系列合并同類項和化簡后,得出:

9da01786-4883-11ed-a3b6-dac502259ad0.png

此公式可以用于準(zhǔn)確計算輸入Vcm下輸出的電壓。

9df1273e-4883-11ed-a3b6-dac502259ad0.png

2)計算電路整體Adm_total

9e1f0618-4883-11ed-a3b6-dac502259ad0.png

Figure 4對差模電壓的差分放大電路圖

9e2f9730-4883-11ed-a3b6-dac502259ad0.png9e4a21a4-4883-11ed-a3b6-dac502259ad0.png

根據(jù)公式( 2-1),有

9e64d7e2-4883-11ed-a3b6-dac502259ad0.png


經(jīng)過一系列合并同類項和化簡后,得出:

9e86b920-4883-11ed-a3b6-dac502259ad0.png



此公式可以用于準(zhǔn)確計算輸入Vdm下輸出的電壓。

9ebf2738-4883-11ed-a3b6-dac502259ad0.png

3)計算電路整體CMRRtotal

9ef7bf1c-4883-11ed-a3b6-dac502259ad0.png9f1669bc-4883-11ed-a3b6-dac502259ad0.png


4)計算由電阻值誤差引起的CMRRtotal

為了方便使用市面上常用的電阻值誤差百分比來計算,

設(shè) R1=G×R×(1+K),R2=R×(1-K),R3=R×(1+K) ,R4=G×R×(1-K) ,

此時由4個電阻引起的不平衡程度是最大的。

其中G是理論上差分放大電路的增益,K是電阻的精度。

9f30b704-4883-11ed-a3b6-dac502259ad0.png


Figure 5變更后對共模電壓的差分放大器電路圖

把 R1、R2、R3、R4 代入公式(3-5),并且經(jīng)過一系列合并同類項和化簡得,

9f41e7fe-4883-11ed-a3b6-dac502259ad0.png

其中,CMRROPA是運放器件自身給出的共模抑制比值,G是電路的理論增益,K是電阻的精度。

下表給出差分放大電路常見增益、電阻精度得出的CMRR值。假設(shè)運放自身CMRR =100dB。

9f5a7aee-4883-11ed-a3b6-dac502259ad0.png

從上表的數(shù)據(jù)可知,差分放大電路整體的CMRRtotal更多是外部4個電阻的精度來決定的,運放器件自身的CMRR值遠遠大于電路整體的值,所以一味的追求運放高CMRR值,而忽視了外部電阻網(wǎng)絡(luò)精度帶來的影響是不正確的。

5)計算任意輸入電壓下的輸出電壓 (本節(jié)內(nèi)容與CMRR計算無關(guān),僅為展示計算Vout )

9f75ad82-4883-11ed-a3b6-dac502259ad0.png


Figure 6對不同輸入電壓的差分放大電路圖

根據(jù)公式( 2-1),得出:

9f8e3032-4883-11ed-a3b6-dac502259ad0.png9fad5f8e-4883-11ed-a3b6-dac502259ad0.png

其中AOL是運放的開環(huán)增益CMRROPA是運放器件自身的共模抑制比,Vos是運放的失調(diào)電壓。

此公式可以用于準(zhǔn)確計算兩個輸入電壓V1、V2下輸出的電壓。

仿真驗證

舉例驗證 Figure 7 電路中,G= 10,k=1%,電路整體的CMRR值。

1)理論計算電路的共模抑制比CMRRtotal

根據(jù)公式 (3-6),計算CMRRtotal

9ff6596e-4883-11ed-a3b6-dac502259ad0.png

對數(shù)形式為

a02742e0-4883-11ed-a3b6-dac502259ad0.png


2)仿真驗證電路的共模抑制比CMRRtotal

仿真軟件中設(shè)置Vos=3mV,AOL=200k,CMRROPA=100dB

輸入Vcm=1V ,Vout=-70.741mV仿真結(jié)果

a038d8de-4883-11ed-a3b6-dac502259ad0.png

Figure 7驗證電路輸入Vcm=1V時的輸出電壓

輸入Vcm=11v,仿真結(jié)果Vout=-442.08mV

a0776c16-4883-11ed-a3b6-dac502259ad0.png

Figure 8驗證電路輸入 Vcm=11V時的輸出電壓

所以實測

a08e7d66-4883-11ed-a3b6-dac502259ad0.png

對數(shù)形式為

a0a57778-4883-11ed-a3b6-dac502259ad0.png

輸入Vdm=10mV ,仿真結(jié)果Vout=68.222mV

a0c4d884-4883-11ed-a3b6-dac502259ad0.png

Figure 9驗證電路輸入Vdm=10mV 時的輸出電壓

輸入Vdm=20mV ,仿真結(jié)果Vout=170.05mV

a0fa9456-4883-11ed-a3b6-dac502259ad0.png

Figure 10驗證電路輸入Vdm=20mV 時的輸出電壓

所以實測

a12de176-4883-11ed-a3b6-dac502259ad0.png

對數(shù)形式為

a14bc358-4883-11ed-a3b6-dac502259ad0.png

實測

a15ddfc0-4883-11ed-a3b6-dac502259ad0.png

對數(shù)形式為

a17ba7d0-4883-11ed-a3b6-dac502259ad0.png

???

結(jié)論

通過對比CMRRtotal理論計算值(48.76dB)與仿真軟件實測值(48.79dB)可知,本文檔的計算方法非常準(zhǔn)確有效,可以在短時間內(nèi)幫助設(shè)計者了解電路的 CMRRtotal水平。





審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 運放電路
    +關(guān)注

    關(guān)注

    38

    文章

    348

    瀏覽量

    34701
  • 共模抑制比
    +關(guān)注

    關(guān)注

    3

    文章

    75

    瀏覽量

    15897
  • CMRR
    +關(guān)注

    關(guān)注

    0

    文章

    79

    瀏覽量

    14752

原文標(biāo)題:【芯知識】理解運放電路的共模抑制比CMRR

文章出處:【微信號:run-ic,微信公眾號:江蘇潤石】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    放參數(shù)解析:共模抑制比(CMRR)

    今天繼續(xù)給大家分享放另項指標(biāo)——共模抑制比(CMRR)。
    發(fā)表于 10-01 13:10 ?8147次閱讀
    <b class='flag-5'>運</b>放參數(shù)解析:<b class='flag-5'>共模抑制比</b>(<b class='flag-5'>CMRR</b>)

    共模抑制比CMRR定義及其測試

    在開始討論放的共模抑制比CMRR之前,我們先了解一下放的共模輸入電壓和軌對軌放。
    的頭像 發(fā)表于 11-02 10:20 ?3906次閱讀
    <b class='flag-5'>共模抑制比</b><b class='flag-5'>CMRR</b>定義及其測試

    消除共模噪聲的秘密武器-共模抑制比

    噪聲、接地干擾或其他外部干擾。共模抑制比是通過測量輸入共模信號與輸出共模信號之間的差異來確定設(shè)備抑制干擾信號的能力。共模抑制比不僅會對放電路
    的頭像 發(fā)表于 06-04 08:10 ?2293次閱讀
    消除共模噪聲的秘密武器-<b class='flag-5'>共模抑制比</b>

    AD-運算放大器共模抑制比CMRR

    AD-運算放大器共模抑制比CMRR
    發(fā)表于 04-01 10:47

    關(guān)于共模抑制比的思考

    CMRR參數(shù)決定。這個參數(shù)般在實際工程上是很難達到的。在實際電路設(shè)計中,可以使用高精度萬用表測出低漂移的電阻,使得R1=R2, R3=R4,這樣,可以是放的
    發(fā)表于 09-23 15:34

    關(guān)于儀表共模抑制比的問題

    如圖所示,下面是個交流耦合放大電路,在電路的差分輸入端輸入差模(100uV,10Hz)和共模信號(10V,10Hz),進行電路共模抑制比
    發(fā)表于 08-03 06:26

    共模抑制比CMRR與電源抑制PSRR相關(guān)介紹

    方法,在Allen書中都有相關(guān)的介紹。最近發(fā)覺對這些仿真電路的原理有點模糊(主要還是對于CMRR的仿真電路),在這里拿出來重新溫習(xí)一下下圖是
    發(fā)表于 12-27 07:24

    求助,關(guān)于儀表共模抑制比的問題

    如圖所示,下面是個交流耦合放大電路,在電路的差分輸入端輸入差模(100uV,10Hz)和共模信號(10V,10Hz),進行電路共模抑制比
    發(fā)表于 11-17 09:09

    放大器的共模抑制比的定義

    放大器的共模抑制比的定義 共模抑制比(CMRR)是指差分放大器對同時加到兩個輸入端上的共模信號的抑制能力。更確切地說,CMRR是產(chǎn)生特
    發(fā)表于 04-22 20:40 ?2245次閱讀

    共模抑制比,共模抑制比是什么意思

    共模抑制比,共模抑制比是什么意思 共模抑制比的定義 為了綜合評價差動放大電路對共模信號的抑制能力和對差模信號的放大能力,特
    發(fā)表于 03-09 16:36 ?1.3w次閱讀

    網(wǎng)絡(luò)變壓器共模抑制比CMRR概念及原理

      華強盛電子導(dǎo)讀:網(wǎng)絡(luò)變壓器共模抑制比CMRR概念及原理    網(wǎng)絡(luò)變壓器共模抑制比CMRR?  在網(wǎng)絡(luò)變壓器工程圖紙中我們會看到個參數(shù)
    發(fā)表于 02-25 17:55 ?1823次閱讀

    共模抑制比CMRR與電源抑制PSRR的仿真原理

    方法,在Allen書中都有相關(guān)的介紹。最近發(fā)覺對這些仿真電路的原理有點模糊(主要還是對于CMRR的仿真電路),在這里拿出來重新溫習(xí)一下下圖是
    發(fā)表于 01-05 14:22 ?6次下載
    <b class='flag-5'>共模抑制比</b><b class='flag-5'>CMRR</b>與電源<b class='flag-5'>抑制</b><b class='flag-5'>比</b>PSRR的仿真原理

    什么是共模抑制比CMRR?什么是電源抑制PSRR?

    、共模抑制比CMRR共模抑制比是指放大器在相同輸入信號,對于共模信號(兩個輸入端的電壓相等)的抑制能力和差模信號(兩
    的頭像 發(fā)表于 10-29 11:45 ?5442次閱讀

    共模抑制比CMRR的影響

    通常放datesheet手冊中所給出的CMRR值,是個直流參數(shù)。它的好壞,會影響放輸出誤差的大小。即CMRR越小,則
    的頭像 發(fā)表于 11-02 10:23 ?864次閱讀
    <b class='flag-5'>共模抑制比</b><b class='flag-5'>CMRR</b>的影響

    放的共模抑制比高有什么作用?共模抑制比比較高的放有哪些啊?

    放的共模抑制比高有什么作用?共模抑制比比較高的放有哪些?。?共模抑制比(Common Mode Rejection Ratio,
    的頭像 發(fā)表于 11-20 16:35 ?1549次閱讀