0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FlexSPI外設(shè)關(guān)于行列地址Memory支持

痞子衡嵌入式 ? 來源:痞子衡嵌入式 ? 作者:痞子衡嵌入式 ? 2022-10-14 09:05 ? 次閱讀

大家好,我是痞子衡,是正經(jīng)搞技術(shù)的痞子。今天痞子衡給大家介紹的是i.MXRT中FlexSPI外設(shè)lookupTable里配置訪問行列混合尋址Memory的參數(shù)。

關(guān)于 FlexSPI 外設(shè)的 lookupTable,痞子衡之前寫過一篇非常詳細的文章 《從頭開始認識i.MXRT啟動頭FDCB里的lookupTable》,這篇文章幾乎可以幫助解決所有串行 QuadSPI NOR Flash(四線) 以及 Octal Flash(八線)的讀時序配置問題,因為這些 Flash 都只用單一行地址(Row Addr)來尋址。

但是市面上也有一些特殊的存儲器(比如八線 HyperBus Flash/RAM, OctalRAM 等)采用了行列混合尋址方式,對于這類存儲器,我們在 FlexSPI 里配置讀時序,尤其是讀時序里的地址序列參數(shù)值時需要稍微注意一下,今天痞子衡就來聊聊這個話題

一、FlexSPI外設(shè)關(guān)于行列地址Memory支持

先來看 FlexSPI 外設(shè)是如何支持行列混合尋址存儲器的,在 FLSHxxCR1 寄存器里有 CAS 控制位,這里配置得即是存儲器列地址(Column Addr)位寬。對于不支持列地址的存儲器,CAS 需要被設(shè)置為 0;如果存儲器支持列地址,那么 CAS 需要根據(jù)存儲器實際情況來設(shè)置。

30fc1358-4b5a-11ed-a3b6-dac502259ad0.png

如果 FLSHxxCR1[CAS] 位不為 0 ,那么 FlexSPI 外設(shè)在傳輸時序里會拆分實際映射 Flash Address (即存儲器自身偏移地址) 為行地址 FA[31:CAS] 和列地址 [CAS-1:0] 來分別傳輸。

3126290e-4b5a-11ed-a3b6-dac502259ad0.png

在最終 lookupTable 里我們可以用這樣的時序配置來實現(xiàn)存儲器的讀訪問,這里 RADDR_DDR 子序列即傳輸行地址,CADDR_DDR 子序列即傳輸列地址(注:如下示例是在 FLSHxxCR1[CAS] = 3 的設(shè)置下)。

31448840-4b5a-11ed-a3b6-dac502259ad0.png

看到這里,似乎已經(jīng)把 FlexSPI 對于行列地址 Memory 的支持講完了。但是我相信你還是會有疑問,上面序列表里 RADDR_DDR 和 CADDR_DDR 具體參數(shù)值設(shè)置似乎沒有講清楚,為什么行列地址加起來位寬是 0x18 + 0x10 一共 40bit (一般 Memory 行列地址總位寬也就 32 bit)?并且明明 CAS 值只是 3,為何 CADDR_DDR 里設(shè)成 0x10 也行?

是的,這里需要再詳細展開,首先我們要明白一點,因為 FlexSPI 連接得是八線 Memory,在實際總線上行、列地址傳輸位一定都是 8bits 的整數(shù)倍,如果 RADDR/CADDR_DDR 參數(shù)值設(shè)置得不是 8bits 的整數(shù)倍,不足 8bits 的部分,F(xiàn)lexSPI 會自動在低位插入相應(yīng)保留位(即下圖低保留bits,這些保留位的值是什么不確定,對 FlexSPI 來說也不在乎),然后在 RADDR/CADDR_DDR 設(shè)置的參數(shù)值范圍內(nèi),如果對應(yīng) Memory 實際行、列地址位寬小于參數(shù)值,超出實際行、列地址的部分會被 FlexSPI 自動填入 0 值(即下圖高0填充bits)。

317b8cf0-4b5a-11ed-a3b6-dac502259ad0.png

二、常見行列混合地址Memory讀配置實例

大部分 HyperBus Flash/RAM 在行、列地址設(shè)計上是一樣的,痞子衡羅列了市面上常見的型號如下,我們就以 MIMXRT1050-EVKB 板卡上那顆 S26KS512 為例來介紹。

1. ISSI 出品的 IS26KSxxx 系列 HyperFlash
2. ISSI 出品的 IS66/67WVH 系列 HyperRAM
3. Cypress/Infineon 出品的 S26KSxxx 系列 HyperFlash
4. Cypress/Infineon 出品的 S80KSxxx 系列 HyperRAM
5. Winbond 出品的 W957D8、W959D8 系列 HyperRAM

我們在 S26KS512 手冊里可以找到如下讀時序圖,主要關(guān)注時序最前面 48bits 的 Command-Address 序列,在手冊 Command / Address Bit Assignments 表里有這 48bits 的詳細定義,其中 CA[37:16] 是行地址與高位列地址,CA[2:0] 是低位列地址。

319211e6-4b5a-11ed-a3b6-dac502259ad0.png

31cc6d5a-4b5a-11ed-a3b6-dac502259ad0.png

再來看 SDK_2_12_0_EVKB-IMXRT1050oardsevkbimxrt1050driver_examplesflexspihyper_flashpolling_transfer 例程里的如下 lookupTable,RADDR_DDR 參數(shù)值是 0x18,CADDR_DDR 參數(shù)值是 0x10,根據(jù)上一節(jié)的分析,RADDR_DDR 里的高 2bits 會被 FlexSPI 設(shè)為 0(RADDR[21:0] 用于傳輸 CA[37:16])。因為 CAS = 3,所以 CADDR_DDR 里的高 13bits 也會被 FlexSPI 設(shè)為 0(CADDR[2:0] 用于傳輸 CA[2:0]),這是符合 S26KS512 手冊時序定義的。

flexspi_device_config_tdeviceconfig={
.columnspace=3,
.enableWordAddress=true,
};

constuint32_tcustomLUT[CUSTOM_LUT_LENGTH]={
/*ReadData*/
[0]=FLEXSPI_LUT_SEQ(kFLEXSPI_Command_DDR,kFLEXSPI_8PAD,0xA0,kFLEXSPI_Command_RADDR_DDR,kFLEXSPI_8PAD,0x18),
[1]=FLEXSPI_LUT_SEQ(kFLEXSPI_Command_CADDR_DDR,kFLEXSPI_8PAD,0x10,kFLEXSPI_Command_READ_DDR,kFLEXSPI_8PAD,0x04),
};

三、特殊行列混合地址Memory讀配置實例

最近我們在支持客戶的過程中也發(fā)現(xiàn)了一些 Memory 有著不一樣的行、列地址設(shè)計,比如如下這顆 IS66WVO OctalRAM。從手冊里找到其 Command / Address bit assignment 表里 48bits 的定義。與上一節(jié) HyperBus Flash/RAM 不一樣的是,其高位列地址并不是在 8bits 對齊處出現(xiàn)的。

1. ISSI 出品的 IS66/67WVO 系列 OctalRAM

31e950be-4b5a-11ed-a3b6-dac502259ad0.png

32283496-4b5a-11ed-a3b6-dac502259ad0.png

對于 IS66WVO 這樣的行、列地址設(shè)計,我們在 lookupTable 里該如何填入 RADDR/CADDR_DDR 參數(shù)值呢?首先 CAS 設(shè)為 4,CADDR_DDR 設(shè)為 0x08 可以解決 CA[3:0] 傳輸問題?,F(xiàn)在的重點是 RADDR_DDR 參數(shù)值,總共 24bits 傳輸位,低位還需要留 2 個保留位,所以 RADDR_DDR 僅能被設(shè)為 0x16(RADDR[20:2]用于傳輸 RA[12:0] + CA[9:4]),即如下面代碼:

flexspi_device_config_tdeviceconfig={
.columnspace=4,
.enableWordAddress=false,
};

constuint32_tcustomLUT[CUSTOM_LUT_LENGTH]={
/*ReadDatawithcontinuousburstSequenceinDDRcommandmode*/
[0]=FLEXSPI_LUT_SEQ(kFLEXSPI_Command_DDR,kFLEXSPI_8PAD,0xA0,kFLEXSPI_Command_DDR,kFLEXSPI_8PAD,0x00),
[1]=FLEXSPI_LUT_SEQ(kFLEXSPI_Command_RADDR_DDR,kFLEXSPI_8PAD,0x16,kFLEXSPI_Command_CADDR_DDR,kFLEXSPI_8PAD,0x08),
[2]=FLEXSPI_LUT_SEQ(kFLEXSPI_Command_DUMMY_DDR,kFLEXSPI_8PAD,0x1E,kFLEXSPI_Command_READ_DDR,kFLEXSPI_8PAD,0x04),
};

至此,i.MXRT中FlexSPI外設(shè)lookupTable里配置訪問行列混合尋址Memory的參數(shù)值痞子衡便介紹完畢了,掌聲在哪里~~~

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 存儲器
    +關(guān)注

    關(guān)注

    38

    文章

    7366

    瀏覽量

    163092
  • Memory
    +關(guān)注

    關(guān)注

    1

    文章

    77

    瀏覽量

    28926
  • 時序
    +關(guān)注

    關(guān)注

    5

    文章

    370

    瀏覽量

    37186

原文標題:行列混合尋址Memory如何被i.MXRT支持?

文章出處:【微信號:pzh_mcu,微信公眾號:痞子衡嵌入式】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    FlexSPI外設(shè)如何支持行列混合尋址存儲器

    關(guān)于FlexSPI外設(shè)的lookupTable,之前寫過一篇非常詳細的文章 《從頭開始認識i.MX RT啟動頭FDCB里的lookupTable》,這篇文章幾乎可以幫助解決所有串行QuadSPI
    的頭像 發(fā)表于 10-13 09:11 ?1031次閱讀

    STM32L476G-DISCOVERY關(guān)于外設(shè)地址、儲存地址、buffer size 怎么設(shè)置呢?

    前的板子可以用DMA_InitTypeDef 來設(shè)置(初始化) 但是STM32L476G-DISCOVERY的設(shè)置中沒有部分選項(上圖中對勾選項是有的) 關(guān)于外設(shè)地址、儲存地址、b
    發(fā)表于 04-26 08:27

    外設(shè)位寬為8、16、32時,CPU與外設(shè)之間地址線的連接方法

    NOR FLASH,它只按照A0-A19地址線,提供16位數(shù)據(jù),才不管軟件要的是8位、16位,還是32位呢。③“Memory Controller”完成了這些位寬之間的數(shù)據(jù)選擇、合并。所以:外設(shè)位寬
    發(fā)表于 09-27 15:34

    FlexSPI的DQS信號作用是什么?哪些FlexSPI引腳組不支持DQS?

    FlexSPI的DQS信號作用是什么?哪些FlexSPI引腳組不支持DQS?
    發(fā)表于 01-19 07:06

    使用flexSPI編程時,出現(xiàn)“kStatus_FLEXSPI_IpCommandSequenceError”的原因?

    我在我們的項目中使用 FlexSPI_not_polling 傳輸 SDK 示例(經(jīng)過修改)來對外部芯片進行編程。當我們使用程序頁面時,一切正常,直到它到達地址:0x800000。到達此地址
    發(fā)表于 03-17 07:27

    iMXRT1064使用MCUX Sec工具在flexSpi1上編程外部閃存,如何修改ext_memory_setup.bat?

    W25Q32JV 工作正常,但如何修改 ext_memory_setup.bat 以配置外部閃存?請注意,我們有另一塊板使用 iMXRT1062 處理器和 flexspi1 上的相同外部 IS25LP128F 閃存。此處外部閃光燈的閃光效果很好。
    發(fā)表于 03-24 06:53

    imxrt1170中flexspi如何使用AHB操作?

    , CUSTOM_LUT_LENGTH);/* 進行軟件復(fù)位。*/ FLEXSPI_SoftwareReset(基礎(chǔ)); 當我使用指針時,調(diào)試軟件輸出超時:uint32_t *flexspi = (rt_uint32_t *)(0x30000000U); /*
    發(fā)表于 03-27 08:16

    FlexSPIFlexSPI2外設(shè)都可以使用BEE嗎?

    我有一個關(guān)于 i.MX.RT 1061 系列的問題。i.MX.RT1061 中有兩個 FlexSPI。還有一個用于運行加密啟動映像的 BEE。FlexSPIFlexSPI2
    發(fā)表于 04-19 08:30

    MXRT1050 FlexSPI有沒有辦法支持超過16個flash命令的NOR Flash設(shè)備?

    MXRT1050 FlexSPI 模塊具有 LUT,最多支持 16 個序列,相當于 16 個閃存命令。 現(xiàn)在許多 NOR 閃存芯片支持的命令遠遠超過 16 條。 1. 有沒有辦法支持
    發(fā)表于 05-08 06:52

    i.MXRT中FlexSPI外設(shè)不常用的讀選通采樣時鐘源

    大家好,我是痞子衡,是正經(jīng)搞技術(shù)的痞子。今天痞子衡給大家分享的是i.MXRT中FlexSPI外設(shè)不常用的讀選通采樣時鐘源 - loopbackFromSckPad。
    的頭像 發(fā)表于 11-21 14:15 ?818次閱讀

    I.MXRT1170從FLEXSPI2啟動

    每個 FlexSPI 都包含兩組 pinmux group 選項,都可以用于引導(dǎo)啟動。設(shè)置MCUBootUtility / Tools / FlexSPI XIP 區(qū)域為 1, 將會加載 APP應(yīng)用程序到 FlexSPI2 區(qū)域
    的頭像 發(fā)表于 12-01 15:07 ?610次閱讀

    探討i.MX RT下FlexSPI driver實現(xiàn)Flash編程時對于中斷支持問題

    前段時間有客戶在官方社區(qū)反映i.MX RT1170下,使用官方SDK里FlexSPI驅(qū)動去擦寫Flash時不能很好地支持全局中斷。 客戶項目里用了兩塊NOR Flash,分別掛在
    的頭像 發(fā)表于 02-06 15:09 ?1097次閱讀

    i.MX RT中FlexSPI外設(shè)不常用的讀選通采樣時鐘源

    i.MX RT中FlexSPI外設(shè)不常用的讀選通采樣時鐘源
    的頭像 發(fā)表于 10-30 17:44 ?442次閱讀
    i.MX RT中<b class='flag-5'>FlexSPI</b><b class='flag-5'>外設(shè)</b>不常用的讀選通采樣時鐘源

    理解i.MX RT中FlexSPI外設(shè)lookupTable里配置訪問行列混合尋址Memory的參數(shù)值

    理解i.MX RT中FlexSPI外設(shè)lookupTable里配置訪問行列混合尋址Memory的參數(shù)值
    的頭像 發(fā)表于 10-30 17:23 ?410次閱讀
    理解i.MX RT中<b class='flag-5'>FlexSPI</b><b class='flag-5'>外設(shè)</b>lookupTable里配置訪問<b class='flag-5'>行列</b>混合尋址<b class='flag-5'>Memory</b>的參數(shù)值

    EEPROM的地址怎么確定

    關(guān)于EEPROM(Electrically Erasable Programmable Read-Only Memory,電可擦可編程只讀存儲器)的地址確定,涉及多個方面,包括設(shè)備地址
    的頭像 發(fā)表于 09-05 10:53 ?383次閱讀