0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence數(shù)字和定制/模擬設(shè)計(jì)流程獲得臺(tái)積電最新N4P和N3E工藝認(rèn)證

Cadence楷登 ? 來源:Cadence楷登 ? 作者:Cadence ? 2022-10-27 11:01 ? 次閱讀

內(nèi)容提要

雙方攜手推進(jìn)移動(dòng)、汽車、人工智能和超大規(guī)模計(jì)算設(shè)計(jì)創(chuàng)新

雙方的共同客戶現(xiàn)可使用基于經(jīng)認(rèn)證的 N4P 和 N3E 流程的增強(qiáng)型 PDK 進(jìn)行設(shè)計(jì)

針對(duì) N4P 和 N3E PDK 進(jìn)行優(yōu)化的 Cadence 流程,為工程師提供輕松實(shí)現(xiàn)模擬遷移、最佳 PPA 和更快的上市時(shí)間

中國(guó)上海,2022 年 10 月 27 日 —— 楷登電子(美國(guó) Cadence 公司NASDAQ:CDNS)今日宣布,Cadence 數(shù)字和定制/模擬設(shè)計(jì)流程已獲得臺(tái)積電最新 N4P 和 N3E 工藝認(rèn)證,支持新的設(shè)計(jì)規(guī)則手冊(cè)(DRM)和 FINFLEX 技術(shù)。通過持續(xù)的合作,兩家公司還提供了相應(yīng)的 N4P 和 N3E 工藝設(shè)計(jì)套件(PDKs),可加快移動(dòng)、人工智能和超大規(guī)模計(jì)算先進(jìn)節(jié)點(diǎn)設(shè)計(jì)創(chuàng)新??蛻粢验_始使用最新的臺(tái)積電工藝技術(shù)和經(jīng)過認(rèn)證的 Cadence 流程來實(shí)現(xiàn)最佳的功率、性能和面積(PPA)目標(biāo),并縮短上市時(shí)間。

最新的 N4P 和 N3E 數(shù)字全流程認(rèn)證

Cadence 和臺(tái)積電研發(fā)團(tuán)隊(duì)緊密合作,確保數(shù)字流程符合臺(tái)積電的 N4P 和 N3E 先進(jìn)工藝認(rèn)證要求。Cadence 完整的 RTL-to-GDS 流程包括 Innovus Implementation System、Quantus Extraction Solution、Quantus FS Solution、Tempus Timing Signoff Solution 和 ECO Option、Pegasus Verification System、Liberate Characterization Solution、Voltus IC Power Integrity Solution 以及 Voltus-Fi Custom Power Integrity Solution。Cadence Genus Synthesis Solution 和預(yù)測(cè)性 iSpatial 技術(shù)也支持臺(tái)積電 N4P 和 N3E 工藝技術(shù)。

數(shù)字全流程提供了支持臺(tái)積電 N4P 和 N3E 工藝技術(shù)的幾個(gè)關(guān)鍵功能,包括從合成到簽核工程變更單(ECO)的原生混合高度單元行優(yōu)化,可實(shí)現(xiàn)更好的 PPA;基于標(biāo)準(zhǔn)單元行的放置;與簽核有良好相關(guān)性的實(shí)施結(jié)果,可加快設(shè)計(jì)收斂;增強(qiáng)的過孔支柱支撐,可提高設(shè)計(jì)性能;包含大量多高度、電壓閾值(VT)和驅(qū)動(dòng)強(qiáng)度單元的大型庫(kù);時(shí)序穩(wěn)健性單元表征和分析;使用老化感知的 STA 進(jìn)行可靠性建模;以及 CCSP 模型改進(jìn),為通過 Voltus IC Power Integrity Solution 進(jìn)行的分析提供更好的準(zhǔn)確性和簡(jiǎn)化表征。

最新的 N4P 和 N3E 定制/模擬流程認(rèn)證

Cadence Virtuoso Design Platform包括 Virtuoso Schematic Editor、Virtuoso ADE Product Suite 和 Virtuoso Layout Suite,以及Spectre Simulation Platform包括 Spectre X Simulator、Spectre Accelerated Parallel Simulator(APS)、Spectre eXtensive Partitioning Simulator (XPS)和 Spectre RF Option,均已獲得臺(tái)積電 N4P 和 N3E 工藝認(rèn)證。Virtuoso Design Platform 與 Innovus Implementation System 緊密集成,通過一個(gè)共用的數(shù)據(jù)庫(kù)來改善混合信號(hào)設(shè)計(jì)的實(shí)施方法。

定制設(shè)計(jì)參考流程(CDRF)也已經(jīng)過優(yōu)化,可支持最新的 N4P 和 N3E 工藝技術(shù)。Virtuoso Schematic Editor、Virtuoso ADE Suite 和集成的 Spectre X Simulator 幫助客戶有效管理物理角仿真、統(tǒng)計(jì)分析、設(shè)計(jì)中心化和電路優(yōu)化。Virtuoso Layout Suite 已經(jīng)過調(diào)優(yōu),利用基于行的實(shí)現(xiàn)方法,實(shí)現(xiàn)高效布局,具有放置、布線、填充和虛擬插入功能;增強(qiáng)的模擬遷移和布局復(fù)用功能;集成的寄生參數(shù)提取和 EM-IR 檢查;以及集成的物理驗(yàn)證功能。

“我們繼續(xù)與 Cadence 密切合作,確??蛻艨梢苑判牡厥褂梦覀冏钕冗M(jìn)的 N4P 和 N3E 技術(shù)以及經(jīng)過認(rèn)證的 Cadence 數(shù)字和定制/模擬流程,”臺(tái)積電設(shè)計(jì)基礎(chǔ)設(shè)施管理部門負(fù)責(zé)人 Dan Kochpatcharin 表示,“這一聯(lián)合可以使臺(tái)積電的先進(jìn)技術(shù)與 Cadence 領(lǐng)先的設(shè)計(jì)解決方案相結(jié)合,有助于我們的共同客戶滿足嚴(yán)格的功耗和性能要求,并迅速向市場(chǎng)推出他們的下一代硅創(chuàng)新產(chǎn)品?!?/p>

“通過與臺(tái)積電的長(zhǎng)期合作,我們繼續(xù)致力于技術(shù)創(chuàng)新,使我們的共同客戶實(shí)現(xiàn)他們的 PPA 和生產(chǎn)力目標(biāo),”Cadence 公司資深副總裁兼數(shù)字和簽核事業(yè)部總經(jīng)理 Chin-Chi Teng 博士表示,“我們與臺(tái)積電的最新合作成果再次印證了我們的承諾,即利用我們的流程和臺(tái)積電的先進(jìn)技術(shù)幫助客戶實(shí)現(xiàn)卓越的設(shè)計(jì),他們的創(chuàng)新產(chǎn)品總是令人驚訝不已?!?/p>

Cadence 數(shù)字和定制/模擬先進(jìn)節(jié)點(diǎn)解決方案已針對(duì)臺(tái)積電 N4P 和 N3E 工藝技術(shù)進(jìn)行了優(yōu)化,支持 Cadence 智能系統(tǒng)設(shè)計(jì)(Intelligent System Design)戰(zhàn)略。該戰(zhàn)略可助力客戶實(shí)現(xiàn)卓越的系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì)。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 臺(tái)積電
    +關(guān)注

    關(guān)注

    43

    文章

    5595

    瀏覽量

    165966
  • 工藝
    +關(guān)注

    關(guān)注

    4

    文章

    567

    瀏覽量

    28736
  • 模擬設(shè)計(jì)
    +關(guān)注

    關(guān)注

    1

    文章

    55

    瀏覽量

    18421
  • Cadence
    +關(guān)注

    關(guān)注

    64

    文章

    911

    瀏覽量

    141780
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    谷歌Tensor G系列芯片代工轉(zhuǎn)向臺(tái)

    近日,谷歌Tensor G4將成為該公司最后一款由三星代工的手機(jī)芯片。從明年的Tensor G5開始,谷歌將選擇臺(tái)作為其新的代工伙伴,并采用臺(tái)
    的頭像 發(fā)表于 10-24 09:58 ?233次閱讀

    臺(tái)3nm工藝節(jié)點(diǎn)步入正軌,N3P預(yù)計(jì)2024年下半年量產(chǎn)

    N3P上,公司利用之前的N3E工藝節(jié)點(diǎn)進(jìn)行優(yōu)化升級(jí),以提升整體能效及晶體管密度。據(jù)介紹,N3E工藝節(jié)點(diǎn)的良率已達(dá)到與5納米成熟
    的頭像 發(fā)表于 05-17 14:56 ?786次閱讀

    臺(tái)N3P工藝新品投產(chǎn),性能提質(zhì)、成本減負(fù)

    N3E工藝的批量生產(chǎn)預(yù)期如期進(jìn)行,其缺陷密度與2020年量產(chǎn)的N5工藝相當(dāng)。臺(tái)
    的頭像 發(fā)表于 05-17 09:17 ?837次閱讀

    新思科技物理驗(yàn)證解決方案已獲得臺(tái)公司N3PN2工藝技術(shù)認(rèn)證

    由Synopsys.ai EDA套件賦能可投產(chǎn)的數(shù)字模擬設(shè)計(jì)流程能夠針對(duì)臺(tái)公司N3/N3P
    的頭像 發(fā)表于 05-14 10:36 ?397次閱讀
    新思科技物理驗(yàn)證解決方案已<b class='flag-5'>獲得</b><b class='flag-5'>臺(tái)</b><b class='flag-5'>積</b>公司<b class='flag-5'>N3P</b>和<b class='flag-5'>N</b>2<b class='flag-5'>工藝</b>技術(shù)<b class='flag-5'>認(rèn)證</b>

    新思科技面向臺(tái)公司先進(jìn)工藝加速下一代芯片創(chuàng)新

    套件賦能可投產(chǎn)的數(shù)字模擬設(shè)計(jì)流程能夠針對(duì)臺(tái)公司N3/N3P
    發(fā)表于 05-11 11:03 ?419次閱讀
    新思科技面向<b class='flag-5'>臺(tái)</b><b class='flag-5'>積</b>公司先進(jìn)<b class='flag-5'>工藝</b>加速下一代芯片創(chuàng)新

    蘋果M4芯片將采用臺(tái)N3E工藝,分三款

    據(jù)悉,蘋果將于當(dāng)?shù)貢r(shí)間今晚十時(shí)舉行的“放飛吧”特別活動(dòng)上發(fā)布全新iPad Pro產(chǎn)品,預(yù)計(jì)搭載M4處理器,且有傳言稱其將采用臺(tái)N3E制程
    的頭像 發(fā)表于 05-07 15:40 ?672次閱讀

    Cadence數(shù)字定制/模擬流程通過Intel 18A工藝技術(shù)認(rèn)證

    Cadence近日宣布,其數(shù)字定制/模擬流程在Intel的18A工藝技術(shù)上成功通過
    的頭像 發(fā)表于 02-27 14:02 ?555次閱讀

    蘋果將在今年年中推出全新的M3 Ultra芯片

    臺(tái)在規(guī)劃其3nm工藝技術(shù)時(shí),推出了五種不同的節(jié)點(diǎn),包括N3B、
    的頭像 發(fā)表于 01-08 18:04 ?1112次閱讀

    臺(tái)3nm工藝預(yù)計(jì)2024年產(chǎn)量達(dá)80%

    據(jù)悉,2024年臺(tái)的第二代3nm工藝(稱為N3E)有望得到更廣泛運(yùn)用。此前只有蘋果有能力訂購(gòu)
    的頭像 發(fā)表于 01-03 14:15 ?764次閱讀

    特斯拉加入臺(tái)3nm芯片NTO客戶名單,計(jì)劃生產(chǎn)次世代FSD智駕芯片

    據(jù)臺(tái)公布的藍(lán)圖,N3P 工藝比現(xiàn)有的 N3E 工藝
    的頭像 發(fā)表于 12-28 15:15 ?865次閱讀

    臺(tái)再現(xiàn)排隊(duì)潮,最先進(jìn)制程越來越搶手

    臺(tái)3nm制程家族在2024年有更多產(chǎn)品線,除了當(dāng)前量產(chǎn)的N3E之外,明年再度推出N3P
    發(fā)表于 12-05 10:25 ?315次閱讀

    傳高通驍龍8 Gen 4取消雙代工策略 由臺(tái)獨(dú)家代工

    法人方面表示:“隨著臺(tái)3nm設(shè)備數(shù)量劇增,聯(lián)發(fā)科、高通、英偉達(dá)、AMD等4個(gè)客戶正在引進(jìn)高端制程,因此到2024年末為止,
    的頭像 發(fā)表于 12-04 14:10 ?1118次閱讀

    新思科技攜手合作伙伴面向臺(tái)公司N4PRF工藝推出全新射頻方案

    全新參考流程針對(duì)臺(tái)公司 N4PRF 工藝打造,提供開放、高效的射頻設(shè)計(jì)解決方案。
    的頭像 發(fā)表于 11-27 16:54 ?690次閱讀

    新思科技于2023臺(tái)公司OIP生態(tài)系統(tǒng)論壇上榮獲多項(xiàng)年度合作伙伴大獎(jiǎng)

    多個(gè)獎(jiǎng)項(xiàng)高度認(rèn)可新思科技在推動(dòng)先進(jìn)工藝硅片成功和技術(shù)創(chuàng)新領(lǐng)導(dǎo)方面所做出的卓越貢獻(xiàn) 摘要 : 新思科技全新數(shù)字模擬設(shè)計(jì)流程認(rèn)證針對(duì)臺(tái)
    發(fā)表于 11-14 14:18 ?286次閱讀

    新思科技攜手合作伙伴開發(fā)針對(duì)臺(tái)公司N4P工藝的射頻設(shè)計(jì)參考流程

    新思科技(Synopsys)被評(píng)為“臺(tái)公司開放創(chuàng)新平臺(tái)(OIP)年度合作伙伴”(Open Innovation Platform,OIP)并獲得數(shù)字芯片設(shè)計(jì)、模擬芯片設(shè)計(jì)、多裸晶芯片
    的頭像 發(fā)表于 11-14 10:31 ?662次閱讀