0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

5分鐘弄懂!MOS管及簡(jiǎn)單CMOS邏輯電平電路

Torex產(chǎn)品資訊 ? 來(lái)源:Torex產(chǎn)品資訊 ? 作者:Torex產(chǎn)品資訊 ? 2022-11-03 17:01 ? 次閱讀

現(xiàn)代單片機(jī)主要是采用CMOS工藝制成的。

· 01、MOS管 ·

MOS管又分為兩種類型:N型和P型。

如下圖所示:

dc0572f8-5b54-11ed-a3b6-dac502259ad0.jpg

以N型管為例,2端為控制端,稱為“柵極”;3端通常接地,稱為“源極”;源極電壓記作Vss,1端接正電壓,稱為“漏極”,漏極電壓記作VDD。要使1端與3端導(dǎo)通,柵極2上要加高電平。

對(duì)P型管,柵極、源極、漏極分別為5端、4端、6端。要使4端與6端導(dǎo)通,柵極5要加低電平。

在CMOS工藝制成的邏輯器件或單片機(jī)中,N型管與P型管往往是成對(duì)出現(xiàn)的。同時(shí)出現(xiàn)的這兩個(gè)CMOS管,任何時(shí)候,只要一只導(dǎo)通,另一只則不導(dǎo)通(即“截止”或“關(guān)斷”),所以稱為“互補(bǔ)型CMOS管”。

· 02、CMOS邏輯電平 ·

高速CMOS電路的電源電壓VDD通常為+5V;Vss接地,是0V。

高電平視為邏輯“1”,電平值的范圍為:VDD的65%~VDD(或者VDD-1.5V~VDD)

低電平視作邏輯“0”,要求不超過(guò)VDD的35%或0~1.5V。

+1.5V~+3.5V應(yīng)看作不確定電平。在硬件設(shè)計(jì)中要避免出現(xiàn)不確定電平。

近年來(lái),隨著亞微米技術(shù)的發(fā)展,單片機(jī)的電源呈下降趨勢(shì)。低電源電壓有助于降低功耗。VDD為3.3V的CMOS器件已大量使用。在便攜式應(yīng)用中,VDD為2.7V,甚至1.8V的單片機(jī)也已經(jīng)出現(xiàn)。將來(lái)電源電壓還會(huì)繼續(xù)下降,降到0.9V,但低于VDD的35%的電平視為邏輯“0”,高于VDD的65%的電平視為邏輯“1”的規(guī)律仍然是適用的。

· 03、非門(mén) ·

dc14a070-5b54-11ed-a3b6-dac502259ad0.jpg

非門(mén)(反向器)是最簡(jiǎn)單的門(mén)電路,由一對(duì)CMOS管組成。其工作原理如下:

A端為高電平時(shí),P型管截止,N型管導(dǎo)通,輸出端C的電平與Vss保持一致,輸出低電平;A端為低電平時(shí),P型管導(dǎo)通,N型管截止,輸出端C的電平與VDD一致,輸出高電平。

· 04、與非門(mén) ·

dc24b6f4-5b54-11ed-a3b6-dac502259ad0.jpg

與非門(mén)工作原理:

①、A、B輸入均為低電平時(shí),1、2管導(dǎo)通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時(shí),1、3管導(dǎo)通,2、4管截止,C端電位與1管的漏極保持一致,輸出高電平。

③、A輸入低電平,B輸入高電平時(shí),情況與②類似,亦輸出高電平。

④、A、B輸入均為高電平時(shí),1、2管截止,3、4管導(dǎo)通,C端電壓與地一致,輸出低電平。

· 05、或非門(mén) ·

dc3eea10-5b54-11ed-a3b6-dac502259ad0.jpg

或非門(mén)工作原理:

①、A、B輸入均為低電平時(shí),1、2管導(dǎo)通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時(shí),1、4管導(dǎo)通,2、3管截止,C端輸出低電平。

③、A輸入低電平,B輸入高電平時(shí),情況與②類似,亦輸出低電平。

④、A、B輸入均為高電平時(shí),1、2管截止,3、4管導(dǎo)通,C端電壓與地一致,輸出低電平。

注:

將上述“與非”門(mén)、“或非”門(mén)邏輯符號(hào)的輸出端的小圓圈去掉,就成了“與”門(mén)、“或”門(mén)的邏輯符號(hào)。而實(shí)現(xiàn)“與”、“或”功能的電路圖則必須在輸出端加上一個(gè)反向器,即加上一對(duì)CMOS管,因此,“與”門(mén)實(shí)際上比“與非”門(mén)復(fù)雜,延遲時(shí)間也長(zhǎng)些,這一點(diǎn)在電路設(shè)計(jì)中要注意。

· 06、三態(tài)門(mén) ·

dc57df52-5b54-11ed-a3b6-dac502259ad0.jpg

三態(tài)門(mén)的工作原理:

當(dāng)控制端C為“1”時(shí),N型管3導(dǎo)通,同時(shí),C端電平通過(guò)反向器后成為低電平,使P型管4導(dǎo)通,輸入端A的電平狀況可以通過(guò)3、4管到達(dá)輸出端B。

當(dāng)控制端C為“0”時(shí),3、4管都截止,輸入端A的電平狀況無(wú)法到達(dá)輸出端B,輸出端B呈現(xiàn)高電阻的狀態(tài),稱為“高阻態(tài)”。

這個(gè)器件也稱作“帶控制端的傳輸門(mén)”。帶有一定驅(qū)動(dòng)能力的三態(tài)門(mén)也稱作“緩沖器”,邏輯符號(hào)是一樣的。

注:

從CMOS等效電路或者真值表、邏輯表達(dá)式上都可以看出,把“0”和“1”換個(gè)位置,“與非”門(mén)就變成了“或非”門(mén)。對(duì)于“1”有效的信號(hào)是“與非”關(guān)系,對(duì)于“0”有效的信號(hào)是“或非”關(guān)系。

上述圖中畫(huà)的邏輯器件符號(hào)均是正邏輯下的輸入、輸出關(guān)系,即對(duì)“1”(高電平)有效而言。而單片機(jī)中的多數(shù)控制信號(hào)是按照負(fù)有效(低電平有效)定義的。例如片選信號(hào)CS(Chip Select),指該信號(hào)為“0”時(shí)具有字符標(biāo)明的意義,即該信號(hào)為“0”表示該芯片被選中。因此,“或非”門(mén)的邏輯符號(hào)也可以畫(huà)成下圖。

dc6c971c-5b54-11ed-a3b6-dac502259ad0.jpg

· 07、組合邏輯電路 ·

“與非”門(mén)、“或非”門(mén)等邏輯電路的不同組合可以得到各種組合邏輯電路,如譯碼器、解碼器、多路開(kāi)關(guān)等。

組合邏輯電路的實(shí)現(xiàn)可以使用現(xiàn)成的集成電路,也可以使用可編程邏輯器件,如PAL、GAL等實(shí)現(xiàn)。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    5621

    瀏覽量

    234496
  • 邏輯電路
    +關(guān)注

    關(guān)注

    13

    文章

    490

    瀏覽量

    42453
  • MOS管
    +關(guān)注

    關(guān)注

    108

    文章

    2315

    瀏覽量

    65696

原文標(biāo)題:5分鐘弄懂!MOS管及簡(jiǎn)單CMOS邏輯電平電路

文章出處:【微信號(hào):gh_454737165c13,微信公眾號(hào):Torex產(chǎn)品資訊】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    邏輯電平TTL/CMOS電平的互連、OC/OD的互連規(guī)范

    本篇主要介紹TTL/CMOS電平的互連、OC/OD的互連,其余單端邏輯電平的互連可參考相關(guān)器件規(guī)范、電平規(guī)范。 1、TTL/
    的頭像 發(fā)表于 12-23 14:15 ?6535次閱讀
    <b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>TTL/<b class='flag-5'>CMOS</b><b class='flag-5'>電平</b>的互連、OC/OD的互連規(guī)范

    TTL電平CMOS電平的區(qū)別!

    “TTL電平”最常用于有關(guān)電專業(yè),如:電路、數(shù)字電路、微機(jī)原理與接口技術(shù)、單片機(jī)等課程中都有所涉及。在數(shù)字電路中只有兩種電平(高和低)高
    發(fā)表于 01-17 14:52

    詳解幾種CMOS電平轉(zhuǎn)換電路方案

    ,輸出電壓低于VSS+0.5V(VSS為數(shù)字地)為邏輯 0。CMOS電路輸出高電平約為 0.9Vcc,而輸出低電平約為 0.1Vcc.當(dāng)輸入
    發(fā)表于 03-22 07:00

    常見(jiàn)的幾種邏輯電平

    TTL和CMOS是數(shù)字電路中兩種常見(jiàn)的邏輯電平,LVTTL和LVCMOS是兩者低電平版本。TTL是流控器件,輸入電阻小,TTL
    發(fā)表于 05-22 08:03

    簡(jiǎn)單CMOS邏輯門(mén)電路原理圖分析

    MOS管的類型CMOS邏輯電平介紹
    發(fā)表于 04-06 08:22

    幾種常用高速邏輯電平電路的特點(diǎn)及應(yīng)用

    幾種常用邏輯電平電路的特點(diǎn)及應(yīng)用 幾種常用邏輯電平電路的特點(diǎn)及應(yīng)用 標(biāo)簽/分類: 在通用
    發(fā)表于 08-21 15:34 ?1320次閱讀
    幾種常用高速<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>電路</b>的特點(diǎn)及應(yīng)用

    簡(jiǎn)單邏輯電平變換電路

    簡(jiǎn)單邏輯電平變換電路
    發(fā)表于 04-10 10:08 ?644次閱讀
    <b class='flag-5'>簡(jiǎn)單</b>的<b class='flag-5'>邏輯</b><b class='flag-5'>電平</b>變換<b class='flag-5'>電路</b>

    CMOS電平轉(zhuǎn)換電路詳解

    COMS電路的供電電壓VDD范圍比較廣在+5--+15V均能正常工作,電壓波動(dòng)允許±10,當(dāng)輸出電壓高于VDD-0.5V時(shí)為邏輯1,輸出電壓低于VSS+0.5V(VSS為數(shù)字地)為邏輯
    發(fā)表于 08-26 16:52 ?8968次閱讀
    <b class='flag-5'>CMOS</b><b class='flag-5'>電平</b>轉(zhuǎn)換<b class='flag-5'>電路</b>詳解

    MOS管及簡(jiǎn)單CMOS邏輯門(mén)電路

    電源電壓還會(huì)繼續(xù)下降,降到0.9V,但低于VDD的35%的電平視為邏輯“0”,高于VDD的65%的電平視為邏輯“1”的規(guī)律仍然是適用的。
    的頭像 發(fā)表于 11-05 11:22 ?2.6w次閱讀
    <b class='flag-5'>MOS</b><b class='flag-5'>管及</b><b class='flag-5'>簡(jiǎn)單</b><b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>門(mén)<b class='flag-5'>電路</b>

    ttl電平cmos電平的區(qū)別

     晶體管組成了TTL集成電路,TTL大多采用5V電路。用二進(jìn)制來(lái)進(jìn)行表示的話, 5V正好等于邏輯上的“1”, 0V等于
    的頭像 發(fā)表于 08-19 14:20 ?3w次閱讀

    詳解MOS管及簡(jiǎn)單CMOS邏輯電平電路

    端接正電壓,稱為“漏極”,漏極電壓記作VDD。要使1端與3端導(dǎo)通,柵極2上要加高電平。 對(duì)P型管,柵極、源極、漏極分別為5端、4端、6端。要使4端與6端導(dǎo)通,柵極5要加低電平。 在
    的頭像 發(fā)表于 01-02 15:17 ?3937次閱讀
    詳解<b class='flag-5'>MOS</b><b class='flag-5'>管及</b><b class='flag-5'>簡(jiǎn)單</b><b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>電路</b>

    MOS管及簡(jiǎn)單CMOS邏輯電平電路

    CMOS工藝制成的邏輯器件或單片機(jī)中,N型管與P型管往往是成對(duì)出現(xiàn)的。同時(shí)出現(xiàn)的這兩個(gè)CMOS管,任何時(shí)候,只要一只導(dǎo)通,另一只則不導(dǎo)通(即“截止”或“關(guān)斷”),所以稱為“互補(bǔ)型CMOS
    的頭像 發(fā)表于 01-20 17:40 ?4276次閱讀
    <b class='flag-5'>MOS</b><b class='flag-5'>管及</b><b class='flag-5'>簡(jiǎn)單</b><b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>電路</b>

    【硬聲推薦】邏輯電平視頻合集

    為了精簡(jiǎn)電路 電器中會(huì)用到邏輯電平代替復(fù)雜的接線 他們都是如何設(shè)計(jì)的呢? CMOS器件與TTL器件? ? CMOS
    的頭像 發(fā)表于 12-14 11:36 ?593次閱讀

    MOS管及簡(jiǎn)單CMOS邏輯電平電路

    現(xiàn)代單片機(jī)主要是采用CMOS工藝制成的。
    的頭像 發(fā)表于 05-05 09:13 ?1009次閱讀
    <b class='flag-5'>MOS</b><b class='flag-5'>管及</b><b class='flag-5'>簡(jiǎn)單</b><b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b><b class='flag-5'>電平</b><b class='flag-5'>電路</b>

    cmos電平與ttl電平如何轉(zhuǎn)換 怎么判斷ttl電路高低電平

    CMOS電平一般分為邏輯電平(High Level)和邏輯電平(Low Level)。
    的頭像 發(fā)表于 02-22 11:10 ?2229次閱讀