0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Vitis?統(tǒng)一軟件平臺(tái)2022.2最新更新

XILINX開發(fā)者社區(qū) ? 來(lái)源:XILINX開發(fā)者社區(qū) ? 作者:Eddie Wu ? 2022-11-04 09:43 ? 次閱讀

本文由 AMD 賽靈思 Vitis 統(tǒng)一軟件平臺(tái)產(chǎn)品營(yíng)銷經(jīng)理

Eddie Wu 撰寫

Vitis 統(tǒng)一軟件平臺(tái) 2022.2 版已正式發(fā)布!主要增強(qiáng)特性包括下列內(nèi)容:

為 Versal AI 引擎陣列提供新的 Vitis 庫(kù)功能:

DSP 庫(kù) - 增強(qiáng)特性。

求解器庫(kù)功能。

視覺庫(kù)功能。

超聲庫(kù)功能。

針對(duì) Versal 器件的設(shè)計(jì)流程增強(qiáng):

控制內(nèi)核在 AI 引擎陣列中的相對(duì)布局,從而提升性能,提高利用率。

強(qiáng)化面向 Versal ACAP 設(shè)計(jì)的配置與調(diào)試功能,包括死鎖檢測(cè)、較大布線數(shù)據(jù)采集、RTL/Python 測(cè)試平臺(tái)支持。

Vitis 集成設(shè)計(jì)環(huán)境下的異構(gòu)設(shè)計(jì)的新仿真選項(xiàng)。

以下是對(duì)部分主要增強(qiáng)特性的介紹:

Vitis 庫(kù)經(jīng)過(guò)強(qiáng)化,支持更多AI 引擎陣列功能

通過(guò)系數(shù)再加載功能和動(dòng)態(tài)點(diǎn)大小,DSP 庫(kù)現(xiàn)可支持超高采樣率 (SSR) FIR 濾波器。在指向 AI 引擎陣列的 FFT 功能中,新增 FFT 窗口化元素。

對(duì)于求解器庫(kù),為 AI 引擎陣列新增兩個(gè)矩陣分解功能,分別是 QR 分解和喬里斯基 (Cholesky) 分解。這兩種是得到廣泛運(yùn)用的矩陣運(yùn)算。

Vitis 視覺庫(kù)為 AI 引擎陣列新增四項(xiàng)功能:全局色調(diào)映射 (GTM)、色彩校正矩陣、3D 查找表和符合 V4L2 的動(dòng)態(tài)重配置。

2022.2 版還提供新的超聲庫(kù),其中包括 L1 級(jí)到 L3 級(jí)功能:

L1 例程為超聲波提供類似基本線性代數(shù)子程序 (BLAS) 的功能。

L2 例程為聚焦、變跡和 b 樣條等功能提供 AI 引擎圖。

L3 例程提供合成孔徑、平面波和掃描線波束成型等超聲子系統(tǒng)。

2022.1 版和 2022.2 版為 AI 引擎提供的 Vitis 庫(kù)的更詳細(xì)介紹請(qǐng)見下文。

c5e84342-5b77-11ed-a3b6-dac502259ad0.png

Versal ACAP 設(shè)計(jì)流程強(qiáng)化

AI 引擎編譯器

在這個(gè)新版本中,AI 引擎相對(duì)約束提供了在 AI 引擎內(nèi)控制內(nèi)核相對(duì)布局的途徑。這有利于用戶從 AI 引擎陣列獲得更高性能和更充分的利用率??梢詫⒓s束定義為自適應(yīng)數(shù)據(jù)流程 (ADF) 圖格式和 JavaScript 對(duì)象標(biāo)記 (JSON) 格式。

ADF 和 JSON 圖形語(yǔ)法例如下所示:

c60ae0a0-5b77-11ed-a3b6-dac502259ad0.png

Vitis 工具仿真與分析的新特性

1. 采用 Vitis 分析器配置、調(diào)試和分析 AI 引擎

在 2022.2 版中,可以在 Vitis 分析器中的硬件模擬階段分析 AI 引擎的狀態(tài),為調(diào)試提供幫助。而在 2022.2 版以前,用戶必須在硬件內(nèi)構(gòu)建設(shè)計(jì),才能開展同樣的分析。這項(xiàng)特性允許用戶在構(gòu)建硬件前開展配置,加快迭代速度,同時(shí)幫助縮短設(shè)計(jì)周期。

從 2022.1 版起,通過(guò) Linux 上的 xbutil 和 XRT,就可以啟用死鎖檢測(cè)?,F(xiàn)在使用賽靈思系統(tǒng)調(diào)試器 (XSDB) 也支持同樣的特性。這對(duì)裸機(jī)用戶有所幫助??梢陨膳c xbutil 生成的文件等效的 JSON 文件。這個(gè)文件可以導(dǎo)入 Vitis 分析器查看。

死鎖檢測(cè)流程如下所示:

c6674dc2-5b77-11ed-a3b6-dac502259ad0.png

這項(xiàng)新特性將對(duì) XRT 的支持?jǐn)U展到對(duì)基于 AI 引擎的 XSDB 流程的支持。

2. 支持在 x86 主機(jī)上用 PS 應(yīng)用開展軟件模擬

除了在嵌入式平臺(tái)上的 QEMU,現(xiàn)在用戶可以在 x86 仿真器上通過(guò)編譯和運(yùn)行處理系統(tǒng) (PS) 應(yīng)用來(lái)模擬軟件,加快軟件模擬的速度。這項(xiàng)功能無(wú)需創(chuàng)建 SD 卡鏡像,也無(wú)需在 QEMU 中引導(dǎo) Linux,從而避免相關(guān)開銷,加快周轉(zhuǎn)時(shí)間。用戶可以使用 XRT 控制加速內(nèi)核,自己則專注于高級(jí)功能模型。使用此功能前,必須在主機(jī)上安裝賽靈思運(yùn)行時(shí)庫(kù) (XRT)。

3. 除了 RTL 以外,還可以使用 SystemC 功能模型進(jìn)行硬件模擬

與 RTL 相比,SystemC 功能模型能加快編譯速度,縮短執(zhí)行時(shí)間。此外,用戶也可以搭配使用 C 內(nèi)核和 RTL 內(nèi)核來(lái)調(diào)試 RTL 塊。在 2022.2 版中,支持 C/C++ 內(nèi)核、基于 AXI4-Memory Map 的內(nèi)核和基于 AXI4-Stream 的內(nèi)核。

新的仿真選項(xiàng)進(jìn)一步豐富了用戶可用的功能仿真流程,如下所示。這些新的仿真流程主要用于協(xié)助實(shí)現(xiàn)快速功能仿真。

c68ba302-5b77-11ed-a3b6-dac502259ad0.jpg

4.使用簡(jiǎn)單的 RTL 測(cè)試平臺(tái)或基于 Python 腳本的流量生成器為仿真 AI 引擎內(nèi)核提供支持

這項(xiàng)特性允許用戶將 RTL 測(cè)試平臺(tái)重復(fù)用作流量生成器 (TG) 或使用 Python 創(chuàng)建流量生成器。這樣做無(wú)需完整平臺(tái)就可以單獨(dú)驗(yàn)證內(nèi)核。

RTL 仿真器使用上述測(cè)試平臺(tái),x86SIM/AIESIM 負(fù)責(zé)仿真 C 或 AI 引擎內(nèi)核代碼,利用 Unix 套接字和 XTLM IPC 接口在兩個(gè)進(jìn)程間建立通信,如下所示:

c6d8c952-5b77-11ed-a3b6-dac502259ad0.png

通過(guò) Vitis 軟件平臺(tái) 2022.2 版,我們現(xiàn)在支持Python、VHDL、Verilog 和基于 SystemVerilog 的流量生成器。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 賽靈思
    +關(guān)注

    關(guān)注

    32

    文章

    1794

    瀏覽量

    131126
  • Versal
    +關(guān)注

    關(guān)注

    1

    文章

    151

    瀏覽量

    7624
  • Vitis
    +關(guān)注

    關(guān)注

    0

    文章

    145

    瀏覽量

    7381

原文標(biāo)題:Vitis? 統(tǒng)一軟件平臺(tái) 2022.2 最新更新

文章出處:【微信號(hào):gh_2d1c7e2d540e,微信公眾號(hào):XILINX開發(fā)者社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    AMD Vitis統(tǒng)一軟件平臺(tái)2024.1全新發(fā)布

    通過(guò)新版本,系統(tǒng)架構(gòu)師和開發(fā)者可以進(jìn)步優(yōu)化設(shè)計(jì)開發(fā)流程,同時(shí)提升整體系統(tǒng)性能。
    的頭像 發(fā)表于 09-18 09:34 ?300次閱讀

    統(tǒng)一多云管理平臺(tái)怎么用?

     統(tǒng)一多云管理平臺(tái)的使用主要涉及資源納管、費(fèi)用控制和智能運(yùn)維等方面。統(tǒng)一多云管理平臺(tái)種能夠同時(shí)管理多種公有云、私有云以及傳統(tǒng)IT環(huán)境的資
    的頭像 發(fā)表于 08-14 11:28 ?176次閱讀

    個(gè)更適合工程師和研究僧的FPGA提升課程

    Xilinx AI解決方案; ● 基于邊緣端的AMD Xilinx AI解決方案; ● 利用Vitis 統(tǒng)一軟件環(huán)境加速應(yīng)用; ● 利用Vitis AI 平臺(tái)開發(fā)AI推理
    發(fā)表于 06-05 10:09

    AMD Vitis?設(shè)計(jì)工具中的Libraries新功能介紹

    AMD Vitis? 2023.2 設(shè)計(jì)工具是 Vitis 設(shè)計(jì)工具變化較大的個(gè)版本,設(shè)計(jì)流程和界面都發(fā)生了變化。
    的頭像 發(fā)表于 05-29 09:50 ?495次閱讀
    AMD <b class='flag-5'>Vitis</b>?設(shè)計(jì)工具中的Libraries新功能介紹

    在Windows 10上創(chuàng)建并運(yùn)行AMD Vitis?視覺庫(kù)示例

    本篇文章將演示創(chuàng)建個(gè)使用 AMD Vitis? 視覺庫(kù)的 Vitis HLS 組件的全過(guò)程。此處使用的是 Vitis Unified IDE。如果您使用的是舊版 AMD
    的頭像 發(fā)表于 05-08 14:02 ?626次閱讀
    在Windows 10上創(chuàng)建并運(yùn)行AMD <b class='flag-5'>Vitis</b>?視覺庫(kù)示例

    中鐵建智能安全帽與統(tǒng)一視頻平臺(tái)smarteye配奧維地圖是否絕配?

    中鐵建智能安全帽與統(tǒng)一視頻平臺(tái)smarteye配奧維地圖是否絕配?
    的頭像 發(fā)表于 04-17 15:52 ?377次閱讀
    中鐵建智能安全帽與<b class='flag-5'>統(tǒng)一</b>視頻<b class='flag-5'>平臺(tái)</b>smarteye配奧維地圖是否絕配?

    29000字!這是我見過(guò)寫傳感器產(chǎn)業(yè)鏈最詳細(xì)的內(nèi)容?。?b class='flag-5'>最新更新)

    ? 本文來(lái)自公眾號(hào)【信熹資本】,這是篇整理的非常細(xì)致的傳感器產(chǎn)業(yè)介紹內(nèi)容,本次更新“投資思考”部分內(nèi)容, 文末最新更新了關(guān)于傳感器產(chǎn)業(yè)的些投資思考 ,“ 從電磁波圖譜看傳感器”、“
    的頭像 發(fā)表于 04-12 08:45 ?419次閱讀

    AMD Vitis? Embedded嵌入式軟件開發(fā)套件的功能和特性概述

    Vitis Embedded 是款獨(dú)立的嵌入式軟件開發(fā)套件,主要用于為 AMD 自適應(yīng) SoC 和 FPGA 中的 AMD 嵌入式處理子系統(tǒng)(基于 ARM 的子系統(tǒng)和 AMD MicroBlaze)開發(fā)并編譯 C/C++
    的頭像 發(fā)表于 04-08 10:50 ?799次閱讀
    AMD <b class='flag-5'>Vitis</b>? Embedded嵌入式<b class='flag-5'>軟件</b>開發(fā)套件的功能和特性概述

    Vitis2023.2使用之—— updata to Vitis Unified IDE

    章聊了vitis2023.2怎樣使用classic Vitis IDE,這章我們來(lái)說(shuō)說(shuō)基于classic
    發(fā)表于 03-24 17:14

    Vitis2023.2使用之—— classic Vitis IDE

    Vitis 已經(jīng)更新到2023.2了,新版本相較于舊版本更新了嵌入式平臺(tái),新版平臺(tái)增加了Versal? AI 引擎 DSP 設(shè)計(jì)的增強(qiáng)功能,
    發(fā)表于 03-24 16:15

    Vitis2023.2全新GUI的功能特性介紹

    Vitis2023.2之前就安裝過(guò)了,vivado 2023.2相比于2023.1區(qū)別不明顯,但嵌入式平臺(tái)vitis2023.2的變化很大,有種vscode的既視感,更符合軟件開發(fā)人員
    的頭像 發(fā)表于 01-05 09:42 ?1212次閱讀
    <b class='flag-5'>Vitis</b>2023.2全新GUI的功能特性介紹

    Vitis AI用戶指南

    電子發(fā)燒友網(wǎng)站提供《Vitis AI用戶指南.pdf》資料免費(fèi)下載
    發(fā)表于 01-03 10:51 ?1次下載
    <b class='flag-5'>Vitis</b> AI用戶指南

    Vitis 統(tǒng)一軟件平臺(tái)文檔

    AMD Vitis 軟件平臺(tái)款開發(fā)環(huán)境,主要用于開發(fā)包括 FPGA 架構(gòu)、Arm 處理器子系統(tǒng)和 AI 引擎在內(nèi)的設(shè)計(jì)。Vitis 工具
    的頭像 發(fā)表于 12-20 10:00 ?482次閱讀
    <b class='flag-5'>Vitis</b> <b class='flag-5'>統(tǒng)一軟件</b><b class='flag-5'>平臺(tái)</b>文檔

    Omniverse 資訊速遞 | 應(yīng)用案例、最新更新、研討會(huì)回顧等你來(lái)解鎖!

    在本期 「Omniverse 資訊速遞」 中,Omniverse 用戶和開發(fā)者將了解到: Omniverse 應(yīng)用案例 Omniverse 最新更新 Omniverse 研討會(huì)回顧
    的頭像 發(fā)表于 12-19 16:05 ?487次閱讀
    Omniverse 資訊速遞 | 應(yīng)用案例、<b class='flag-5'>最新更新</b>、研討會(huì)回顧等你來(lái)解鎖!

    使用 PCIE 更新 AMD ZYNQ? 的 QSPI Flash 參考設(shè)計(jì)

    的 QSPI 控制器,用來(lái)更新 Flash 的啟動(dòng)分區(qū)。 軟件方面,移植了 Embedded SW 的相關(guān)驅(qū)動(dòng)代碼至 xdma 平臺(tái),并提供了個(gè)簡(jiǎn)單的上位機(jī)測(cè)試程序,用來(lái)燒寫啟動(dòng)鏡像
    發(fā)表于 11-30 18:49