0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

幾種簡單CMOS邏輯門電路原理圖

谷泰微 ? 來源:谷泰微 ? 作者:谷泰微 ? 2022-11-04 15:11 ? 次閱讀

PART.1

MOS管

MOS管又分為兩種類型:N型和P型。如下圖所示:

b9918f10-5c0b-11ed-a3b6-dac502259ad0.jpg

以N型管為例,2端為控制端,稱為“柵極”;3端通常接地,稱為“源極”;源極電壓記作Vss,1端接正電壓,稱為“漏極”,漏極電壓記作VDD。要使1端與3端導通,柵極2上要加高電平。

對P型管,柵極、源極、漏極分別為5端、4端、6端。要使4端與6端導通,柵極5要加低電平。

在CMOS工藝制成的邏輯器件或單片機中,N型管與P型管往往是成對出現(xiàn)的。同時出現(xiàn)的這兩個CMOS管,任何時候,只要一只導通,另一只則不導通(即“截止”或“關斷”),所以稱為“互補型CMOS管”。

PART.2

CMOS邏輯電平

高速CMOS電路的電源電壓VDD通常為+5V;Vss接地,是0V。

高電平視為邏輯“1”,電平值的范圍為:VDD的65%~VDD(或者VDD-1.5V~VDD)

低電平視作邏輯“0”,要求不超過VDD的35%或0~1.5V。

+1.5V~+3.5V應看作不確定電平。在硬件設計中要避免出現(xiàn)不確定電平。

近年來,隨著亞微米技術的發(fā)展,單片機的電源呈下降趨勢。低電源電壓有助于降低功耗。VDD為3.3V的CMOS器件已大量使用。在便攜式應用中,VDD為2.7V,甚至1.8V的單片機也已經(jīng)出現(xiàn)。將來電源電壓還會繼續(xù)下降,降到0.9V,但低于VDD的35%的電平視為邏輯“0”,高于VDD的65%的電平視為邏輯“1”的規(guī)律仍然是適用的。

PART.3

非門

b9a471fc-5c0b-11ed-a3b6-dac502259ad0.jpg

非門(反向器)是最簡單的門電路,由一對CMOS管組成。其工作原理如下:

A端為高電平時,P型管截止,N型管導通,輸出端C的電平與Vss保持一致,輸出低電平;A端為低電平時,P型管導通,N型管截止,輸出端C的電平與VDD一致,輸出高電平。

PART.4

與非門

b9bdc2d8-5c0b-11ed-a3b6-dac502259ad0.jpg

與非門工作原理:

①、A、B輸入均為低電平時,1、2管導通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時,1、3管導通,2、4管截止,C端電位與1管的漏極保持一致,輸出高電平。

③、A輸入低電平,B輸入高電平時,情況與②類似,亦輸出高電平。

④、A、B輸入均為高電平時,1、2管截止,3、4管導通,C端電壓與地一致,輸出低電平。

PART.5

或非門

b9d0042a-5c0b-11ed-a3b6-dac502259ad0.jpg

或非門工作原理:

①、A、B輸入均為低電平時,1、2管導通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時,1、4管導通,2、3管截止,C端輸出低電平。

③、A輸入低電平,B輸入高電平時,情況與②類似,亦輸出低電平。

④、A、B輸入均為高電平時,1、2管截止,3、4管導通,C端電壓與地一致,輸出低電平。

注:

將上述“與非”門、“或非”門邏輯符號的輸出端的小圓圈去掉,就成了“與”門、“或”門的邏輯符號。而實現(xiàn)“與”、“或”功能的電路圖則必須在輸出端加上一個反向器,即加上一對CMOS管,因此,“與”門實際上比“與非”門復雜,延遲時間也長些,這一點在電路設計中要注意。

PART.6

三態(tài)門

b9e2d05a-5c0b-11ed-a3b6-dac502259ad0.jpg

三態(tài)門的工作原理:

當控制端C為“1”時,N型管3導通,同時,C端電平通過反向器后成為低電平,使P型管4導通,輸入端A的電平狀況可以通過3、4管到達輸出端B。

當控制端C為“0”時,3、4管都截止,輸入端A的電平狀況無法到達輸出端B,輸出端B呈現(xiàn)高電阻的狀態(tài),稱為“高阻態(tài)”。

這個器件也稱作“帶控制端的傳輸門”。帶有一定驅動能力的三態(tài)門也稱作“緩沖器”,邏輯符號是一樣的。

注:

從CMOS等效電路或者真值表、邏輯表達式上都可以看出,把“0”和“1”換個位置,“與非”門就變成了“或非”門。對于“1”有效的信號是“與非”關系,對于“0”有效的信號是“或非”關系。

上述圖中畫的邏輯器件符號均是正邏輯下的輸入、輸出關系,即對“1”(高電平)有效而言。而單片機中的多數(shù)控制信號是按照負有效(低電平有效)定義的。例如片選信號CS(Chip Select),指該信號為“0”時具有字符標明的意義,即該信號為“0”表示該芯片被選中。因此,“或非”門的邏輯符號也可以畫成下圖。

b9fb1ed0-5c0b-11ed-a3b6-dac502259ad0.jpg

PART.7

組合邏輯電路

“與非”門、“或非”門等邏輯電路的不同組合可以得到各種組合邏輯電路,如譯碼器、解碼器、多路開關等。

組合邏輯電路的實現(xiàn)可以使用現(xiàn)成的集成電路,也可以使用可編程邏輯器件,如PAL、GAL等實現(xiàn)。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • CMOS
    +關注

    關注

    58

    文章

    5620

    瀏覽量

    234487
  • 邏輯門電路
    +關注

    關注

    2

    文章

    63

    瀏覽量

    11950

原文標題:幾種簡單CMOS邏輯門電路原理圖

文章出處:【微信號:谷泰微,微信公眾號:谷泰微】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    普通門電路的輸出端能否連在一起

    討論門電路輸出端能否連在一起之前,我們首先需要了解門電路的基本概念。門電路是數(shù)字電路中的基本邏輯單元,用于實現(xiàn)基本的
    的頭像 發(fā)表于 07-30 15:13 ?290次閱讀

    哪種門電路的輸出端可以并聯(lián)使用

    門電路是數(shù)字邏輯電路的基本組成部分,它們用于實現(xiàn)基本的邏輯運算,如與(AND)、或(OR)、非(NOT)、異或(XOR)等。在數(shù)字電路設計中,門電路
    的頭像 發(fā)表于 07-30 15:11 ?286次閱讀

    TTL門電路CMOS有什么特點及區(qū)別

    TTL(晶體管-晶體管邏輯)和CMOS(互補金屬氧化物半導體)是兩種常見的數(shù)字邏輯電路技術,它們在電子設計和計算機科學領域中具有廣泛的應用。 一、TTL門電路的特點 工作原理 TTL
    的頭像 發(fā)表于 07-30 14:54 ?911次閱讀

    怎么判斷cmos門電路的輸出狀態(tài)

    CMOS(互補金屬氧化物半導體)是一種廣泛使用的集成電路技術,它利用了兩種類型的晶體管:N型和P型。CMOS門電路是數(shù)字邏輯電路的基本構建塊
    的頭像 發(fā)表于 07-30 14:52 ?332次閱讀

    cmos門電路多余輸入端的處理方法

    一、引言 CMOS(互補金屬氧化物半導體)門電路是現(xiàn)代數(shù)字電子系統(tǒng)中廣泛使用的關鍵組件。它們以其低功耗、高噪聲容限和易于集成等優(yōu)點而著稱。然而,在設計CMOS門電路時,經(jīng)常會遇到多余的
    的頭像 發(fā)表于 07-30 14:50 ?465次閱讀

    CMOS門電路的輸入端為什么不能懸空?

    CMOS(互補金屬氧化物半導體)門電路是數(shù)字電子系統(tǒng)中廣泛使用的基礎構件,因其低功耗、高噪聲容限和良好的擴展性而備受青睞。
    的頭像 發(fā)表于 05-28 16:37 ?1434次閱讀

    cmos或非門電路與ttl或非門電路邏輯功能

    本文就CMOS或非門電路和TTL或非門電路邏輯功能進行了詳細講解。首先介紹了CMOS和TTL兩種電路
    的頭像 發(fā)表于 02-22 11:19 ?1916次閱讀

    CMOS電路什么輸入為高電平 cmos門電路輸出電平判斷

    CMOS(Complementary Metal-Oxide-Semiconductor)電路是一種常見的電子邏輯門電路技術,由一個PMOS(P型金屬氧化物半導體)和一個NMOS(N型
    的頭像 發(fā)表于 02-22 11:12 ?3638次閱讀

    數(shù)字電路邏輯門的電路符號

    把基本邏輯運算的電子電路稱之為邏輯門電路。在數(shù)字電路關系應用中,邏輯
    的頭像 發(fā)表于 02-04 14:58 ?2272次閱讀
    數(shù)字<b class='flag-5'>電路</b>中<b class='flag-5'>邏輯</b>門的<b class='flag-5'>電路</b>符號<b class='flag-5'>圖</b>

    數(shù)字電路中的邏輯門電路分類

    數(shù)字電路中的邏輯門電路分類 數(shù)字電路是計算機系統(tǒng)中的重要組成部分,它們由邏輯門電路構成。
    的頭像 發(fā)表于 02-04 09:14 ?2936次閱讀

    TTL和CMOS邏輯門電路的幾點認識

    ,有什么常用的電路推薦? TTL和CMOS門都有推挽輸出電路:其輸出通過一個ON晶體管MOSFET保持在HIGH或LOW幾乎所有的數(shù)字邏輯都使用這種
    發(fā)表于 01-28 15:38

    簡單逆變電路原理圖 逆變電路原理圖有哪幾種

    簡單逆變電路原理圖 逆變電路原理圖有哪幾種 逆變電路
    的頭像 發(fā)表于 10-16 16:29 ?2437次閱讀

    TTL邏輯門電路參數(shù)測試

    了解TTL邏輯門電路的主要參數(shù)及測試方法。
    的頭像 發(fā)表于 10-10 16:33 ?2170次閱讀
    TTL<b class='flag-5'>邏輯</b><b class='flag-5'>門電路</b>參數(shù)測試

    邏輯門電路基本概念介紹

    一、基本概念 1、門電路 門電路是數(shù)字電路的基本單元部件,如果把電路的輸入信號看做“條件”,把輸出信號看作“結果”,當“條件”具備時,“結果”就會發(fā)生。 2、
    的頭像 發(fā)表于 10-10 10:15 ?2430次閱讀
    <b class='flag-5'>邏輯</b><b class='flag-5'>門電路</b>基本概念介紹

    信號完整性學習筆記之高速邏輯電路介紹

    主要介紹幾種邏輯電路的高速特性包括 ITL 邏輯電路CMOS 邏輯電路、 ECL 邏輯電0路
    的頭像 發(fā)表于 09-25 14:46 ?1064次閱讀
    信號完整性學習筆記之高速<b class='flag-5'>邏輯電路</b>介紹