0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)應(yīng)用中如何抑制電磁干擾

liuhezhineng ? 來(lái)源:PCB電子電路技術(shù) ? 作者:PCB電子電路技術(shù) ? 2022-11-28 09:13 ? 次閱讀

印制板的設(shè)計(jì)是制作電子產(chǎn)品的重要一環(huán),隨著電子技術(shù)的飛速發(fā)展,PCB的密度越來(lái)越高,PCB設(shè)計(jì)的好壞對(duì)抗干擾能力影響很大。如果設(shè)計(jì)不合理會(huì)產(chǎn)生電磁干擾,使電路性能受到影響,甚至無(wú)法正常工作。

一、電磁干擾主要有

1、平行導(dǎo)線之間存在電感效應(yīng),電阻效應(yīng),電導(dǎo)效應(yīng),互感效應(yīng)。一根導(dǎo)線上的變化電流必然影響另一根導(dǎo)線,從而產(chǎn)生干擾。

2、印制板上的印制導(dǎo)線,板外連接導(dǎo)線甚至元器件引線都可能成為發(fā)射或接收干擾信號(hào)天線。這在高頻電路的印制板設(shè)計(jì)中尤其不可忽視。

3、電路中磁性元件,如揚(yáng)聲器、電磁鐵、永磁表頭等產(chǎn)生的恒定磁場(chǎng)以及變壓器、繼電器等產(chǎn)生的突變磁場(chǎng),對(duì)印制板也會(huì)產(chǎn)生影響。

二、抑制電磁干擾的方法

電磁干擾無(wú)法完全避免,但在設(shè)計(jì)印制板時(shí)可采取一些措施設(shè)法抑制干擾強(qiáng)度,提高單元電路本身的抗干擾能力,避免或減少干擾。

1、容易受干擾的導(dǎo)線布設(shè)要點(diǎn)

通常低電平、高阻抗端導(dǎo)線容易受干擾,布線時(shí)應(yīng)越短越好:輸入、輸出端用的導(dǎo)線應(yīng)盡量避免相鄰平行,最好加線間地線,以免發(fā)生反饋耦合。平行線效應(yīng)與長(zhǎng)度成正比,按信號(hào)去向順序布線,忌迂回穿插。遠(yuǎn)離干擾源,盡量遠(yuǎn)離電源線,高電平導(dǎo)線:實(shí)在躲不開干擾源時(shí),不能與之平行走線,雙面板交又通過,單面板飛線過渡。如圖1所示。

2、避免導(dǎo)線成環(huán)

印制板上環(huán)形導(dǎo)線相當(dāng)于單匝線圈或環(huán)形天線,使電感效應(yīng)和天線效應(yīng)增強(qiáng)。布線時(shí)盡可能避免成環(huán)型面積。如圖2所示。

3、反饋布線要點(diǎn)

反饋元件和導(dǎo)線連接輸入和輸出,布線不當(dāng)容易引入干擾。

如圖3所示放大電路,由于反饋導(dǎo)線越過放大器基極電阻??赡墚a(chǎn)生寄生耦合,影響電路工作。圖4所示電路的布設(shè)將反饋元件置于中間,輸出導(dǎo)線遠(yuǎn)離前級(jí)元件,避免干擾。

4.設(shè)置屏蔽地線

印制板內(nèi)設(shè)置屏蔽地線有以下幾種形式:

(1)大面積屏蔽地線

如圖5所示,屏蔽地線不能作信號(hào)地線,只能作屏蔽用。

(2)專置地線環(huán)

如圖6所示,環(huán)繞在輸入信號(hào)線布設(shè)地線,避免輸入線受干擾。這種屏蔽地線可以單側(cè)、雙側(cè),也可在另一層。

(3)屏蔽線

高頻電路中,印制導(dǎo)線分布參數(shù)對(duì)信號(hào)影響大,且不容易進(jìn)行阻抗匹配,可局部使用專用屏蔽線連接,如圖7所示。

電容引線不能太長(zhǎng),尤其是高頻旁路電容不能有引線。此外,還應(yīng)注意:

(1)在印制板中有接觸器、繼電器、按鈕等元件時(shí),操作時(shí)均會(huì)產(chǎn)生較大火花放電,必須采用RC電路來(lái)吸收放電電流。一般R取1~2K,C取2.2~4.7μF。

(2)CMOS電路的輸入阻抗很高,且易受感應(yīng),因此在使用時(shí)對(duì)不用端要接地或接正電源。

印制線路板是電子產(chǎn)品最基本的部件,印制線路板的干擾抑制是一個(gè)技巧性很強(qiáng)的工作,同時(shí),也需要大量的經(jīng)驗(yàn)積累。只要我們?cè)谠O(shè)計(jì)中遵循一些規(guī)則,注意經(jīng)驗(yàn)和技術(shù)的積累和總結(jié),一定能設(shè)計(jì)出性能優(yōu)良的PCB板。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4315

    文章

    22939

    瀏覽量

    395586
  • 電磁干擾
    +關(guān)注

    關(guān)注

    36

    文章

    2268

    瀏覽量

    105275

原文標(biāo)題:PCB的抑制電磁干擾設(shè)計(jì)

文章出處:【微信號(hào):PCB電子電路技術(shù),微信公眾號(hào):PCB電子電路技術(shù)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    PCB設(shè)計(jì)怎么降低EMC

    過程中產(chǎn)生的電磁場(chǎng)對(duì)其他設(shè)備或系統(tǒng)造成的干擾,而EMS則是指設(shè)備或系統(tǒng)對(duì)外部電磁場(chǎng)的敏感程度。以下將從多個(gè)方面詳細(xì)探討在PCB設(shè)計(jì)如何有效
    的頭像 發(fā)表于 10-09 11:47 ?258次閱讀

    EMC與EMI濾波器:電磁兼容性與干擾抑制的守護(hù)者

    深圳比創(chuàng)達(dá)|EMC與EMI濾波器:電磁兼容性與干擾抑制的守護(hù)者
    的頭像 發(fā)表于 06-12 10:23 ?534次閱讀
    EMC與EMI濾波器:<b class='flag-5'>電磁</b>兼容性與<b class='flag-5'>干擾</b><b class='flag-5'>抑制</b>的守護(hù)者

    這幾招教你解決PCB設(shè)計(jì)電磁干擾(EMI)問題

    作為電子設(shè)計(jì)重要組成部分,在PCB設(shè)計(jì)中出現(xiàn)電磁問題時(shí)如何解決呢?本文將從多方面細(xì)節(jié)探討問題要點(diǎn),可以采取以下解決辦法來(lái)降低或消除電磁干擾
    發(fā)表于 05-08 14:39 ?2747次閱讀

    EMC濾波器:抑制電磁干擾,提升系統(tǒng)穩(wěn)定性

    深圳比創(chuàng)達(dá)電子|EMC濾波器:抑制電磁干擾,提升系統(tǒng)穩(wěn)定性
    的頭像 發(fā)表于 04-18 10:16 ?563次閱讀

    多層pcb設(shè)計(jì)如何過孔的原理

    更好的阻抗控制和電磁兼容性。然而,對(duì)于多層PCB設(shè)計(jì)來(lái)說(shuō),過孔是一個(gè)不可忽視的關(guān)鍵步驟。過孔的質(zhì)量和設(shè)計(jì)的合理性對(duì)于PCB的整體性能和可靠性至關(guān)重要。接下來(lái)深圳PCBA公司將為大家介紹多層PC
    的頭像 發(fā)表于 04-15 11:14 ?843次閱讀

    PCB設(shè)計(jì),如何避免串?dāng)_?

    PCB設(shè)計(jì),如何避免串?dāng)_? 在PCB設(shè)計(jì),避免串?dāng)_是至關(guān)重要的,因?yàn)榇當(dāng)_可能導(dǎo)致信號(hào)失真、噪聲干擾及功能故障等問題。 一、了解串?dāng)_及其
    的頭像 發(fā)表于 02-02 15:40 ?1631次閱讀

    磁環(huán)如何抑制干擾信號(hào)

    磁環(huán)如何抑制干擾信號(hào)? 磁環(huán)抑制干擾信號(hào)是一種常見的電磁兼容技術(shù),可以在電子設(shè)備中使用,以降低來(lái)自外部
    的頭像 發(fā)表于 12-21 16:34 ?2268次閱讀

    EMC之PCB設(shè)計(jì)技巧

    EMC之PCB設(shè)計(jì)技巧 電磁兼容性(EMC)及關(guān)聯(lián)的電磁干擾(EMI)歷來(lái)都需要系統(tǒng)設(shè)計(jì)工程師擦亮眼睛,在當(dāng)今電路板設(shè)計(jì)和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下,這兩大問題尤
    發(fā)表于 12-19 09:53

    EMC/EMI模擬仿真的薄弱環(huán)節(jié)PCB設(shè)計(jì)過程實(shí)例詳解

    PCB設(shè)計(jì),EMC/EMI主要分析布線網(wǎng)絡(luò)本身的信號(hào)完整性,實(shí)際布線網(wǎng)絡(luò)可能產(chǎn)生的電磁輻射和電磁干擾以及電路板本身抵抗外部
    發(fā)表于 12-15 16:31 ?584次閱讀

    PCB設(shè)計(jì)如何抑制電磁干擾,這里有幾個(gè)準(zhǔn)則及竅門!

    PCB設(shè)計(jì)的首要任務(wù)是要適當(dāng)?shù)剡x取電路板的大小,尺寸過大會(huì)因元器件之間的連線過長(zhǎng),導(dǎo)致線路的阻抗值增大,抗干擾能力下降;而尺寸過小會(huì)導(dǎo)致元器件布置密集,不利于散熱,而且連線過細(xì)過密,容易引起串?dāng)_。所以應(yīng)根據(jù)系統(tǒng)所需元件情況,選擇合適尺寸的電路板。
    發(fā)表于 12-15 16:19 ?1413次閱讀

    如何抑制MEI電磁干擾傳導(dǎo)?如何選擇EMI濾波器?

    如何抑制MEI電磁干擾傳導(dǎo)?如何選擇EMI濾波器? 抑制電磁干擾(MEI)傳導(dǎo)是一項(xiàng)非常關(guān)鍵的任
    的頭像 發(fā)表于 11-29 11:03 ?807次閱讀

    電源適配器是如何抑制電磁干擾的?

    電源適配器是如何抑制電磁干擾的? 電源適配器是一種將電源的交流電轉(zhuǎn)換為電子設(shè)備所需的直流電的裝置。鑒于其工作原理和內(nèi)部結(jié)構(gòu),電源適配器通常會(huì)產(chǎn)生一些電磁
    的頭像 發(fā)表于 11-23 14:38 ?968次閱讀

    PCB設(shè)計(jì)需要注意哪些方面以抑止電磁輻射呢?

    阻抗。為了達(dá)到這個(gè)目標(biāo),應(yīng)盡量采用大面積的地層,通過填充銅的方式增加地線的面積。同時(shí),要將地線與其他信號(hào)線盡可能分開,避免交叉干擾。 2. 平面層布線 平面層是抑制電磁輻射的另一個(gè)重要手段。在
    的頭像 發(fā)表于 11-23 10:07 ?700次閱讀

    開關(guān)電源電磁干擾抑制

    電子發(fā)燒友網(wǎng)站提供《開關(guān)電源電磁干擾抑制.doc》資料免費(fèi)下載
    發(fā)表于 11-15 11:37 ?4次下載
    開關(guān)電源<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>的<b class='flag-5'>抑制</b>

    PCB設(shè)計(jì)的疊層原則

    相鄰地層的作用下可以有效的減小信號(hào)之間的串?dāng)_和電磁輻射,地層可用于提供電流回路和屏蔽信號(hào)層的電磁輻射,特別是在高頻高速的PCB設(shè)計(jì),在有相鄰地層的情況下也能避免信號(hào)跨分割的問題,所以
    的頭像 發(fā)表于 11-13 07:50 ?1612次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>的疊層原則