1納米芯片代表什么?這可不是一個(gè)簡單數(shù)字,其背后可能代表著硅基半導(dǎo)體的終結(jié)。
不過,盡管芯片縮微化技術(shù)挑戰(zhàn)越來越大,但先進(jìn)芯片工藝的探索卻從未停止,即使1納米這樣已接近物理極限的芯片工藝,也被產(chǎn)業(yè)界、學(xué)術(shù)界不時(shí)曝出一些新進(jìn)展。近日,財(cái)聯(lián)社、臺(tái)灣經(jīng)濟(jì)日?qǐng)?bào)就曝出,臺(tái)積電計(jì)劃在桃園龍?zhí)督ㄔO(shè)1納米芯片工廠。
據(jù)悉,三星曾宣布2027年量產(chǎn)1.4nm工藝,臺(tái)積電也預(yù)計(jì)也是在2027年左右。不過,此次臺(tái)積電再次挑戰(zhàn)1納米,可以說是摩爾定律物理極限的工藝節(jié)點(diǎn)。如果臺(tái)積電決定新建1納米芯片工廠,那么也代表其已經(jīng)開始為1nm做規(guī)劃,且可能有相關(guān)技術(shù)突破。
ASML稱能保障1nm工藝實(shí)現(xiàn)
大家都知道,高端芯片的生產(chǎn)離不開先進(jìn)的光刻機(jī)。而1nm芯片要實(shí)現(xiàn)真正量產(chǎn)不僅還需要很長時(shí)間,而且還將依賴關(guān)鍵設(shè)備,即下一代EUV光刻機(jī)。
據(jù)悉,下一代EUV光刻機(jī)必須要升級(jí)下一代的高NA(數(shù)值孔徑)標(biāo)準(zhǔn),從現(xiàn)在的0.33 NA提升到0.55 NA,更高的NA意味著更分辨率更高,是3nm之后的工藝必備的條件。
不過,對(duì)于下一代EUV光刻機(jī)的供應(yīng),全球光刻機(jī)巨頭ASML持樂觀態(tài)度。按照ASML的計(jì)劃,下一代EUV光刻機(jī)的試驗(yàn)型號(hào)最快2023年就開始出貨,2025年后達(dá)到正式量產(chǎn)能力,不過價(jià)格也不菲,售價(jià)將達(dá)到4億美元以上。
今年5月,ASML也曾發(fā)表文章稱,現(xiàn)有技術(shù)可以實(shí)現(xiàn) 1nm 工藝,摩爾定律可繼續(xù)生效十年甚至更長時(shí)間。
根據(jù)摩爾定律,每隔 18-24個(gè)月,封裝在微芯片上的晶體管數(shù)量便會(huì)增加一倍,芯片的性能也會(huì)隨之翻一番。不過,增加芯片面積、縮小元件尺寸以及優(yōu)化器件電路設(shè)計(jì)是實(shí)現(xiàn)晶體管數(shù)量翻倍的三個(gè)重要因素。
對(duì)此,ASML表示,在過去的15年里,很多創(chuàng)新方法使摩爾定律依然生效且狀況良好。從整個(gè)行業(yè)的發(fā)展路線來看,它們將在未來十年甚至更長時(shí)間內(nèi)讓摩爾定律繼續(xù)保持這種勢頭。
同時(shí),ASML也指出,在元件方面,目前的技術(shù)創(chuàng)新足夠?qū)⑿酒闹瞥掏七M(jìn)至至少1納米節(jié)點(diǎn),其中包括gate-all-around FETs,nanosheet FETs,forksheet FETs,以及 complementary FETs等諸多前瞻技術(shù)。此外,光刻系統(tǒng)分辨率的改進(jìn)(預(yù)計(jì)每 6 年左右縮小 2 倍)和邊緣放置誤差(EPE)對(duì)精度的衡量也將進(jìn)一步推動(dòng)芯片尺寸縮小的實(shí)現(xiàn)。
ASML還表示,其EPE路線圖是全方位光刻技術(shù)的關(guān)鍵,將通過不斷改建光刻系統(tǒng)和發(fā)展應(yīng)用產(chǎn)品(包括量測和檢測系統(tǒng))來實(shí)現(xiàn)。
從ASML的表態(tài)來看,芯片縮微化仍然有技術(shù)發(fā)展空間,至少在光刻機(jī)設(shè)備上將有很好保障,加上通過不斷挖掘新工藝、新技術(shù),探索新方向,1納米芯片工藝未必不可能。
挑戰(zhàn)1納米半導(dǎo)體材料——半金屬鉍
當(dāng)然,除了關(guān)鍵設(shè)備光刻機(jī)之外,要想實(shí)現(xiàn)1納米芯片還遠(yuǎn)遠(yuǎn)不夠,還需從材料上尋求更大的突破。 這里也特別提一下2021年一項(xiàng)學(xué)術(shù)界的研究成果:半金屬鉍(Bi)。針對(duì)硅材料達(dá)到物理極限的科學(xué)界難題,麻省理工學(xué)院(MIT)的孔靜教授領(lǐng)導(dǎo)的一支國際聯(lián)合攻關(guān)團(tuán)隊(duì)成功攻克了半導(dǎo)體領(lǐng)域的二維材料的連接難題,研發(fā)出半導(dǎo)體新材料——半金屬鉍(Bi)。這項(xiàng)成果直接將使晶圓的先進(jìn)制程從納米級(jí)微觀進(jìn)入到原子級(jí)。
一直以來,盡管科學(xué)界對(duì)二維材料寄予厚望,卻苦于無法解決二維材料高電阻、低電流等問題,但使用原子級(jí)薄材料鉍(Bi)代替硅,有效地將這些2D材料連接到其他芯片元件,開啟了一個(gè)新的研究方向。
據(jù)悉,這項(xiàng)研究是MIT、臺(tái)大、臺(tái)積電共同合力的成果。自2019年,這三個(gè)機(jī)構(gòu)便展開了長達(dá)1年半的跨國合作。這個(gè)重大突破先由孔靜教授領(lǐng)導(dǎo)的MIT團(tuán)隊(duì)發(fā)現(xiàn)在二維材料上搭配半金屬鉍(Bi)的電極,能大幅降低電阻并提高傳輸電流。臺(tái)積電技術(shù)研究部門則將鉍(Bi)沉積制程進(jìn)行優(yōu)化。最后,臺(tái)大團(tuán)隊(duì)運(yùn)用氦離子束微影系統(tǒng)將元件通道成功縮小至納米尺寸,終于獲得突破性的研究成果。
由此可見,未來,原子級(jí)薄材料將是硅基晶體管的一種有前途的替代品。
目前,1nm工藝節(jié)點(diǎn)仍處于探索階段,而全球的產(chǎn)學(xué)研各界都在進(jìn)行著相關(guān)工藝和材料的研究。比如,IBM和三星就曾公布一種在芯片上垂直堆疊晶體管的新設(shè)計(jì),被稱為垂直傳輸場效應(yīng)晶體管,也是可能突破1nm制程工藝瓶頸的技術(shù)路線。
因此,盡管半金屬鉍(Bi)是其中一個(gè)技術(shù)選項(xiàng),但也不能保證臺(tái)積電未來量產(chǎn)時(shí)確定使用半金屬鉍,不過這也證明臺(tái)積電也很早就在1納米芯片工藝上進(jìn)行了技術(shù)布局,而半金屬鉍(Bi)對(duì)芯片工藝縮微化具有十分重要的意義。
1納米以下該怎么辦?
如果芯片工藝進(jìn)入1納米以下,量子隧穿效應(yīng)大增,將形成“電子失控”,使芯片失效。這種情況下,我們?cè)撊绾螌?shí)現(xiàn)? 比利時(shí)微電子研究中心(IMEC)就曾表示,搭配全新技術(shù),“摩爾定律要前進(jìn)多少個(gè)世代都不是問題?!痹摍C(jī)構(gòu)還表示,1nm制程2027年就可實(shí)現(xiàn)商業(yè)化,之后的0.7nm預(yù)計(jì)將在2029年后實(shí)現(xiàn)量產(chǎn)。這一預(yù)測似乎還比臺(tái)積電、三星的預(yù)測更為樂觀。
據(jù)悉,IMEC已經(jīng)與ASML在下一代EUV設(shè)備研發(fā)工作展開深度合作,日本半導(dǎo)體設(shè)備廠商東京電子也參與其中。此外,IMEC還開發(fā)了一種新方法,可以在采用1nm制程工藝技術(shù)構(gòu)建的芯片中使用金屬互連來減輕焦耳熱效應(yīng)。
對(duì)于1納米以下工藝,在2019年的Hotchips會(huì)議上,臺(tái)積電研發(fā)負(fù)責(zé)人、技術(shù)研究副總經(jīng)理黃漢森(Philip Wong)曾在演講中就談到過半導(dǎo)體工藝極限的問題,且認(rèn)為到了2050年,晶體管來到氫原子尺度,即0.1nm。關(guān)于未來的技術(shù)路線,黃漢森認(rèn)為像碳納米管(1.2nm尺度)、二維層狀材料等可以將晶體管變得更快、更迷你;同時(shí),相變內(nèi)存(PRAM)、旋轉(zhuǎn)力矩轉(zhuǎn)移隨機(jī)存取內(nèi)存(STT-RAM)等會(huì)直接和處理器封裝在一起,縮小體積,加快數(shù)據(jù)傳遞速度;此外還有3D堆疊封裝技術(shù)。
這里還特別提一下湖南大學(xué)團(tuán)隊(duì)在2021年取得的一個(gè)創(chuàng)新研究成果。該團(tuán)隊(duì)實(shí)現(xiàn)了超短溝道的垂直場效應(yīng)晶體管(VFET),溝道長度可以縮短到0.65nm,意味著芯片工藝,可以進(jìn)入到1nm級(jí)別,其研究的論文還登上了《Nature Electronics》。
當(dāng)然,無論是1納米,還是1納米以下芯片工藝,都還停留在技術(shù)驗(yàn)證階段,甚至還處在實(shí)驗(yàn)室階段,離真正商業(yè)化量產(chǎn)還有很長的距離,但毫無疑問這些前瞻性的研究都在為1納米及以下工藝帶來了更多的希望和可能。也許,很多人對(duì)1納米及以下芯片持懷疑態(tài)度,甚至稱“戰(zhàn)略性吹?!保翢o疑問,從技術(shù)性原理到實(shí)際量產(chǎn)生產(chǎn)還有足夠的時(shí)間去驗(yàn)證和實(shí)踐。
審核編輯:劉清
-
RAM
+關(guān)注
關(guān)注
8文章
1354瀏覽量
114443 -
ASML
+關(guān)注
關(guān)注
7文章
715瀏覽量
41137 -
EUV光刻機(jī)
+關(guān)注
關(guān)注
2文章
128瀏覽量
15080
原文標(biāo)題:1納米將成為硅基半導(dǎo)體工藝的終點(diǎn)?
文章出處:【微信號(hào):quanxin100,微信公眾號(hào):全芯時(shí)代】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論