0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

聊聊PCIe設(shè)備在系統(tǒng)如何發(fā)現(xiàn)與訪問?

架構(gòu)師技術(shù)聯(lián)盟 ? 來源:SSDFans ? 作者:SSDFans ? 2022-12-09 10:04 ? 次閱讀

硬盤是大家都很熟悉的設(shè)備,一路走來,從HDD到SSD,從SATA到NVMe,作為NVMe SSD的前端接口,PCIe再次進(jìn)入我們的視野。作為x86體系關(guān)鍵的一環(huán),PCIe標(biāo)準(zhǔn)歷經(jīng)PCI,PCI-X和PCIe,走過近30年時光。其中Host發(fā)現(xiàn)與查找設(shè)備的方式卻一脈沿襲,今天我們先來聊一聊PCIe設(shè)備在一個系統(tǒng)中是如何發(fā)現(xiàn)與訪問的。

首先我們來看一下在x86系統(tǒng)中,PCIe是什么樣的一個體系架構(gòu)。下圖是一個PCIe的拓?fù)浣Y(jié)構(gòu)示例,PCIe協(xié)議支持256個Bus, 每條Bus最多支持32個Device,每個Device最多支持8個Function,所以由BDF(Bus,device,function)構(gòu)成了每個PCIe設(shè)備節(jié)點(diǎn)的身份證號。

368f45d4-770f-11ed-8abf-dac502259ad0.jpg

PCIe體系架構(gòu)一般由root complex,switch,endpoint等類型的PCIe設(shè)備組成,在root complex和switch中通常會有一些embeded endpoint(這種設(shè)備對外不出PCIe接口)。這么多的設(shè)備,CPU啟動后要怎么去找到并認(rèn)出它們呢? Host對PCIe設(shè)備掃描是采用了深度優(yōu)先算法,其過程簡要來說是對每一個可能的分支路徑深入到不能再深入為止,而且每個節(jié)點(diǎn)只能訪問一次。我們一般稱這個過程為PCIe設(shè)備枚舉。枚舉過程中host通過配置讀事物包來獲取下游設(shè)備的信息,通過配置寫事物包對下游設(shè)備進(jìn)行設(shè)置。

第一步,PCI Host主橋掃描Bus 0上的設(shè)備(在一個處理器系統(tǒng)中,一般將Root complex中與Host Bridge相連接的PCI總線命名為PCI Bus 0),系統(tǒng)首先會忽略Bus 0上的embedded EP等不會掛接PCI橋的設(shè)備,主橋發(fā)現(xiàn)Bridge 1后,將Bridge1 下面的PCI Bus定為 Bus 1,系統(tǒng)將初始化Bridge 1的配置空間,并將該橋的Primary Bus Number 和 Secondary Bus Number寄存器分別設(shè)置成0和1,以表明Bridge1 的上游總線是0,下游總線是1,由于還無法確定Bridge1下掛載設(shè)備的具體情況,系統(tǒng)先暫時將Subordinate Bus Number設(shè)為0xFF。

36aafb30-770f-11ed-8abf-dac502259ad0.jpg

第二步,系統(tǒng)開始掃描Bus 1,將會發(fā)現(xiàn)Bridge 3,并發(fā)現(xiàn)這是一個switch設(shè)備。系統(tǒng)將Bridge 3下面的PCI Bus定為Bus 2,并將該橋的Primary Bus Number 和 Secondary Bus Number寄存器分別設(shè)置成1和2,和上一步一樣暫時把Bridge 3 的Subordinate Bus Number設(shè)為0xFF。

36c543a0-770f-11ed-8abf-dac502259ad0.jpg

第三步,系統(tǒng)繼續(xù)掃描Bus 2,將會發(fā)現(xiàn)Bridge 4。繼續(xù)掃描,系統(tǒng)會發(fā)現(xiàn)Bridge下面掛載的NVMe SSD設(shè)備,系統(tǒng)將Bridge 4下面的PCI Bus定為Bus 3,并將該橋的Primary Bus Number 和 Secondary Bus Number寄存器分別設(shè)置成2和3,因?yàn)锽us3下面掛的是端點(diǎn)設(shè)備(葉子節(jié)點(diǎn)),下面不會再有下游總線了,因此Bridge 4的Subordinate Bus Number的值可以確定為3。

36e145fa-770f-11ed-8abf-dac502259ad0.jpg

第四步,完成Bus 3的掃描后,系統(tǒng)返回到Bus 2繼續(xù)掃描,會發(fā)現(xiàn)Bridge 5。繼續(xù)掃描,系統(tǒng)會發(fā)現(xiàn)下面掛載的NIC設(shè)備,系統(tǒng)將Bridge 5下面的PCI Bus設(shè)置為Bus 4,并將該橋的Primary Bus Number 和 Secondary Bus Number寄存器分別設(shè)置成2和4,因?yàn)镹IC同樣是端點(diǎn)設(shè)備,Bridge 5的Subordinate Bus Number的值可以確定為4。

36fab12a-770f-11ed-8abf-dac502259ad0.jpg

第五步,除了Bridge 4和Bridge 5以外,Bus2下面沒有其他設(shè)備了,因此返回到Bridge 3,Bus 4是找到的掛載在這個Bridge下的最后一個bus號,因此將Bridge 3的Subordinate Bus Number設(shè)置為4。Bridge 3的下游設(shè)備都已經(jīng)掃描完畢,繼續(xù)向上返回到Bridge 1,同樣將Bridge 1的Subordinate Bus Number設(shè)置為4。

37145530-770f-11ed-8abf-dac502259ad0.jpg

第六步,系統(tǒng)返回到Bus0繼續(xù)掃描,會發(fā)現(xiàn)Bridge 2,系統(tǒng)將Bridge 2下面的PCI Bus定為Bus 5。并將Bridge 2的Primary Bus Number 和 Secondary Bus Number寄存器分別設(shè)置成0和5, Graphics card也是端點(diǎn)設(shè)備,因此Bridge 2 的Subordinate Bus Number的值可以確定為5。

至此,掛在PCIe總線上的所有設(shè)備都被掃描到,枚舉過程結(jié)束,Host通過這一過程獲得了一個完整的PCIe設(shè)備拓?fù)浣Y(jié)構(gòu)。

37737146-770f-11ed-8abf-dac502259ad0.jpg

系統(tǒng)上電以后,host會自動完成上述的設(shè)備枚舉過程。除一些專有系統(tǒng)外,普通系統(tǒng)只會在開機(jī)階段進(jìn)行進(jìn)行設(shè)備的掃描,啟動成功后(枚舉過程結(jié)束),即使插入一個PCIe設(shè)備,系統(tǒng)也不會再去識別它。

linux操作系統(tǒng)中,我們可以通過lspci –v -t命令來查詢系統(tǒng)上電階段掃描到的PCIe設(shè)備,執(zhí)行結(jié)果會以一個樹的形式列出系統(tǒng)中所有的pcie設(shè)備。如下圖所示,其中黃色方框中的PCIe設(shè)備是北京憶芯科技公司(Bejing Starblaze Technology Co., LTD.)推出的STAR1000系列NVMe SSD主控芯片,圖中顯示的9d32是Starblaze在PCI-SIG組織的注冊碼,1000是設(shè)備系列號。

3791ca56-770f-11ed-8abf-dac502259ad0.png

STAR1000設(shè)備的BDF也可以從上圖中找出,其中bus是0x3C,device是0x00,function是0x0,BDF表示為3C:00.0,與之對應(yīng)的上游端口是00:1d.0。

我們可以通過“l(fā)spci –xxx –s 3C:00.0”命令來列出該設(shè)備的PCIe詳細(xì)信息(技術(shù)發(fā)燒友或數(shù)字控請關(guān)注該部分)。這些內(nèi)容存儲在PCIe配置空間,它們描述的是PCIe本身的特性。如下圖所示(低位地址0x00在最左邊),可以看到這是一個非易失性存儲控制器,0x00起始地址是PCIe的Vendor ID和Device ID。Class code 0x010802表示這是一個NVMe存儲設(shè)備。0x40是第一組capability的指針,如果你需要查看PCIe的特性,就需要從這個位置開始去查詢,在每組特征的頭字段都會給出下一組特性的起始地址。從0x40地址開始依次是power management,MSI中斷,鏈路控制與狀態(tài),MSI-X中斷等特性組。這兒特別列出了鏈路特征中的一個0x43字段,表示STAR1000設(shè)備是一個x4lane的鏈接,支持PCIe Gen3速率(8Gbps)。

37a6fc6e-770f-11ed-8abf-dac502259ad0.png

當(dāng)然也可以使用lspci –vvv –s 3C:00.0命令來查看設(shè)備特性,初學(xué)者看到下面的列表也就一目了然了。

37c204f0-770f-11ed-8abf-dac502259ad0.jpg

Host在枚舉設(shè)備的同時也會對設(shè)備進(jìn)行配置,每個PCIe設(shè)備都會指定一段CPU memory訪問空間,從上面的圖中我們可以看到這個設(shè)備支持兩段訪問空間,一段的大小是1M byte,另一段的大小是256K byte,系統(tǒng)會分別指定它們的基地址?;刂放渲猛瓿梢院?,Host就可以通過地址來對PCIe memory空間進(jìn)行訪問了。

PCIe memory空間關(guān)聯(lián)的是PCIe設(shè)備物理功能,對于STAR1000系列芯片而言,物理功能是NVMe,memory中存放的是NMVe的控制與狀態(tài)信息,對于NMVe的控制以及工作狀態(tài)的獲取,都需要通過memory訪問來實(shí)現(xiàn)。

下面以NVMe命令下發(fā)為例簡單描述PCIe設(shè)備的memory訪問。NVMe命令下發(fā)的基本操作是1)Host寫doorbell寄存器,此時使用PCIe memory寫請求。如下圖所示,host發(fā)出一個memory write(MWr)請求,該請求經(jīng)過switch到達(dá)要訪問的NVMe SSD設(shè)備。

3812ffa4-770f-11ed-8abf-dac502259ad0.jpg

這個請求會被端點(diǎn)設(shè)備接收并執(zhí)行2)NVMe讀取命令操作。如下圖所示,此時NVMe SSD作為請求者,發(fā)出一個memory read(MRd)請求,該請求經(jīng)過Switch到達(dá)Host,Host作為完成者會返回一個完成事物包(CplD),將訪問結(jié)果返回給NVMe SSD。

384be396-770f-11ed-8abf-dac502259ad0.jpg

這樣,一個NVMe的命令下發(fā)過程就完成了。同樣,NVMe的其他操作比如各種隊(duì)列操作,命令與完成,數(shù)據(jù)傳輸都是通過PCIe memory訪問的方式進(jìn)行的,此處不再詳述。

通過上面的描述,相信能夠幫助大家了解PCIe的設(shè)備枚舉和memory空間訪問。以后會繼續(xù)與大家探討PCIe的其他內(nèi)容,比如PCIe的協(xié)議分層,鏈路建立,功耗管理等等。目前PCIe協(xié)議還正在不斷的快速演進(jìn)中,2017年發(fā)布的PCIe Gen4標(biāo)準(zhǔn),每條Serdes支持的速率已經(jīng)達(dá)到16Gbps,Gen5也在加速制定中,其速率會再翻一倍達(dá)到32Gbps。Starblaze會緊跟技術(shù)的發(fā)展趨勢,提供速率更高,性能更好更穩(wěn)定的NVMe SSD系列產(chǎn)品。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • SSD
    SSD
    +關(guān)注

    關(guān)注

    20

    文章

    2791

    瀏覽量

    116653
  • PCIe
    +關(guān)注

    關(guān)注

    15

    文章

    1165

    瀏覽量

    81984
  • nvme
    +關(guān)注

    關(guān)注

    0

    文章

    207

    瀏覽量

    22504

原文標(biāo)題:聊聊PCIe設(shè)備在系統(tǒng)如何發(fā)現(xiàn)與訪問?

文章出處:【微信號:架構(gòu)師技術(shù)聯(lián)盟,微信公眾號:架構(gòu)師技術(shù)聯(lián)盟】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    windows xp無法正常掃描和安裝驅(qū)動PCIE設(shè)備

    求教:應(yīng)用環(huán)境:主機(jī):x86型CPU主板操作系統(tǒng):win xp設(shè)備:IDT生產(chǎn)的PCIE-SRIO橋片 TSI721總線:PCIE 2.0問題描述:1、windows啟動后,用wind
    發(fā)表于 12-13 11:30

    關(guān)于dm8168的PRCM使能pcie寄存器區(qū)域,需要PRCM配置打開pcie,為什么配置之后還是不能訪問pcie的寄存器?

    本帖最后由 一只耳朵怪 于 2018-5-25 15:02 編輯 系統(tǒng):dm8168作為ep,啟動方式為spi現(xiàn)在想仿真器訪問8168的pcie寄存器區(qū)域,需要PRCM配置打開pcie
    發(fā)表于 05-25 08:39

    如何使用pcie鏈接從外部處理器訪問bram?

    嗨,我能夠我們的定制板上連接到virtex 7 fpga。我的塊級設(shè)計(jì)具有用于pcie的軸橋作為終點(diǎn)和axi bram。但我無法使用pcie鏈接從外部處理器訪問bram。任何人都可以
    發(fā)表于 04-22 09:31

    如何訪問內(nèi)部寄存器空間或PCIe?

    你好,我我的項(xiàng)目中使用XC7VX485T virtex FPGA,并嘗試以2.5 GT / s建立PCIe通信,具有X4通道寬度。我知道我需要使用AXI流來訪問集成塊核心。但我的問題是如何
    發(fā)表于 08-26 07:14

    PCIe的技術(shù)原理詳細(xì)說明

    PCIe,走過近30年時光。其中Host發(fā)現(xiàn)與查找設(shè)備的方式卻一脈沿襲,今天我們先來聊一聊PCIe設(shè)備
    發(fā)表于 05-25 09:22

    PCIe設(shè)備的低功耗狀態(tài)

    PCIe設(shè)備的低功耗狀態(tài)要求系統(tǒng)驅(qū)動程序顯式地將設(shè)備置于低功耗狀態(tài),從而PCIe鏈路則可以依次變?yōu)榈凸逆溌窢顟B(tài)。
    發(fā)表于 12-28 06:18

    PCIe設(shè)備的低功耗狀態(tài)要求

    PCIe設(shè)備的低功耗狀態(tài)要求系統(tǒng)驅(qū)動程序顯式地將設(shè)備置于低功耗狀態(tài),從而PCIe鏈路則可以依次變?yōu)榈凸逆溌窢顟B(tài)。
    發(fā)表于 01-03 08:00

    無法訪問s32v234板中的PCIe是怎么回事?

    嘗試訪問兩塊 s32v234 板上的 PCIe 設(shè)備,但未成功。 U-Boot 中,pci 命令(例如枚舉)會收到“pci_bus_to_hose() failed
    發(fā)表于 03-31 06:40

    PCIe設(shè)備一個系統(tǒng)中是如何發(fā)現(xiàn)訪問

    PCIe體系架構(gòu)一般由root complex,switch,endpoint等類型的PCIe設(shè)備組成,root complex和switch中通常會有一些embeded endpo
    的頭像 發(fā)表于 03-11 15:28 ?1.9w次閱讀
    <b class='flag-5'>PCIe</b><b class='flag-5'>設(shè)備</b><b class='flag-5'>在</b>一個<b class='flag-5'>系統(tǒng)</b>中是如何<b class='flag-5'>發(fā)現(xiàn)</b>與<b class='flag-5'>訪問</b>的

    PCIe的技術(shù)原理詳細(xì)說明

    PCIe,走過近30年時光。其中Host發(fā)現(xiàn)與查找設(shè)備的方式卻一脈沿襲,今天我們先來聊一聊PCIe設(shè)備
    發(fā)表于 01-09 10:41 ?3.7w次閱讀
    <b class='flag-5'>PCIe</b>的技術(shù)原理詳細(xì)說明

    PCIe是什么樣的一個體系架構(gòu)?

    PCIe,走過近30年時光。其中Host發(fā)現(xiàn)與查找設(shè)備的方式卻一脈沿襲,今天我們先來聊一聊PCIe設(shè)備
    的頭像 發(fā)表于 01-12 16:50 ?4811次閱讀

    聊聊PCIe Bus(PCIe總線)

    PCIe接口從2001年發(fā)展至今,協(xié)議的完整性上已經(jīng)建立足夠高的"護(hù)城河",重新定義一個接口協(xié)議性能上超越PCIe,短期內(nèi)一方面沒有企業(yè)會有這個動力,另一方面技術(shù)的維度,也沒有可預(yù)
    發(fā)表于 04-13 11:10 ?4407次閱讀

    PCI/PCIe最容易訪問設(shè)備是什么

    最容易訪問設(shè)備是什么 是內(nèi)存! 要讀寫內(nèi)存,知道它的地址就可以: volatile unsigned int *p = 某個地址; unsigned int val;*p = val; /* 寫
    的頭像 發(fā)表于 07-30 09:35 ?516次閱讀
    PCI/<b class='flag-5'>PCIe</b>最容易<b class='flag-5'>訪問</b>的<b class='flag-5'>設(shè)備</b>是什么

    訪問PCI/PCIe設(shè)備的流程

    和 PCI/PCIe 地址空間怎么轉(zhuǎn)換? 假設(shè) CPU 發(fā)出的 addr_cpu,是用來訪問 PCI 設(shè)備的,轉(zhuǎn)換關(guān)系為: addr_pci = addr_cpu + off set
    的頭像 發(fā)表于 07-30 09:44 ?1406次閱讀

    PCIe相關(guān)問題解答

    CPU 發(fā)起的,訪問PCIe設(shè)備配置空間的數(shù)據(jù)流。這種數(shù)據(jù)流主要是BIOS/Linux PCIe driver 對設(shè)備進(jìn)行初始化、資源分配時
    的頭像 發(fā)表于 09-15 09:39 ?1386次閱讀
    <b class='flag-5'>PCIe</b>相關(guān)問題解答