0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使小芯片(Chiplet)成為主流技術(shù)所面臨的最大挑戰(zhàn)是什么?

芯睿半導(dǎo)體 ? 來源:芯睿半導(dǎo)體 ? 作者:芯睿半導(dǎo)體 ? 2022-12-19 15:03 ? 次閱讀

由于測試芯片的復(fù)雜性和覆蓋范圍的原因,單個小芯片對復(fù)合材料成品率下降的影響正在為晶圓測試帶來新的性能要求。從測試的角度來看,使小芯片成為主流技術(shù)取決于確保以合理的測試成本獲得“足夠好的模具”。

cb01f802-7f4c-11ed-8abf-dac502259ad0.png

晶圓級測試在小芯片制造過程中扮演著至關(guān)重要的角色。以HBM(高帶寬內(nèi)存)為例,它可以及早發(fā)現(xiàn)有缺陷的DRAM和邏輯芯片,以便可以在復(fù)雜而昂貴的堆疊階段之前將其刪除。堆疊后晶圓的進(jìn)一步測試可確保完成的堆疊在切割成獨(dú)立組件之前具有完整的功能。理想情況下,每個DRAM芯片在堆疊之前都應(yīng)進(jìn)行已知良好芯片(KGD)測試,以獨(dú)立驗(yàn)證其性能。但這在經(jīng)濟(jì)上通常是不可行的。在某些時(shí)候,測試成本超過了系統(tǒng)完成后增加的價(jià)值。 因此,需要一種平衡測試成本和未做芯片不良率檢測的測試策略,以將異構(gòu)集成引入大批量生產(chǎn)。

得益于MEMS探針卡技術(shù)的創(chuàng)新,F(xiàn)ormFactor的產(chǎn)品可以幫助客戶實(shí)現(xiàn)全流程的KGD測試(例如支持45μm柵格陣列間距微凸點(diǎn)測試的Altius探針卡,用于高速HBM和Interposer插入連接器的良品率驗(yàn)證),并且可以接受有限的測試成本(例如SmartMatrix探針卡,通過同時(shí)測試300mm晶圓上的數(shù)千個芯片,大大降低了每個芯片的測試成本)。最終,我們在小型芯片制造過程的每個階段獲得有關(guān)產(chǎn)品性能和成品率的更多信息,從而幫助客戶降低總體制造成本。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 晶圓
    +關(guān)注

    關(guān)注

    52

    文章

    4743

    瀏覽量

    127279
  • 芯片制造
    +關(guān)注

    關(guān)注

    9

    文章

    597

    瀏覽量

    28685

原文標(biāo)題:探針臺測試,從晶圓測試角度來看,使小芯片(Chiplet)成為主流技術(shù)所面臨的最大挑戰(zhàn)是什么?

文章出處:【微信號:gh_064d56de9e11,微信公眾號:芯睿半導(dǎo)體】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    國產(chǎn)半導(dǎo)體新希望:Chiplet技術(shù)助力“彎道超車”!

    在半導(dǎo)體行業(yè),技術(shù)的每一次革新都意味著競爭格局的重新洗牌。隨著摩爾定律逐漸逼近物理極限,傳統(tǒng)芯片制造工藝面臨著前所未有的挑戰(zhàn)。在這一背景下,Chip
    的頭像 發(fā)表于 08-28 10:59 ?487次閱讀
    國產(chǎn)半導(dǎo)體新希望:<b class='flag-5'>Chiplet</b><b class='flag-5'>技術(shù)</b>助力“彎道超車”!

    天合光能:TOPCon組件成為主流,700W+大勢

    發(fā)展趨勢。天合光能作為行業(yè)引領(lǐng)者受邀出席并發(fā)表演講,產(chǎn)品經(jīng)理莊凌在演講中表示:TOPCon組件成為主流,700W+大勢趨。此外,她還同與會者分享了應(yīng)用i-TOPCon技術(shù)的至尊組件的可靠性分析。
    的頭像 發(fā)表于 08-02 11:46 ?558次閱讀
    天合光能:TOPCon組件<b class='flag-5'>成為主流</b>,700W+大勢<b class='flag-5'>所</b>趨

    西門子EDA創(chuàng)新解決方案確保Chiplet設(shè)計(jì)的成功應(yīng)用

    這些要求,因此,多芯片集成(如Chiplet設(shè)計(jì))成為了一種新的趨勢。 ? Chiplet設(shè)計(jì) 帶來的挑戰(zhàn)及行業(yè)解決方案
    的頭像 發(fā)表于 07-24 17:13 ?403次閱讀

    室內(nèi)精準(zhǔn)定位市場大洗牌,藍(lán)牙定位是否會成為主流

    等高精度定位技術(shù)的高速發(fā)展,給定位市場帶來新的機(jī)遇與挑戰(zhàn),甚至連室內(nèi)精準(zhǔn)定位市場也面臨著新一輪的大洗牌。廣受歡迎的藍(lán)牙定位是否會成為主流? ? ? ? 相關(guān)調(diào)查顯示,到2024年為止,
    的頭像 發(fā)表于 07-19 10:57 ?202次閱讀

    為什么碳化硅芯片能夠成為行業(yè)主流

    適合高頻應(yīng)用。現(xiàn)如今,SiC芯片已經(jīng)成為了行業(yè)的新寵。今天我們就來詳細(xì)聊聊,為什么碳化硅芯片能夠成為主流。01碳化硅芯片之所以能夠
    的頭像 發(fā)表于 03-25 15:52 ?494次閱讀
    為什么碳化硅<b class='flag-5'>芯片</b>能夠<b class='flag-5'>成為</b>行業(yè)<b class='flag-5'>主流</b>

    芯片新戰(zhàn)場,EDA如何擁抱新挑戰(zhàn)?

    芯片是科技發(fā)展的核心關(guān)鍵和技術(shù)底座。當(dāng)下RISC-V、Chiplet、AI、汽車電子等成為該行業(yè)的高頻詞。這兩年的半導(dǎo)體行業(yè),皆圍繞著這幾個技術(shù)
    的頭像 發(fā)表于 03-23 08:22 ?599次閱讀
    <b class='flag-5'>芯片</b>新戰(zhàn)場,EDA如何擁抱新<b class='flag-5'>挑戰(zhàn)</b>?

    什么是Chiplet技術(shù)

    什么是Chiplet技術(shù)?Chiplet技術(shù)是一種在半導(dǎo)體設(shè)計(jì)和制造中將大型芯片的不同功能分解并分散實(shí)現(xiàn)在多個較小和專用的
    的頭像 發(fā)表于 01-25 10:43 ?1437次閱讀
    什么是<b class='flag-5'>Chiplet</b><b class='flag-5'>技術(shù)</b>?

    Chiplet技術(shù)對英特爾和臺積電有哪些影響呢?

    Chiplet,又稱芯片堆疊,是一種模塊化的半導(dǎo)體設(shè)計(jì)和制造方法。由于集成電路(IC)設(shè)計(jì)的復(fù)雜性不斷增加、摩爾定律的挑戰(zhàn)以及多樣化的應(yīng)用需求,Chiplet
    的頭像 發(fā)表于 01-23 10:49 ?717次閱讀
    <b class='flag-5'>Chiplet</b><b class='flag-5'>技術(shù)</b>對英特爾和臺積電有哪些影響呢?

    Chiplet成大芯片設(shè)計(jì)主流方式,開啟IP復(fù)用新模式

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)Chiplet又稱“小芯片”或“芯?!?,它是將一個功能豐富且面積較大的芯片裸片(die)拆分成多個芯粒(chiplet)。
    的頭像 發(fā)表于 01-12 00:55 ?1835次閱讀

    什么是Chiplet技術(shù)?Chiplet技術(shù)有哪些優(yōu)缺點(diǎn)?

    Chiplet技術(shù)是一種將集成電路設(shè)計(jì)和制造的方法,其中一個芯片被分割成多個較小的獨(dú)立單元,這些單元通常被稱為“chiplets”。每個chiplet可以包含特定的功能塊、處理器核心、
    的頭像 發(fā)表于 01-08 09:22 ?4421次閱讀

    微波GaN HEMT 技術(shù)面臨挑戰(zhàn)

    報(bào)告內(nèi)容包含: 微帶WBG MMIC工藝 GaN HEMT 結(jié)構(gòu)的生長 GaN HEMT 技術(shù)面臨挑戰(zhàn)
    發(fā)表于 12-14 11:06 ?313次閱讀
    微波GaN HEMT <b class='flag-5'>技術(shù)</b><b class='flag-5'>面臨</b>的<b class='flag-5'>挑戰(zhàn)</b>

    燧原科技和芯礪智能發(fā)布Chiplet高效NPU聯(lián)合計(jì)算架構(gòu)

    伴隨著AI大模型時(shí)代的來臨,全球算力需求呈現(xiàn)出旺盛增長態(tài)勢。在摩爾定律放緩背景下,傳統(tǒng)單一芯片模式已無法準(zhǔn)確應(yīng)對日益復(fù)雜多元的算法和應(yīng)用需求。而高性能的Chiplet芯片作為解決此難題的關(guān)鍵方案正逐漸
    的頭像 發(fā)表于 12-08 11:03 ?1170次閱讀
    燧原科技和芯礪智能發(fā)布<b class='flag-5'>Chiplet</b>高效NPU聯(lián)合計(jì)算架構(gòu)

    先進(jìn)封裝 Chiplet 技術(shù)與 AI 芯片發(fā)展

    、主流技術(shù)和應(yīng)用場景,以及面臨挑戰(zhàn)和問題。進(jìn)而提出采用Chiplet技術(shù),將不同的功能模塊獨(dú)立
    的頭像 發(fā)表于 12-08 10:28 ?557次閱讀
    先進(jìn)封裝 <b class='flag-5'>Chiplet</b> <b class='flag-5'>技術(shù)</b>與 AI <b class='flag-5'>芯片</b>發(fā)展

    互聯(lián)與chiplet,技術(shù)與生態(tài)同行

    作為近十年來半導(dǎo)體行業(yè)最火爆、影響最深遠(yuǎn)的技術(shù)Chiplet 在本質(zhì)上是一種互聯(lián)方式。在微觀層面,當(dāng)開發(fā)人員將大芯片分割為多個芯粒單元后,假如不能有效的連接起來,Chiplet 也就
    的頭像 發(fā)表于 11-25 10:10 ?801次閱讀

    Chiplet主流封裝技術(shù)都有哪些?

    Chiplet主流封裝技術(shù)都有哪些?? 隨著處理器和芯片設(shè)計(jì)的發(fā)展,芯片的封裝技術(shù)也在不斷地更新
    的頭像 發(fā)表于 09-28 16:41 ?1742次閱讀