0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

數(shù)字IC設(shè)計(jì)中的ECO是什么?

ruikundianzi ? 來(lái)源:IP與SoC設(shè)計(jì) ? 作者:IP與SoC設(shè)計(jì) ? 2022-12-21 14:10 ? 次閱讀

如標(biāo)題所寫,我們今天聊一聊IC設(shè)計(jì)種的ECO。在展開關(guān)于ECO的概念之前,我們先大致捋下數(shù)字IC設(shè)計(jì)的流程,有助于我們后面的討論。

數(shù)字IC設(shè)計(jì)流程簡(jiǎn)述

1、確定項(xiàng)目需求

根據(jù)市場(chǎng)或者芯片功能要求,設(shè)計(jì)芯片的spec,得到可行的芯片設(shè)計(jì)方案。

2、系統(tǒng)級(jí)設(shè)計(jì)

用系統(tǒng)建模語(yǔ)言對(duì)各模塊進(jìn)行描述

3、前端設(shè)計(jì)

RTL設(shè)計(jì)、功能仿真、硬件原型驗(yàn)證、電路綜合、DFT、STA

4、后端設(shè)計(jì)

版圖設(shè)計(jì)、物理驗(yàn)證、后仿真

26fffcb6-80ed-11ed-8abf-dac502259ad0.png

在復(fù)雜的設(shè)計(jì)流程中,bug是難以避免的。對(duì)于芯片設(shè)計(jì)而言,bug自然是越早發(fā)現(xiàn)越好。但是仿真驗(yàn)證差不多,進(jìn)入RTL freeze階段后,一旦發(fā)現(xiàn)新的bug,就變得有些麻煩。

因?yàn)镽TL freeze前,你可以通過(guò)修改RTL來(lái)更正你發(fā)現(xiàn)的bug。然而RTL freeze之后,后端人員做好了floorplan,或者已經(jīng)開始布局布線,這個(gè)時(shí)候再去重新做一遍,既耗時(shí)耗力,又會(huì)惹怒后端。這顯然不是好的選擇。

如果這個(gè)時(shí)候即將tapeout,甚至已經(jīng)tapeout,根本就沒(méi)有機(jī)會(huì)修改RTL了。

這個(gè)時(shí)候,我們就需要ECO,來(lái)修正我們的失誤了。

什么是ECO?

ECO,即Engineering Change Order的縮寫,指工程改變命令。

什么意思呢?簡(jiǎn)單來(lái)說(shuō)就是手動(dòng)修改集成電路的過(guò)程,換句話說(shuō),就是直接手動(dòng)修改netlist。

一般應(yīng)用于數(shù)字芯片版圖設(shè)計(jì)。

對(duì)于數(shù)字IC設(shè)計(jì)而言,ECO這一步實(shí)際上是正常設(shè)計(jì)流程的一個(gè)例外。它是對(duì)設(shè)計(jì)的layout進(jìn)行局部的小范圍的修改和重新布線,而不影響到設(shè)計(jì)的其它部分的布局布線,所以其它部分的時(shí)序信息沒(méi)有改變。

272f5d08-80ed-11ed-8abf-dac502259ad0.jpg

根據(jù)功能的不同,ECO可以分為功能改變和非功能改變。功能改變是指由于來(lái)自客戶對(duì)設(shè)計(jì)的追加需求(spec改變)或者設(shè)計(jì)的最后階段發(fā)現(xiàn)芯片存在 bug 的情況下進(jìn)行的 ECO;而非功能改變則是為了在不改變 RTL 網(wǎng)表的基礎(chǔ)上修復(fù)部分時(shí)序以及串?dāng)_等問(wèn)題而做的 ECO。

說(shuō)到底,ECO的目的就是省錢省時(shí)間。

那么在不同階段,進(jìn)行ECO,有什么樣的區(qū)別呢?

在階段上,數(shù)字IC設(shè)計(jì)中的ECO大體可以分為:tapeout前的ECO,tapeout過(guò)程的ECO,tapeout后的ECO。

Tapeout前的ECO

在RTL freeze后,tapeout前這一階段,RTL已經(jīng)沒(méi)法修改,但是好歹也沒(méi)有進(jìn)入tapeout,還有補(bǔ)救的機(jī)會(huì)。

此時(shí)數(shù)字前端負(fù)責(zé)寫coding的工程師需要在final RTL的基礎(chǔ)上,通過(guò)寫ECO腳本的方式來(lái)實(shí)現(xiàn)功能上的ECO。

ECO代價(jià):時(shí)間成本,相對(duì)較小

Tapeout過(guò)程中的ECO

當(dāng)數(shù)字后端實(shí)現(xiàn)后的design,timing已經(jīng)符合signoff標(biāo)準(zhǔn),DRC已經(jīng)clean,LVS已經(jīng)pass,IR drop,MVRC,F(xiàn)ormality,DRCPLUS等都已經(jīng)pass。

但是,數(shù)字前端設(shè)計(jì)工程師還沒(méi)來(lái)得及做完大部分case的后仿,而且芯片又面臨著Timing-TO-Market的壓力。此時(shí),進(jìn)入tapeout階段。

為什么不給自己留更多余地呢?因?yàn)閒oundary會(huì)先做base layer的加工。只要后期仿真發(fā)現(xiàn)的問(wèn)題,不需要再添加額外的cell,就不耽誤之前的tapeout(此處有點(diǎn)像流水線)。即使發(fā)現(xiàn)需要新加幾個(gè)cell,這個(gè)時(shí)候仍然可以通過(guò)替換后端實(shí)現(xiàn)過(guò)程中所加的ECO cell或者spare cell來(lái)實(shí)現(xiàn)。

ECO代價(jià):時(shí)間成本較大

Tapeout后的ECO

當(dāng)芯片已經(jīng)tapeout回來(lái),我們?cè)跍y(cè)試過(guò)程中卻發(fā)現(xiàn)了必須修復(fù)的bug。這個(gè)時(shí)候做ECO的代價(jià)相對(duì)前面兩種,就要大很多。

改動(dòng)少的可能僅需要改幾層Metal layer,改動(dòng)大的話可能需要?jiǎng)邮畮讓覯etal layer,甚至重新流片。在此階段,前端設(shè)計(jì)工程師需要出具ECO方案,同時(shí)讓后端工程師進(jìn)行評(píng)估,主要評(píng)估需要改動(dòng)的層數(shù),timing 是否能快速收斂等方面的風(fēng)險(xiǎn)。

在一次次確認(rèn)后,敲定方案,進(jìn)行ECO。

ECO代價(jià):時(shí)間與金錢成本巨大

由此可見(jiàn),即使ECO能夠亡羊補(bǔ)牢,但是為了節(jié)省更多的時(shí)間和金錢成本,還是盡早發(fā)現(xiàn)問(wèn)題,盡早解決吧。

關(guān)于ECO的分類:

常見(jiàn)的ECO可以分為pre mask ECO和post mask ECO,也就是任何layer都可以動(dòng)到的ECO和只修改metal layer的ECO。

兩者的區(qū)別在于,pre mask ECO的晶體管和布線層都還沒(méi)有開始做出mask,此時(shí)可以往netlist里面添加cell。而post mask ECO的晶體管層已經(jīng)開始進(jìn)行加工了,但是布線層還沒(méi)有加工,還能修改,可以通過(guò)ECO改變各種已有cell的連線關(guān)系,但是不能添加新的cell,有一定局限。

換句話說(shuō),從freeze到tapeout之間的ECO叫pre mask ECO;tapeout之后,已經(jīng)加工完芯片的晶體管,但是還沒(méi)有做晶體管連線期間的ECO叫做post mask ECO。

Pre mask ECO:

Pre mask ECO比Post mask ECO要靈活得多。在tapeout之前,如果發(fā)現(xiàn)有任何需要修改的地方,都可以用這種方法。它可以改成百上千個(gè)單元。該操作主要是針對(duì)靜態(tài)時(shí)序分析和后仿真中出現(xiàn)的問(wèn)題,對(duì)電路的網(wǎng)表直接進(jìn)行修改,待網(wǎng)表修改完畢之后反饋到PR工具中對(duì)標(biāo)準(zhǔn)單元的布局和連線進(jìn)行小范圍的改動(dòng)。當(dāng)然,直接對(duì)網(wǎng)表進(jìn)行修改是存在風(fēng)險(xiǎn)的,所以之后一定要進(jìn)行形式驗(yàn)證(formal verification),確保功能實(shí)現(xiàn)。

Post mask ECO:

Post mask ECO是利用預(yù)先留好的備用單元(Spare Cell),做的邏輯修改。如果后期發(fā)現(xiàn)Timing存在問(wèn)題(或者想小動(dòng)Function),可以利用附近的Spare Cell搭配上層金屬連線來(lái)修改電路結(jié)構(gòu)。比起Pre mask ECO,這種ECO受限于Spare Cell的位置,所以它的修改規(guī)模十分有限。

27c21a9e-80ed-11ed-8abf-dac502259ad0.png

Spare Cell:

Foundry提供一種服務(wù),允許客戶在wafer加工到poly以及M1層的時(shí)候,讓大部分wafer暫時(shí)停止加工,而少量wafer繼續(xù)加工直至完成。之后可以對(duì)這些完成了的wafer上的die進(jìn)行測(cè)試,如果發(fā)現(xiàn)存在功能或者時(shí)序上的問(wèn)題,那么可以通過(guò)利用那些預(yù)布在die上的spare cell來(lái)解決。

由于絕大部分的金屬層都沒(méi)有加工,因此在不修改標(biāo)準(zhǔn)單元布局的情況下,只用改動(dòng)幾層金屬的mask并利用spare cell去修復(fù)這些問(wèn)題。如此一來(lái),也大大降低了流片的風(fēng)險(xiǎn)。而Post mask ECO則提供了一種根據(jù)silicon測(cè)試結(jié)果進(jìn)行Debug的方法。

27c21a9e-80ed-11ed-8abf-dac502259ad0.png

Post mask ECO 可行的前提是設(shè)計(jì)里有足夠的可供新功能實(shí)現(xiàn)的cell, 如Spare cell, Freed cell, GA cell。

Freed cell,這些cell原本服務(wù)于原始的邏輯功能,但是因?yàn)檫壿嫻δ芨模会尫懦鰜?lái),既然已被釋放故可以用于來(lái)實(shí)現(xiàn)新的功能。GA cell,是內(nèi)部晶體管沒(méi)有鏈接的cell,是可以被“編程”的cell,在做ECO 時(shí),通常用最底層金屬如M1 將GA cell 內(nèi)部的晶體管鏈接起來(lái),以實(shí)現(xiàn)對(duì)應(yīng)的邏輯功能,如:與或非、選擇器、寄存器等。

而Post mask ECO的修復(fù)則受制于這些cell的位置,可以說(shuō)是不太靈活了。

27e2cb04-80ed-11ed-8abf-dac502259ad0.png

從邏輯和物理來(lái)看,ECO又可以分為Logic ECO和Physical ECO。Logic ECO是對(duì)網(wǎng)表的邏輯功能的修改。在芯片設(shè)計(jì)的后期階段,前端工程師可能會(huì)發(fā)現(xiàn)設(shè)計(jì)上的某些bug,進(jìn)而需要對(duì)電路做修改,而此時(shí)的schedule已經(jīng)不允許進(jìn)行重新綜合,因此會(huì)選擇在PR的網(wǎng)表上進(jìn)行邏輯修改,一般情況是會(huì)增加一些邏輯或者將某些邏輯的net重新連接;而Physical ECO主要是針對(duì)PR工具無(wú)法完全修復(fù)的問(wèn)題進(jìn)行手動(dòng)修正。一般包括Timing ECO,drc fix等。

ECO的實(shí)際運(yùn)用與技巧

對(duì)于版圖工程師來(lái)說(shuō),經(jīng)常會(huì)碰到一些function ECO的需求:

28553fea-80ed-11ed-8abf-dac502259ad0.png

從上圖可以看到,為了保證數(shù)據(jù)庫(kù)有優(yōu)先級(jí)的收斂,最后的timing ECO會(huì)分為幾個(gè)主要步驟

·功能模式的時(shí)序修復(fù):function mode

·存儲(chǔ)器自測(cè)模式的時(shí)序修復(fù):mbist mode

·其他測(cè)試模式的時(shí)序修復(fù):test mode

·芯片接口時(shí)序修復(fù):IO mode

功能模式的重要性、工作量和難度都是最大的,需要盡早修復(fù),然后是其他的模式。整個(gè)流程基本上是按照步驟和優(yōu)先級(jí)完成整個(gè)芯片的時(shí)序修復(fù)的。

改變功能的ECO被稱之為function ECO,但是實(shí)際上,這種ECO可能是針對(duì)真正的function mode的,也有可能是針對(duì)mbist 邏輯的,或者有可能是針對(duì)at-speed test mode的。

由于function ECO會(huì)引起潛在的timing arc的變化,因此帶入function ECO的時(shí)間點(diǎn)是有講究的。一般來(lái)講,只會(huì)在一種模式的timing修復(fù)告一段落的時(shí)候,才會(huì)帶入這個(gè)模式的function ECO。

288226ea-80ed-11ed-8abf-dac502259ad0.png

假如在時(shí)間節(jié)點(diǎn)Pre-B,前端準(zhǔn)備好了一個(gè)比較大的function ECO,這個(gè)ECO是給mbist服務(wù)的。通常需要先驗(yàn)證這個(gè)腳本的正確性,如果腳本本身沒(méi)問(wèn)題,在這個(gè)Pre-B的時(shí)候并不帶入,因?yàn)檫@個(gè)時(shí)候整個(gè)mbist的時(shí)序還不夠穩(wěn)定。

等到了Pre-C的時(shí)間節(jié)點(diǎn),mbist的時(shí)序修復(fù)基本完成的階段,這時(shí)可以代入這個(gè)ECO。理論上講,新出來(lái)的timing violation都是由于這個(gè)腳本引起的。

增量設(shè)計(jì)工作模式,是ECO階段的重重之重,任何違背增量設(shè)計(jì)方案的舉動(dòng),都會(huì)造成局部損耗,甚至更糟的結(jié)果。

功能ECO的腳本生成的探究和技巧

后端一般會(huì)在最終layout的節(jié)點(diǎn),給前端分享最終layout版本的網(wǎng)表。一般為了閱讀方便,后端都是給前端一個(gè)不帶PG信息的netlist。前端同學(xué)在完善數(shù)據(jù)庫(kù)的過(guò)程中,同時(shí)也會(huì)對(duì)各種問(wèn)題進(jìn)行評(píng)估,最終給出解決方案:

·軟件改動(dòng)

·約束用戶行為

·硬件改動(dòng)

如果有任何需要在硬件方面做的功能修改,前端會(huì)先保證RTL修改、驗(yàn)證完成后,對(duì)相應(yīng)的final layout的網(wǎng)表進(jìn)行修改。

綜上所述,一個(gè)function ECO的誕生過(guò)程大抵如下:

28a15f1a-80ed-11ed-8abf-dac502259ad0.png

前端主要關(guān)注功能,后端主要關(guān)注實(shí)現(xiàn),對(duì)于下面的幾個(gè)主題的關(guān)注度,這里展示一下:

28c37046-80ed-11ed-8abf-dac502259ad0.png

前端基于final layout的網(wǎng)表,改出來(lái)一版帶function ECO的功能網(wǎng)表,這個(gè)流程基本就算大功告成了。

ECO版圖實(shí)現(xiàn)的技巧和經(jīng)驗(yàn)

在ECO中,版圖的實(shí)現(xiàn)是非常重要的步驟。是否能完成STA的腳本期望,是數(shù)據(jù)庫(kù)能否走向收斂的關(guān)鍵點(diǎn)。一般的STA對(duì)應(yīng)的ECO和相應(yīng)的修復(fù)方法如下:

28e1dd88-80ed-11ed-8abf-dac502259ad0.png

ECO的物理實(shí)現(xiàn)就是兩種情形

·size_cell

·add buffer

這里邊最會(huì)產(chǎn)生的影響其實(shí)是面積和器件的位置變動(dòng)(dis-placement)

器件的位置變動(dòng)帶來(lái)的影響都可能導(dǎo)致ECO無(wú)法如期進(jìn)行,因?yàn)樵袛?shù)據(jù)庫(kù)的cell的放置被調(diào)整,之前的繞線需要做相應(yīng)的調(diào)整,同時(shí)帶來(lái)更多的timing/驅(qū)動(dòng)能力的問(wèn)題,這樣就會(huì)給數(shù)據(jù)庫(kù)帶來(lái)不期望的抖動(dòng)。

為了盡可能保證原有數(shù)據(jù)庫(kù)的狀態(tài),這里引入一個(gè)新名詞:Minimal Physical Impact Flow(MPI)。

28fb3ad0-80ed-11ed-8abf-dac502259ad0.png

較小的dis-placement帶來(lái)更為穩(wěn)定的版圖數(shù)據(jù),繞線的挑戰(zhàn)也比較小,這是MPI的核心思想。

ECO收尾階段的風(fēng)險(xiǎn)和注意點(diǎn)

在ECO收尾階段,所有決策和行動(dòng)都需要慎重,否則出了問(wèn)題就叫苦不迭了。

先說(shuō)結(jié)論,兼顧metal fill,MCMM以及VT cell的靈活使用,是ECO后期成功收斂的關(guān)鍵要素。

MCMM,全稱為:multi_corner和multi_mode,而multi_corner(PVT):process/voltage/tmperature。

multi_mode:function/scan_shift/scan_capture。

看到它的全稱,想必你就明白它的重要性了。

至于metal fill,先進(jìn)工藝是需要fill的支持,來(lái)保證流片的物理需求,fill是基于繞線和布局的,如果繞線或者布局改變了,就需要重新跑fill。所以在先進(jìn)工藝,一定不能忽略fill對(duì)timing的影響,tapeout之前,一定要保證fill的信息完全和真實(shí)的數(shù)據(jù)庫(kù)匹配,這樣跑出來(lái)的timing才完整可信。

ECO的時(shí)序信息通常是增量示的,除非你改變了繞線。這是需要在ECO后期階段牢記的一點(diǎn)。

對(duì)于一個(gè)數(shù)據(jù)庫(kù),經(jīng)常會(huì)遇到在接近TO的ECO的迭代中,會(huì)冒出一些和修復(fù)timing沒(méi)有關(guān)系的微小的setup/hold violation。這個(gè)大多是由于繞線的細(xì)微改變,而導(dǎo)致的時(shí)序變化。這個(gè)時(shí)候,VT cell就會(huì)派上用場(chǎng)。

時(shí)間是TO前最值錢的,使用VT cell進(jìn)行ECO,最大的方便時(shí)省略了ECO 繞線、寄生參數(shù)的抽取和STA的re-run。這三個(gè)步驟的時(shí)間是非常長(zhǎng)的。有了VT cell的幫忙,這些時(shí)間統(tǒng)統(tǒng)可以省略。

經(jīng)歷了這么一系列流程與注意事項(xiàng),我們終于可以完成ECO,確保tapeout順利,獲得一塊good chip。

以上,經(jīng)過(guò)筆者粗淺的總結(jié)和整合,將ECO相關(guān)的知識(shí)點(diǎn)與大家分享。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • IC設(shè)計(jì)
    +關(guān)注

    關(guān)注

    37

    文章

    1287

    瀏覽量

    103438
  • ECO
    ECO
    +關(guān)注

    關(guān)注

    0

    文章

    51

    瀏覽量

    14817

原文標(biāo)題:科普:數(shù)字IC設(shè)計(jì)中的ECO是什么?

文章出處:【微信號(hào):IP與SoC設(shè)計(jì),微信公眾號(hào):IP與SoC設(shè)計(jì)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    在CYT2CL配置相應(yīng)的PLL寄存器,如何確認(rèn)PLL配置后是否按預(yù)期工作?

    我正在通過(guò)在 CYT2CL 配置相應(yīng)的 PLL 寄存器,將 16Mhz 的 ECO 設(shè)置為 160Mhz。 我看到端口 0 上的 ECO_IN 和 ECO_OUT 引腳默認(rèn)配置為高阻
    發(fā)表于 05-20 07:07

    適用于50-A+應(yīng)用的雙相ECO-MODE?降壓電源管理IC TPS51727數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《適用于50-A+應(yīng)用的雙相ECO-MODE?降壓電源管理IC TPS51727數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 04-22 10:07 ?0次下載
    適用于50-A+應(yīng)用的雙相<b class='flag-5'>ECO</b>-MODE?降壓電源管理<b class='flag-5'>IC</b> TPS51727數(shù)據(jù)表

    半導(dǎo)體IC設(shè)計(jì)是什么?IC設(shè)計(jì)和芯片設(shè)計(jì)區(qū)別

    的設(shè)計(jì)過(guò)程。通常,半導(dǎo)體IC設(shè)計(jì)涉及到多個(gè)子領(lǐng)域,包括數(shù)字電路邏輯設(shè)計(jì)、模擬電路設(shè)計(jì)、射頻集成電路設(shè)計(jì)、功率管理及處理器設(shè)計(jì)等。在半導(dǎo)體IC設(shè)計(jì),設(shè)計(jì)人員需要使用計(jì)算
    的頭像 發(fā)表于 04-03 08:26 ?1242次閱讀
    半導(dǎo)體<b class='flag-5'>IC</b>設(shè)計(jì)是什么?<b class='flag-5'>IC</b>設(shè)計(jì)和芯片設(shè)計(jì)區(qū)別

    fpga和數(shù)字ic區(qū)別 fpga和plc區(qū)別

    fpga和數(shù)字ic區(qū)別 FPGA(現(xiàn)場(chǎng)可編程邏輯門陣列)和數(shù)字IC(集成電路)在設(shè)計(jì)、功能、應(yīng)用等方面存在顯著的區(qū)別。 FPGA和數(shù)字
    的頭像 發(fā)表于 03-14 18:08 ?1987次閱讀

    分享一種大型SOC設(shè)計(jì)功能ECO加速的解決方案

    大型SOC項(xiàng)目的綜合非常耗時(shí)間,常常花費(fèi)好幾天。當(dāng)需要做功能ECO時(shí),代碼的改動(dòng)限定在某些子模塊里,設(shè)計(jì)人員并不想重跑一次完整的綜合,這種方法縮短了一輪ECO的時(shí)間,保證了項(xiàng)目進(jìn)度。
    的頭像 發(fā)表于 03-11 10:41 ?317次閱讀
    分享一種大型SOC設(shè)計(jì)<b class='flag-5'>中</b>功能<b class='flag-5'>ECO</b>加速的解決方案

    數(shù)字IC設(shè)計(jì)入門經(jīng)典書籍合集推薦

    本文所列書籍都面向數(shù)字集成電路方向,其他方向,諸如模擬集成電路、射頻IC、功率器件、工藝、器件等,均未涉及。將從理論基礎(chǔ)、晶體管級(jí)電路、系統(tǒng)級(jí)電路、物理實(shí)現(xiàn)、Verilog HDL 、FPGA、處理器設(shè)計(jì)、數(shù)字
    的頭像 發(fā)表于 03-07 13:48 ?814次閱讀

    什么是鎖存器?數(shù)字IC設(shè)計(jì)為什么要避免鎖存器?

    數(shù)字IC設(shè)計(jì)里,常會(huì)出現(xiàn)鎖存器,D觸發(fā)器和寄存器,很多人(比如我)老傻傻分不清,搞不懂他們的區(qū)別是什么。
    的頭像 發(fā)表于 02-17 15:04 ?1605次閱讀
    什么是鎖存器?<b class='flag-5'>數(shù)字</b><b class='flag-5'>IC</b>設(shè)計(jì)<b class='flag-5'>中</b>為什么要避免鎖存器?

    請(qǐng)問(wèn)psoc6_cy8c6247bzi-d54_ECO有什么特點(diǎn)?

    如圖所示,單片機(jī)需要兩個(gè)晶體(WCO/ECO)。 WCO 支持看門狗和 RTC 功能。 我們想知道 ECO 支持哪些功能? 如果我們不使用這個(gè)功能,我們就不需要 ECO Crystal 了,對(duì)吧?
    發(fā)表于 01-26 07:30

    從DeepSleep模式過(guò)渡到活動(dòng)模式時(shí),IMO和ECO時(shí)鐘在喚醒過(guò)程是如何運(yùn)行的呢?

    我正在使用 CYT2B95。 我在主動(dòng)模式下使用 ECO 作為 FLL/PLL 參考時(shí)鐘。 從 DeepSleep 模式過(guò)渡到活動(dòng)模式時(shí),IMO 和 ECO 時(shí)鐘在喚醒過(guò)程是如何運(yùn)行的? 問(wèn)題 1
    發(fā)表于 01-24 07:52

    ModusToolbox?為什么無(wú)法設(shè)置PSoC4S ECO?

    ? : Version 3.1.0 設(shè)備配置器:版本 4.10 我們?cè)O(shè)置了設(shè)備配置器的ECO設(shè)置,如下圖所示,當(dāng)我們保存時(shí),出現(xiàn)錯(cuò)誤。 頻率:24.000 MHz 精度:+/-50 ppm
    發(fā)表于 01-18 08:35

    請(qǐng)問(wèn)如何將ECO輸出分配給PSoC6的GPIO?

    如何將ECO輸出分配給PSoC6的GPIO
    發(fā)表于 01-16 07:56

    數(shù)字IC與模擬IC的架構(gòu)差異

    如今的芯片大多數(shù)都同時(shí)具有數(shù)字模塊和模擬模塊,因此芯片到底歸屬為哪類產(chǎn)品是沒(méi)有絕對(duì)標(biāo)準(zhǔn)的,通常會(huì)根據(jù)芯片的核心功能來(lái)區(qū)分。在數(shù)?;旌闲酒膶?shí)際工作,數(shù)字IC與模擬
    發(fā)表于 12-20 11:29 ?557次閱讀
    <b class='flag-5'>數(shù)字</b><b class='flag-5'>IC</b>與模擬<b class='flag-5'>IC</b>的架構(gòu)差異

    MIDIMASTER ECO為什么找不到設(shè)置電機(jī)正傳和反轉(zhuǎn)的地方?

    MIDIMASTER ECO為什么找不到設(shè)置電機(jī)正傳和反轉(zhuǎn)的地方
    發(fā)表于 11-15 07:29

    數(shù)字ic測(cè)試系統(tǒng)有什么特點(diǎn)?如何助力車載mcu芯片測(cè)試?

    數(shù)字ic測(cè)試系統(tǒng)有什么特點(diǎn)?如何助力車載mcu芯片測(cè)試? 數(shù)字IC測(cè)試系統(tǒng)是用于評(píng)估和驗(yàn)證集成電路(IC)性能的設(shè)備。它們?cè)陔娮有袠I(yè)
    的頭像 發(fā)表于 11-10 15:29 ?531次閱讀

    ic測(cè)試是什么意思

    。 根據(jù)器件類型,IC測(cè)試可以分為數(shù)字電路測(cè)試、模擬電路測(cè)試和混合電路測(cè)試。 數(shù)字電路測(cè)試是IC測(cè)試的基礎(chǔ),除少數(shù)純模擬IC如運(yùn)算放大器、電
    的頭像 發(fā)表于 10-30 11:16 ?2187次閱讀
    <b class='flag-5'>ic</b>測(cè)試是什么意思