0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

寄生電感的優(yōu)化

江師大電信小希 ? 來源:江師大電信小希 ? 作者:江師大電信小希 ? 2022-12-28 18:05 ? 次閱讀

在實際電路中,寄生電感最主要的來源是PCB上的走線以及過孔,PCB板上的走線長度越長,過孔的深度越大,寄生電感就越大。

輸入端走線優(yōu)化

要減少通電瞬間,寄生電感對輸入電容上電壓的影響,就需要降低電路中寄生電感的感值,最有效的方法就是減少從電路輸入端到輸入電容的走線長度,當(dāng)從輸入端到輸入電容之間必須使用過孔時,我們可以選擇厚度較薄的PCB板,減少過孔的深度,同時多打過孔,使寄生電感并聯(lián)從而降低輸入端到電容之間的電感值。

另外在對電路通電前,要預(yù)先檢查輸入電容上的電壓是否有異常的高壓,如果發(fā)現(xiàn)電壓過高則需要繼續(xù)通過上面的方法進行優(yōu)化。

芯片端的電路走線優(yōu)化

從之前LP6451的分析中可以看到,寄生電感LG1和LG2產(chǎn)生的感應(yīng)電壓對Buck控制芯片的影響最大,因此在實際電路中,我們希望LG1和LG2越小越好,這也就是我們常說的,輸入電容要盡可能的靠近控制芯片,并且從輸入電容到芯片相應(yīng)引腳之間的走線最好在同一層,而且越短越好的原因。圖1是LP6451的建議走線圖,輸入電容CIN需要盡可能的靠近芯片的VIN和GND引腳。

pYYBAGOsFP2APMiUAABHQgS-Ouw305.png

圖1:建議Layout 打線圖

poYBAGOsFP6AbtdEAAEXy3lScQk666.png

圖2:LP6451 Layout 布線圖

而圖2為LP6451 Demo Board的實際Layout的走線圖,其中輸入電容C2和C3(即圖1中的CIN)盡量靠近控制芯片LP6451,輸入電容的正極和地線也都采用鋪銅的方式在TOP層分別與芯片的VIN和GND引腳連接,這樣能盡可以的減少寄生電感,從而降低寄生電感對電路的影響。

pYYBAGOsFP-ATBFoAADnnhOkHkE832.png

圖3:LP6451 工作波形

圖3為LP6451 Demo Board的實際工作波形,輸入電壓為12VDC,輸出負(fù)載為5V/3A,采用優(yōu)化的Layout走線圖后,Demo Board在滿載工作時測試LP6451的SW引腳,從波形上看沒有任何毛刺,電路工作狀態(tài)十分良好。

總結(jié)

這里我們介紹了開關(guān)電源電路中,寄生電感的來源,與哪些因素有關(guān),寄生電感對電路的影響以及如何采用優(yōu)化Layout的方法來降低電路中寄生電感。因為寄生電感并不(找元器件現(xiàn)貨上唯樣商城)是工程師們在開發(fā)電源時專門設(shè)計的,所以很多時候寄生電感造成的不良影響往往就被忽略了,希望通過這三期文章介紹,能讓大家對寄生電感有更多更深入的認(rèn)識,在設(shè)計電源的初期就能引起重視,做到防患于未然。

審核編輯黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    450

    文章

    49636

    瀏覽量

    417141
  • 電感
    +關(guān)注

    關(guān)注

    52

    文章

    6006

    瀏覽量

    101722
收藏 人收藏

    評論

    相關(guān)推薦

    系統(tǒng)寄生參數(shù)對SiC器件開關(guān)的影響分析

    *本論文摘要由PCIM官方授權(quán)發(fā)布/摘要/本文分析了系統(tǒng)寄生參數(shù)對SiC(碳化硅)器件使用的影響。本文還研究了SiCMOS開關(guān)開通時的過流機理,以及開通電流振蕩的原因。除了寄生電感對功率器件電壓應(yīng)力
    的頭像 發(fā)表于 08-30 12:24 ?170次閱讀
    系統(tǒng)<b class='flag-5'>寄生</b>參數(shù)對SiC器件開關(guān)的影響分析

    碳化硅模塊(SiC模塊/MODULE)大電流下的驅(qū)動器研究

    了驅(qū)動回路的寄生電感,優(yōu)化驅(qū)動回路布局,使得開通與關(guān)斷回路雜散電感分別降低到 6.50 nH和 5.09 nH。最后,以Cree公司的1 200 V/400 A CAB400M12XM
    發(fā)表于 05-14 09:57

    什么是寄生電感?如何計算過孔的寄生電感?

    在PCB(PrintedCircuitBoard,印刷電路板)設(shè)計中,過孔寄生電感是一個重要的考慮因素。當(dāng)電流通過PCB的過孔時,由于過孔的幾何形狀和布局,會產(chǎn)生一定的寄生電感。這種
    的頭像 發(fā)表于 03-15 08:19 ?1923次閱讀
    什么是<b class='flag-5'>寄生</b><b class='flag-5'>電感</b>?如何計算過孔的<b class='flag-5'>寄生</b><b class='flag-5'>電感</b>?

    如何測量功率回路中的雜散電感

    本文支持快捷轉(zhuǎn)載影響IGBT和SiCMOSFET在系統(tǒng)中的動態(tài)特性有兩個非常重要的參數(shù):寄生電感寄生電容。而本文主要介紹功率回路中寄生電感
    的頭像 發(fā)表于 03-07 08:13 ?653次閱讀
    如何測量功率回路中的雜散<b class='flag-5'>電感</b>

    寄生電感到底是什么?如何計算過孔的寄生電感?

    從式中可以看出:過孔的直徑對寄生電感的影響較小,而長度才是影響寄生電感的關(guān)鍵因素。所以,在設(shè)計電路板時,要盡量減小過孔的長度,以提高電路的性能。
    的頭像 發(fā)表于 02-27 14:28 ?897次閱讀

    詳解MOS管的寄生電感寄生電容

    寄生電容和寄生電感是指在電路中存在的非意圖的電容和電感元件。 它們通常是由于電路布局、線路長度、器件之間的物理距離等因素引起的。
    的頭像 發(fā)表于 02-21 09:45 ?2051次閱讀
    詳解MOS管的<b class='flag-5'>寄生</b><b class='flag-5'>電感</b>和<b class='flag-5'>寄生</b>電容

    PCB寄生電容的影響 PCB寄生電容計算 PCB寄生電容怎么消除

    寄生電容有一個通用的定義:寄生電容是存在于由絕緣體隔開的兩個導(dǎo)電結(jié)構(gòu)之間的虛擬電容(通常不需要的),是PCB布局中的一種效應(yīng),其中傳播的信號表現(xiàn)得好像就是電容,但其實并不是真正的電容。
    的頭像 發(fā)表于 01-18 15:36 ?2225次閱讀
    PCB<b class='flag-5'>寄生</b>電容的影響 PCB<b class='flag-5'>寄生</b>電容計算 PCB<b class='flag-5'>寄生</b>電容怎么消除

    錐形電感 寬帶錐形電感用途

    ,使用該模型給出了螺旋電感寬帶特性的詳細(xì)理論推導(dǎo),同時利用該模型首次對錐形螺旋電感的寬帶特性進行了直觀解釋;最后,將繞制參數(shù)對電感微波性能的影響進行分析,引入單位長度電感量參數(shù)α和
    發(fā)表于 01-15 13:21

    如何避免功率MOSFET發(fā)生寄生導(dǎo)通?

    如何避免功率MOSFET發(fā)生寄生導(dǎo)通?
    的頭像 發(fā)表于 12-06 18:22 ?884次閱讀
    如何避免功率MOSFET發(fā)生<b class='flag-5'>寄生</b>導(dǎo)通?

    寄生電感的介紹

    寄生電感的介紹
    的頭像 發(fā)表于 11-29 16:41 ?1806次閱讀
    <b class='flag-5'>寄生</b><b class='flag-5'>電感</b>的介紹

    寄生電感的影響

    寄生電感的影響
    的頭像 發(fā)表于 11-29 16:32 ?766次閱讀
    <b class='flag-5'>寄生</b><b class='flag-5'>電感</b>的影響

    MHz高頻電感分布電容建模及優(yōu)化設(shè)計方案

    本成果針對高頻電感中的分布電容問題提出了建模及優(yōu)化設(shè)計方案。探究了磁芯內(nèi)部電場分布規(guī)律及建模方法;揭示了浮空磁芯電位的求解方法,推導(dǎo)了磁芯與繞組之間、繞組內(nèi)部分布電容的解析公式;以此為基礎(chǔ)提出了高頻電感的分布電容及高頻電阻聯(lián)合
    發(fā)表于 10-30 10:44 ?482次閱讀
    MHz高頻<b class='flag-5'>電感</b>分布電容建模及<b class='flag-5'>優(yōu)化</b>設(shè)計方案

    低通濾波器設(shè)計需要考慮PCB寄生參數(shù)么?

    低通濾波器設(shè)計需要考慮PCB寄生參數(shù)么? 在進行低通濾波器設(shè)計時,需要考慮PCB的寄生參數(shù)對濾波器性能的影響。這是因為,元器件和線路之間必然存在一定的不完美性,例如電感和電容的散值、阻抗不匹配等
    的頭像 發(fā)表于 10-25 15:14 ?520次閱讀

    如何應(yīng)對電路板寄生組件對電路性能的干擾

    電路板布線所產(chǎn)生主要寄生組件分別是電阻、電容以及電感。從電路圖轉(zhuǎn)成實際電路板時,所有寄生組件都有機會干擾電路性能。當(dāng)一系統(tǒng)混合數(shù)字與模擬組件時,仔細(xì)布線是電路板成功與否關(guān)鍵。
    發(fā)表于 10-13 14:52 ?367次閱讀
    如何應(yīng)對電路板<b class='flag-5'>寄生</b>組件對電路性能的干擾

    寄生參數(shù)抽取只會StarRC不會QRC?

    寄生參數(shù)抽取 只會StarRC 不會QRC?本章節(jié)講解下QRC抽取寄生參數(shù)。
    的頭像 發(fā)表于 10-11 16:01 ?3207次閱讀
    <b class='flag-5'>寄生</b>參數(shù)抽取只會StarRC不會QRC?