0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

機(jī)器人讀取系統(tǒng)時鐘并按照十進(jìn)制顯示

機(jī)器人及PLC自動化應(yīng)用 ? 來源:機(jī)器人及PLC自動化應(yīng)用 ? 2023-01-08 16:05 ? 次閱讀

下列程序中,DB1.DBB0~DB1.DBB8分別對應(yīng)需要顯示的十進(jìn)制表示的:年/月/日/時/分/秒/毫秒/星期

96675638-86a3-11ed-bfe3-dac502259ad0.jpg

9698b8ea-86a3-11ed-bfe3-dac502259ad0.jpg

按照十進(jìn)制設(shè)置系統(tǒng)時鐘

下列程序中DB2.DBB0~DB2.DBW6分別對應(yīng)設(shè)置的十進(jìn)制地址:年/月/日/時/分/秒/毫秒,星期不需要設(shè)置。

96c481f0-86a3-11ed-bfe3-dac502259ad0.jpg

96e6e736-86a3-11ed-bfe3-dac502259ad0.jpg





審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 機(jī)器人
    +關(guān)注

    關(guān)注

    210

    文章

    27839

    瀏覽量

    204596
  • 系統(tǒng)時鐘
    +關(guān)注

    關(guān)注

    1

    文章

    30

    瀏覽量

    9247

原文標(biāo)題:讀取系統(tǒng)時鐘并按照十進(jìn)制顯示,詳細(xì)請參考上述文檔1的解釋。

文章出處:【微信號:gh_a8b121171b08,微信公眾號:機(jī)器人及PLC自動化應(yīng)用】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    請問十六進(jìn)制顯示的字符串轉(zhuǎn)十進(jìn)制顯示和正常顯示的字符串轉(zhuǎn)十進(jìn)制顯示有什么區(qū)別?

    “十六進(jìn)制顯示的字符串”轉(zhuǎn)“十進(jìn)制顯示和“正常顯示的字符串”轉(zhuǎn)“十進(jìn)制
    發(fā)表于 03-30 20:47

    LABVIEW串口收到ASCII碼,如何轉(zhuǎn)成十進(jìn)制顯示

    LABVIEW串口收到ASCII碼,如何轉(zhuǎn)成十進(jìn)制顯示。注:LABVIEW串口收到字符串,正常顯示為ASCII碼,顯示控件選擇16進(jìn)制可以
    發(fā)表于 07-14 09:45

    十進(jìn)制

    十進(jìn)制   好,那就讓我們來看看十進(jìn)制  所謂十進(jìn)制就是以10為基數(shù)的計數(shù)體制,其計數(shù)規(guī)律是逢進(jìn)一?! D1.3.1展示了十進(jìn)制的位號和
    發(fā)表于 04-06 23:46 ?2584次閱讀
    <b class='flag-5'>十進(jìn)制</b>

    十進(jìn)制和二進(jìn)制之間的轉(zhuǎn)換

    十進(jìn)制和二進(jìn)制之間的轉(zhuǎn)換   既然一個數(shù)可以用二進(jìn)制十進(jìn)制兩種不同形式來表示,那么兩著之間就必然有一定的轉(zhuǎn)換關(guān)系?! ∮?b class='flag-5'>十進(jìn)制數(shù)的一
    發(fā)表于 04-06 23:53 ?8404次閱讀
    <b class='flag-5'>十進(jìn)制</b>和二<b class='flag-5'>進(jìn)制</b>之間的轉(zhuǎn)換

    二~十進(jìn)制8421碼一二~十進(jìn)制2421碼變換電路

    二~十進(jìn)制8421碼一二~十進(jìn)制2421碼變換電路
    發(fā)表于 04-10 10:06 ?4887次閱讀
    二~<b class='flag-5'>十進(jìn)制</b>8421碼一二~<b class='flag-5'>十進(jìn)制</b>2421碼變換電路

    七段一十進(jìn)制或二~十進(jìn)制碼變換器

    七段一十進(jìn)制或二~十進(jìn)制碼變換器
    發(fā)表于 04-10 10:10 ?487次閱讀
    七段一<b class='flag-5'>十進(jìn)制</b>或二~<b class='flag-5'>十進(jìn)制</b>碼變換器

    驅(qū)動CMOS器件的十進(jìn)制一二~十進(jìn)制變換器

    驅(qū)動CMOS器件的十進(jìn)制一二~十進(jìn)制變換器
    發(fā)表于 04-10 10:10 ?475次閱讀
    驅(qū)動CMOS器件的<b class='flag-5'>十進(jìn)制</b>一二~<b class='flag-5'>十進(jìn)制</b>變換器

    消除了開關(guān)反跳干擾的十進(jìn)制一二~十進(jìn)制變換器

    消除了開關(guān)反跳干擾的十進(jìn)制一二~十進(jìn)制變換器
    發(fā)表于 04-10 10:11 ?629次閱讀
    消除了開關(guān)反跳干擾的<b class='flag-5'>十進(jìn)制</b>一二~<b class='flag-5'>十進(jìn)制</b>變換器

    十進(jìn)制計數(shù)管

    十進(jìn)制計數(shù)管      十進(jìn)制計數(shù)管是由中央的圓板狀陽極和圍繞著它放置的三十根線狀的電極組成。這些線狀電極三根一組,共組,每
    發(fā)表于 10-13 15:05 ?1668次閱讀
    <b class='flag-5'>十進(jìn)制</b>計數(shù)管

    十進(jìn)制計數(shù)器,十進(jìn)制計數(shù)器原理是什么?

    十進(jìn)制計數(shù)器,十進(jìn)制計數(shù)器原理是什么? 二進(jìn)制計數(shù)器具有電路結(jié)構(gòu)簡單、運(yùn)算方便等特點,但是日常生活中我們所接觸的大部分都是十進(jìn)制數(shù),特
    發(fā)表于 03-08 13:19 ?2.5w次閱讀

    十進(jìn)制加法器,十進(jìn)制加法器工作原理是什么?

    十進(jìn)制加法器,十進(jìn)制加法器工作原理是什么?   十進(jìn)制加法器可由BCD碼(二-十進(jìn)制碼)來設(shè)計,它可以在二進(jìn)制加法器的基礎(chǔ)上加上適當(dāng)?shù)摹?/div>
    發(fā)表于 04-13 10:58 ?1.3w次閱讀

    十進(jìn)制數(shù)的二進(jìn)制編碼

    十進(jìn)制數(shù)的二進(jìn)制編碼     在人機(jī)交互過程中,為了既滿足系統(tǒng)中使用二進(jìn)制數(shù)的要求,又適應(yīng)人們使用十進(jìn)制數(shù)
    發(fā)表于 05-02 19:04 ?9526次閱讀

    十進(jìn)制計數(shù)器/分頻器

    約翰遜MC14017B是五級十進(jìn)制計數(shù)器內(nèi)置代碼轉(zhuǎn)換器。 高速運(yùn)行和約翰遜spike-free輸出是通過使用十進(jìn)制計數(shù)器的設(shè)計。 個解碼輸出通常是低,只在適當(dāng)?shù)?b class='flag-5'>十進(jìn)制時間走高。 輸出
    發(fā)表于 04-06 09:03 ?28次下載
    <b class='flag-5'>十進(jìn)制</b>計數(shù)器/分頻器

    進(jìn)制十進(jìn)制數(shù)對照顯示實驗,十進(jìn)制,二進(jìn)制對照

    進(jìn)制十進(jìn)制數(shù)對照顯示實驗,十進(jìn)制,二進(jìn)制對照 關(guān)鍵字:CD4040,CD4511,數(shù)碼管
    的頭像 發(fā)表于 09-20 18:26 ?2669次閱讀

    基于FPGA的十進(jìn)制計數(shù)器

    本方案是一個基于 FPGA ?的十進(jìn)制計數(shù)器。共陽極 7 段顯示器上的 0 到 9 十進(jìn)制計數(shù)器,硬件在 Xilinx Spartan 6 FPGA 板上實現(xiàn)。
    發(fā)表于 12-20 14:52 ?2次下載