0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

并行端口接口為低壓系統(tǒng)供電

星星科技指導員 ? 來源:ADI ? 作者:ADI ? 2023-01-10 15:15 ? 次閱讀

SOT 降壓型 DC-DC 轉換器可有效地從并行端口“竊取”電源,同時 SIM/智能卡電平轉換集成電路IC) 完成接口。這允許并行端口為低壓邏輯供電并與之通信。同樣的技術也可以應用于USB設計。

對于便攜式傳感和數(shù)據(jù)采集應用,筆記本電腦及其并行端口(LPT)是很好的床伴。然而,為了延長電池壽命,許多微處理器和整個系統(tǒng)以低至1.8V的邏輯電平運行。LPT端口的5V輸出信號不容易支持延長電池壽命和實現(xiàn)更長數(shù)據(jù)采集時間所需的低壓邏輯。

由于微處理器或時鐘電路的動態(tài)功耗主要與電壓(P = CV2f)有關,因此在低于5V的并行端口下工作的邏輯系統(tǒng)可以大大節(jié)省功耗。圖中所示電路接受來自LPT端口的數(shù)據(jù),在2V時可提供高達100mA的電流。效率高達94%。該電路將LPT端口數(shù)據(jù)引腳上的5V邏輯電平轉換為2V,還提供ESD保護。

標有 U1 的低壓表面貼裝 IC(內置 MOSFET同步整流器的降壓型 DC-DC 轉換器)構成一個簡單高效的 2V 電源。反饋電阻R1和R2將輸出電壓設置為低至1.25 V(示例電路中的電壓設置為2V。U1 的關斷引腳直接連接到 5V LPT 控制端口的位 D1(引腳 14),允許通過軟件使能和禁用器件。

啟用時,U1 的軟啟動功能可限制浪涌電流。肖特基二極管 D1 至 D3 與 5V LPT 數(shù)據(jù)端口的引腳 5 至 9 配合使用,為轉換器供電。軟件還可輕松啟用和禁用數(shù)據(jù)端口引腳。

作為低壓SIM/智能卡電平轉換器,U2將邏輯電平從5V轉換為2V。U2 還為輸入提供 ESD 保護。低壓轉換器的輸入側工作在5V邏輯電平,由輸入電容C1在大約5V時供電。U2 的輸出側由 2V 電源供電。數(shù)據(jù)串行讀入LPT狀態(tài)端口(引腳12);時鐘 (CLK) 和片選(/CS)信號源自 LPT 數(shù)據(jù)端口和軟件。

示例數(shù)據(jù)接口由一個8位并行負載移位寄存器(U3)和一個漏極開路邏輯門(U4)組成。它讀取 U2 的 I/O 引腳并提供并行數(shù)據(jù)。PC中的軟件切換CLK和/CS線,以加載并將此并行數(shù)據(jù)轉移到程序中。C++軟件和文本配置為將移位寄存器的并行數(shù)據(jù)轉換為串行格式。但是,經(jīng)過細微修改后,可以將其配置為支持微控制器接口或串行SPI、I2C或SMBus接口。

因此,該電路可以將數(shù)據(jù)發(fā)送到SPI、I2C或SMBus串行接口,或8位并行輸出串行移位寄存器,如SN74HC164,后者的工作電壓為2V。目前市面上的許多器件都通過工作在低至1.5V的電壓來利用這些節(jié)能優(yōu)勢。

pYYBAGO9EJCAWWI9AAA4Z6wU1l4752.gif?imgver=1

圖1.為了節(jié)省功耗,該電路將筆記本電腦的5V LPT并行接口轉換為在較低電壓下工作的并行接口。

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關注

    關注

    5377

    文章

    11311

    瀏覽量

    360394
  • 轉換器
    +關注

    關注

    27

    文章

    8601

    瀏覽量

    146711
  • DC-DC
    +關注

    關注

    30

    文章

    1921

    瀏覽量

    81352
收藏 人收藏

    評論

    相關推薦

    PC并行端口怎么作為數(shù)字I/O口?

    目前,計算機中的并行接口主要作為打印機端口,接口使用的不再是36針接頭而是25針D形接頭。所謂“并行”,是指8位數(shù)據(jù)同時通過并行線進行傳送,
    發(fā)表于 03-23 07:32

    并行接口

    7.1 并行接口概述并行接口和串行接口的結構示意圖并行接口傳輸速率高,一般不要求固定格式,但不適合長距離數(shù)據(jù)傳輸7.2 可編程并行接口芯片8
    發(fā)表于 03-25 13:35 ?31次下載

    AD1847串行端口音頻編解碼器如何與并行總線接口的實例

    AD1847串行端口音頻編解碼器如何與并行總線接口的實例
    發(fā)表于 05-13 09:54 ?25次下載
    AD1847串行<b class='flag-5'>端口</b>音頻編解碼器如何與<b class='flag-5'>并行</b>總線<b class='flag-5'>接口</b>的實例

    AD1847串行端口音頻編解碼器如何與并行總線接口的實例

    AD1847串行端口音頻編解碼器如何與并行總線接口的實例
    發(fā)表于 05-15 15:13 ?27次下載
    AD1847串行<b class='flag-5'>端口</b>音頻編解碼器如何與<b class='flag-5'>并行</b>總線<b class='flag-5'>接口</b>的實例

    增強型并行端口EPP與FIFO存儲器IDT7201的接口電路

    并行端口設備開發(fā)的趨勢及特點,提出了增強型并行端口EPP擴展的方案。在介紹了先進先出(nFO)存儲器IDT7201的基本原理之后,設計了lDT7201與EPP的
    發(fā)表于 10-16 17:46 ?24次下載

    并行接口邏輯及編程應用

    并行接口邏輯及編程應用 設3個端口的地址分別為數(shù)據(jù)口378H,狀態(tài)口379H,控制
    發(fā)表于 03-10 11:59 ?753次閱讀
    <b class='flag-5'>并行接口</b>邏輯及編程應用

    并行端口工作原理

    并行端口工作原理 并行端口的基本知識
    發(fā)表于 07-27 12:16 ?3127次閱讀

    PC并行端口作為數(shù)字I/O口的應用

    本文介紹PC并行端口在單片機等控制系統(tǒng)中作為數(shù)字I/O口的應用?,F(xiàn)在常見的并口有五種:SPP型、PS/2型、EPP型、ECP型和多模式接口.
    發(fā)表于 11-23 13:47 ?7743次閱讀
    PC<b class='flag-5'>并行</b><b class='flag-5'>端口</b>作為數(shù)字I/O口的應用

    增強型并行端口EPP編程

    并行端口計算機開發(fā)人員作為用戶擴展端口使用。增強型并行端口協(xié)議從根本上改變了這一狀況,它不但
    發(fā)表于 11-23 13:54 ?2395次閱讀
    增強型<b class='flag-5'>并行</b><b class='flag-5'>端口</b>EPP編程

    并行端口接口資料

    并行端口接口設計工程中是最常用的。該端口在任何規(guī)定時間內將允許輸入達到9比特,輸出達到12比特。該端口由4條控制線,5條狀態(tài)線和8條數(shù)據(jù)線
    發(fā)表于 11-23 16:51 ?62次下載

    可編程并行接口8255

    8255是Intel公司生產(chǎn)的8位通用可編程并行輸入輸出接口芯片,獲得了廣泛的應用。8255A是一種可編程的并行I/O接口芯片、三個八位輸入/輸出
    發(fā)表于 04-17 17:20 ?12次下載
    可編程<b class='flag-5'>并行接口</b>8255

    單片機教程之并行接口P0到P3和單片機的中斷系統(tǒng)資料概述

    本文檔的詳細介紹的是單片機教程之并行接口P0到P3和單片機的中斷系統(tǒng)資料概述主要內容包括了: 1.單片機的并行接口P0~P3 PO~P3端口的功能和內部結構 PO~P3
    發(fā)表于 02-15 15:59 ?5次下載
    單片機教程之<b class='flag-5'>并行接口</b>P0到P3和單片機的中斷<b class='flag-5'>系統(tǒng)</b>資料概述

    什么是并行接口,它的工作模式有哪些

    并行接口,稱為并口。并行端口使用25針D型連接頭。所謂“并行”是指通過并行線路同時傳輸8位數(shù)據(jù),從而大大提高了數(shù)據(jù)傳輸速度,但是
    發(fā)表于 06-26 12:03 ?3495次閱讀

    并行端口接口低壓系統(tǒng)供電

    發(fā)表于 11-18 23:45 ?0次下載
    <b class='flag-5'>并行</b><b class='flag-5'>端口</b><b class='flag-5'>接口</b><b class='flag-5'>為</b><b class='flag-5'>低壓</b><b class='flag-5'>系統(tǒng)</b><b class='flag-5'>供電</b>

    高效率升壓轉換器搶奪并行端口

    FFHEX(全部高電平)時,該條件產(chǎn)生的輸入功率50mW。然后,系統(tǒng)可以使用四條雙向控制端口線和五個狀態(tài)端口輸入作為通過PC
    的頭像 發(fā)表于 02-09 15:46 ?572次閱讀
    高效率升壓轉換器搶奪<b class='flag-5'>并行</b><b class='flag-5'>端口</b>