0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Sigal-gate、Dual-gate和Triple-gate面板驅(qū)動(dòng)技術(shù)

PCBA007 ? 來(lái)源:心植桂冠 ? 2023-02-02 09:21 ? 次閱讀

我們的常規(guī)設(shè)計(jì),一片液晶面板需要兩種DDIC

源極驅(qū)動(dòng)芯片(source driver IC),驅(qū)動(dòng)面板X(qián)軸上的信號(hào)

柵極驅(qū)動(dòng)芯片(gate driver IC),驅(qū)動(dòng)面板Y軸上的信號(hào)

eef28566-a28c-11ed-bfe3-dac502259ad0.png

目前,GOA(gate-on-array)技術(shù)得到了廣泛使用。面板廠商可以通過(guò)將柵極電路直接集成到陣列玻璃的邊緣來(lái)消除Y軸柵極驅(qū)動(dòng)IC。GOA在減少DDIC的使用數(shù)量和促進(jìn)超薄邊框方面起到了很大作用。

然而,在X軸上使用源極驅(qū)動(dòng)IC仍然是至關(guān)重要的。

之所以要發(fā)展此項(xiàng)技術(shù),是因?yàn)?a target="_blank">TFT 的驅(qū)動(dòng)IC里面 Source IC 是要比 Gate IC 貴很多的, 同樣的分辨率下 如果是2顆Source+ 1顆Gate的方案 成本比 1顆Source +2顆Gate 方案高很多, 而且在Gate Chanel數(shù)比較少的情況下, 還可以做成1+1 的方案, 成本就更低了。

下面我們分別介紹下:

1Sigal-gate

Sigal-gate 驅(qū)動(dòng)架構(gòu)是紅綠藍(lán)子像素橫向排列,每一列子像素對(duì)應(yīng)一個(gè)數(shù)據(jù)線,每一行像素對(duì)應(yīng)一個(gè)柵極,如下圖所示。為最常見(jiàn)驅(qū)動(dòng)結(jié)構(gòu)。

ef1f1860-a28c-11ed-bfe3-dac502259ad0.png

2Dual-gate

Dual-Gate 驅(qū)動(dòng)架構(gòu)是紅綠藍(lán)子像素橫向排列,每?jī)闪凶酉袼毓灿靡粋€(gè)數(shù)據(jù)線,每一行像素對(duì)應(yīng)兩個(gè)柵極,如下圖所示。相比Sigal-gate,數(shù)據(jù)線數(shù)量 (COF 數(shù)量)減半,柵極數(shù)量 (GOA 級(jí)數(shù))加倍

ef520e6e-a28c-11ed-bfe3-dac502259ad0.png

3Triple-gate

Tri-Gate 驅(qū)動(dòng)架構(gòu)是紅綠藍(lán)子像素縱向排列,相當(dāng)于每三列子像素共用一個(gè)數(shù)據(jù)線,每一行子像素對(duì)應(yīng)三個(gè)柵極,如下圖所示。相比Sigal-gate,數(shù)據(jù)線數(shù)量(COF 數(shù)量)減為 1/3,極數(shù)量(GOA 級(jí)數(shù))加為信

ef830c58-a28c-11ed-bfe3-dac502259ad0.png

4HG2D驅(qū)動(dòng)架構(gòu)

紅綠藍(lán)子像素橫向排列,每一列子像素使用兩個(gè)數(shù)據(jù)線,每?jī)尚凶酉袼貙?duì)應(yīng)一個(gè)柵極,如下圖所示相比 Sigal-gate,數(shù)據(jù)線數(shù)量 (COF 數(shù)量)加倍,柵極數(shù)量 (GOA 級(jí)數(shù))減半。

efb84ba2-a28c-11ed-bfe3-dac502259ad0.png

5面板驅(qū)動(dòng)架構(gòu)的區(qū)別與特點(diǎn)

在4K 分辨率的情況下,常用的驅(qū)動(dòng)架構(gòu)有 Dual-Gate Tri-Gate、HG2D、Sigal-gate 等多種;其中 Dual-Gate和 Tri-Gate 一般是低成本方案,HG2D 則會(huì)降低穿透率。

在8K 分辨率的情況下,Dua-Gate 和 Tri-Gate 架構(gòu)已經(jīng)無(wú)法支持,常用的驅(qū)動(dòng)架構(gòu)只剩下 HG2D和Sigal-gate(1G1D)。具體如下表所示。

efe53630-a28c-11ed-bfe3-dac502259ad0.png

6驅(qū)動(dòng)架構(gòu)配合面板參數(shù)建議

驅(qū)動(dòng)方式與顯示面板配合時(shí),背板、場(chǎng)頻及尺寸建議如下表所示

f01dcf04-a28c-11ed-bfe3-dac502259ad0.png

7結(jié)束語(yǔ)

一般會(huì)根據(jù)項(xiàng)目的預(yù)算及客戶的要求進(jìn)行選擇。除了成本方面的取舍,還有就是功耗方面的抉擇,Sigal-gate、Dual-gate和Triple-gate的source IC用量逐級(jí)減少,相應(yīng)的IC的功耗也會(huì)增加,影響整個(gè)模組的功耗;所以若客戶對(duì)功耗要求嚴(yán)格,需提前做好評(píng)估工作。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

原文標(biāo)題:Sigal-gate、Dual-gate和Triple-gate面板驅(qū)動(dòng)技術(shù)

文章出處:【微信號(hào):心植桂冠,微信公眾號(hào):心植桂冠】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    異或門(mén)(XOR Gate)的基礎(chǔ)知識(shí)

      異或門(mén),英文名Exclusive OR Gate,簡(jiǎn)稱為XOR Gate,它是一種重要的數(shù)字邏輯門(mén),可以實(shí)現(xiàn)異或邏輯,即當(dāng)且僅當(dāng)其中一個(gè)輸入為高時(shí),輸出為高。如果兩個(gè)輸入均為低或高,則輸出為低。
    的頭像 發(fā)表于 10-31 16:06 ?9w次閱讀
    異或門(mén)(XOR <b class='flag-5'>Gate</b>)的基礎(chǔ)知識(shí)

    Design And Application Guide For High Speed MOSFET Gate Drive Circuits

    Design And Application Guide For High Speed MOSFET Gate Drive CircuitsThe main purpose
    發(fā)表于 03-31 13:52

    The HIP2030 MCT/IGBT Gate Driver Provides Isolated Control Signals To Switch

    Optically isolated gate drivers, that supply low level signalvoltages to drive power switches
    發(fā)表于 05-12 11:02

    請(qǐng)問(wèn)gate與active的間距的問(wèn)題

    在有些工藝中,gate與active的間距分為相關(guān)和不相關(guān)兩種,其值是不一樣的,想請(qǐng)問(wèn)下大家,drc文件中應(yīng)該怎樣寫(xiě)才能確保所有gate與active的間距都能查出?
    發(fā)表于 05-31 20:55

    Quartus編譯報(bào)錯(cuò)Gate Level Simulation Netlist not found

    大四電路女一枚,做畢設(shè)時(shí),全編譯一直出現(xiàn)Error: Gate Level Simulation Netlist not found -- run EDA NetList Writer
    發(fā)表于 05-05 14:31

    請(qǐng)問(wèn)6678中gate的用法有哪些?

    本帖最后由 一只耳朵怪 于 2018-6-19 15:21 編輯 本人使用的是TI6678evm+ccsv5.2環(huán)境,在學(xué)習(xí)gate的相關(guān)用法。發(fā)現(xiàn)很多模塊里面都提供了gate相關(guān)
    發(fā)表于 06-19 07:22

    Split-Gate技術(shù)的相關(guān)資料推薦

    ,增加對(duì)Flash的需求。這里的28納米 MCU嵌入式Flash的主要技術(shù)突破在于Split-Gate技術(shù)。新的汽車技術(shù)在關(guān)鍵詞“CASE”(Connectivity互聯(lián)、Autono
    發(fā)表于 01-26 06:48

    ADUM1420,pdf datasheet (Gate D

    The ADuM14201 is a quad isolated gate driver that employs Analog Devices, Inc. iCoupler®
    發(fā)表于 09-24 16:54 ?10次下載

    雙柵型場(chǎng)效應(yīng)管混頻器射頻電路圖(Dual-gate MOSF

    雙柵型場(chǎng)效應(yīng)管混頻器射頻電路圖(Dual-gate MOSFET mixer RF circuit)
    發(fā)表于 11-22 00:15 ?3988次閱讀
    雙柵型場(chǎng)效應(yīng)管混頻器射頻電路圖(<b class='flag-5'>Dual-gate</b> MOSF

    MM54HC11/MM74HC11 Triple 3-Input AND Gate

    MM54HC11/MM74HC11 Triple 3-Input AND Gate,英版數(shù)據(jù)手冊(cè)。
    發(fā)表于 08-24 17:42 ?0次下載

    MM54HC27/MM74HC27 Triple 3-Input NOR Gate

    MM54HC27/MM74HC27 Triple 3-Input NOR Gate,英版數(shù)據(jù)手冊(cè)。
    發(fā)表于 08-24 17:42 ?1次下載

    Digital Signal Processing with Field Programmable Gate Arrays

    FPGA,數(shù)字信號(hào)處理:Digital Signal Processing with Field Programmable Gate Arrays
    發(fā)表于 12-17 11:58 ?51次下載

    UG-1932: Evaluating the ADuM4146 Single-/Dual-Supply, High Voltage, Isolated SiC Gate Driver with Miller Clamp

    UG-1932: Evaluating the ADuM4146 Single-/Dual-Supply, High Voltage, Isolated SiC Gate Driver with Miller Clamp
    發(fā)表于 01-27 22:26 ?8次下載
    UG-1932: Evaluating the ADuM4146 Single-/<b class='flag-5'>Dual</b>-Supply, High Voltage, Isolated SiC <b class='flag-5'>Gate</b> Driver with Miller Clamp

    ADuM4146: Single-/Dual-Supply, High Voltage, Isolated SiC Gate Driver with Miller Clamp Data Sheet

    ADuM4146: Single-/Dual-Supply, High Voltage, Isolated SiC Gate Driver with Miller Clamp Data Sheet
    發(fā)表于 01-27 22:28 ?10次下載
    ADuM4146: Single-/<b class='flag-5'>Dual</b>-Supply, High Voltage, Isolated SiC <b class='flag-5'>Gate</b> Driver with Miller Clamp Data Sheet

    clock gate時(shí)序分析概念介紹

    今天我們要介紹的時(shí)序分析概念是clock gate。 clock gate cell是用data signal控制clock信號(hào)的cell,它被頻繁地用在多周期的時(shí)鐘path,可以節(jié)省功耗。
    的頭像 發(fā)表于 07-03 15:06 ?2602次閱讀
    clock <b class='flag-5'>gate</b>時(shí)序分析概念介紹