0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

UCIe如何推動(dòng)Multi-Die系統(tǒng)一路“狂飆”?

新思科技 ? 來(lái)源:未知 ? 2023-02-03 09:45 ? 次閱讀

171f611c-a364-11ed-bfe3-dac502259ad0.gif

本文轉(zhuǎn)載自《TechSugar》感謝TechSugar》對(duì)新思科技的關(guān)注

《道德經(jīng)》里說(shuō)“圖難于其易,為大于其細(xì)。天下難事,必作于易;天下大事必作于細(xì)?!逼鋵?shí)芯片也是這樣,要做大,先做小,這里的從小做起不僅是指器件建模、RTL描述或IP實(shí)現(xiàn),還包括以真正的“芯粒”組合來(lái)搭建大芯片。

在當(dāng)前先進(jìn)工藝開(kāi)發(fā)的大型SoC中,根據(jù)主要功能劃分出計(jì)算、存儲(chǔ)、接口等不同模塊,每個(gè)模塊選擇最合適的工藝制造完成后,再通過(guò)封裝技術(shù)組合在一起,已經(jīng)成為了一種常見(jiàn)選擇。這種“硬核拼搭”的樂(lè)高積木式開(kāi)發(fā)方法,可以有效化解集成度持續(xù)提高帶來(lái)的風(fēng)險(xiǎn),例如良率面積限制、開(kāi)發(fā)成本過(guò)高等問(wèn)題,因而逐漸成為行業(yè)發(fā)展的熱點(diǎn)方向。

小芯片之間如何拼接,成為多晶片系統(tǒng)(Multi-Die System)設(shè)計(jì)方法學(xué)實(shí)現(xiàn)的關(guān)鍵。在多晶片系統(tǒng)出現(xiàn)的早期,由于技術(shù)新穎,都是各廠(chǎng)商自己摸索,采用自有技術(shù)實(shí)現(xiàn)不同小芯片之間的連接。但各家都是自研接口技術(shù),不僅重復(fù)開(kāi)發(fā)工作繁重,而且也難以真正發(fā)揮多晶片系統(tǒng)的效力,如果能夠?qū)⑿玖5慕涌诩夹g(shù)標(biāo)準(zhǔn)化,則不僅可以加速推廣多晶片系統(tǒng)技術(shù),減少重復(fù)開(kāi)發(fā)工作量,也可以打破廠(chǎng)商界限,將不同供應(yīng)商的芯粒組合在一起,從而進(jìn)一步提高資源利用率和開(kāi)發(fā)效率,最終圍繞芯粒建立一個(gè)大型的生態(tài)系統(tǒng)。

正當(dāng)其時(shí)的UCIe

近年來(lái),已有不同的行業(yè)組織提出了適用于多晶片系統(tǒng)的芯粒間(Die-to-Die)互連技術(shù)規(guī)格,而通用芯粒互連標(biāo)準(zhǔn)UCIe(Universal Chiplet Interconnect Express)在2022年3月發(fā)布,作為較晚出現(xiàn)的技術(shù)標(biāo)準(zhǔn),UCIe不僅獲得了半導(dǎo)體生態(tài)鏈上各主要廠(chǎng)商的支持,也是到目前為止,技術(shù)規(guī)范定義最完整的一個(gè)標(biāo)準(zhǔn)。

17546e34-a364-11ed-bfe3-dac502259ad0.png

圖片來(lái)源:新思科技

從UCIe聯(lián)盟公布的白皮書(shū)來(lái)看,UCIe 1.0標(biāo)準(zhǔn)支持即插即用,在協(xié)議層支持PCIe或CXL等成熟技術(shù),也支持用戶(hù)自定義的流式傳輸,兼具普適性與靈活性;在協(xié)議上,UCIe定義了完整的芯粒間互連堆棧,確保了支持UCIe技術(shù)的芯粒相互之間的互操作性,這是實(shí)現(xiàn)多裸片系統(tǒng)的前提條件;雖然是為芯粒技術(shù)定制,但UCIe既支持封裝內(nèi)集成,也支持封裝間互連,可用于數(shù)據(jù)中心等大型系統(tǒng)設(shè)備間的互連組裝;對(duì)封裝內(nèi)互連,UCIe既支持成本優(yōu)先的普通封裝,也支持能效或性能優(yōu)先的立體封裝??偠灾?,得到了半導(dǎo)體及應(yīng)用領(lǐng)域各環(huán)節(jié)核心廠(chǎng)商支持的UCIe,具備了成為普適技術(shù)的基礎(chǔ)。

176ec78e-a364-11ed-bfe3-dac502259ad0.png

不同封裝UCIe參數(shù)

UCIe規(guī)范概述

UCIe是一個(gè)三層協(xié)議。物理層負(fù)責(zé)電信號(hào)、時(shí)鐘、鏈路協(xié)商、邊帶等,芯粒適配器(Die-to-Die Adpater)層為提供鏈路狀態(tài)管理和參數(shù)控制,它可選地通過(guò)循環(huán)冗余校驗(yàn) (CRC) 和重試機(jī)制保證數(shù)據(jù)的可靠傳輸,UCIe接口通過(guò)這兩層與標(biāo)準(zhǔn)互連協(xié)議層相連。

179e1ffc-a364-11ed-bfe3-dac502259ad0.png

其中,物理層是最底層,這一層是封裝介質(zhì)的電氣接口。它包括電氣模擬前端AFE、發(fā)射器、接收器以及邊帶信道,可實(shí)現(xiàn)兩個(gè)裸片間的參數(shù)交換和協(xié)商。該層還具備邏輯PHY,可實(shí)現(xiàn)鏈路初始化、訓(xùn)練和校準(zhǔn)算法,以及通道的測(cè)試和修復(fù)功能。

芯粒適配器層負(fù)責(zé)鏈路管理功能以及協(xié)議仲裁和協(xié)商。它包括基于循環(huán)冗余校驗(yàn) CRC 和重試機(jī)制,以及可選的糾錯(cuò)功能。

協(xié)議層可支持對(duì)一個(gè)或多個(gè) UCIe 支持協(xié)議的實(shí)現(xiàn)。這些協(xié)議基于流控單元(Flit),用戶(hù)可根據(jù)需要選擇PCIe/CXL協(xié)議,也可以根據(jù)應(yīng)用自定義流式傳輸協(xié)議。優(yōu)化的協(xié)議層可為用戶(hù)提供更高的效率和更低的延遲。

能否統(tǒng)一封裝內(nèi)互連技術(shù)?

芯粒間接口技術(shù)標(biāo)準(zhǔn)化,既可以為眾廠(chǎng)商提供技術(shù)發(fā)展路線(xiàn)圖做參考,又可以讓不同廠(chǎng)商生產(chǎn)的符合標(biāo)準(zhǔn)的芯粒自由組合,打破良率尺寸限制,建立起基于先進(jìn)封裝技術(shù)的SoC開(kāi)發(fā)新生態(tài)。

在當(dāng)前已有的協(xié)議中,UCIe在協(xié)議完整性、支持廠(chǎng)商等方面都具有優(yōu)勢(shì),也具備進(jìn)一步的發(fā)展空間,例如支持更高的數(shù)據(jù)速率和3D封裝等,只不過(guò)由于UCIe技術(shù)相對(duì)較新,要成功推廣,還需要產(chǎn)業(yè)鏈上核心廠(chǎng)商在IP、工具和制造等方面提供足夠的支持。

例如,新思科技就已經(jīng)推出了完整的UCIe設(shè)計(jì)解決方案,包括PHY、控制器和驗(yàn)證IP(VIP):

  • PHY:支持標(biāo)準(zhǔn)和高級(jí)封裝選項(xiàng),可采用先進(jìn)的FinFET工藝,獲得高帶寬、低功耗和低延遲的裸片間連接。
  • 控制器IP:支持PCIe、CXL和其它廣泛應(yīng)用的協(xié)議,用于延遲優(yōu)化的片上網(wǎng)絡(luò)(NoC)間連接及流協(xié)議;例如與CXS接口和AXI接口的橋接。
  • VIP:支持全棧各層的待測(cè)設(shè)計(jì)(DUT);包括帶有/不帶有PCIe/CXL協(xié)議棧的測(cè)試平臺(tái)接口、用于邊帶服務(wù)請(qǐng)求的應(yīng)用編程接口(API),以及用于流量生成的API。協(xié)議檢查和功能覆蓋位于每個(gè)堆棧層和信令接口,實(shí)現(xiàn)了可擴(kuò)展的架構(gòu)和新思科技定義的互操作性測(cè)試套件。

新思科技的解決方案不僅帶來(lái)了穩(wěn)健、可靠的芯粒間連接,并具有可測(cè)試性功能,可用于已知良好的裸片,和用于糾錯(cuò)的CRC或奇偶校驗(yàn)。它將使芯片設(shè)計(jì)企業(yè)能夠在芯粒間建立無(wú)縫互連,實(shí)現(xiàn)最低的延遲和最高的能效。

從UCIe的命名來(lái)看,UCIe聯(lián)盟頗有將UCIe技術(shù)發(fā)展成PCIe或者USB的雄心,而歷史經(jīng)驗(yàn)表明,只要技術(shù)標(biāo)準(zhǔn)足夠開(kāi)放互利,再有成熟的產(chǎn)業(yè)鏈支撐,就有機(jī)會(huì)統(tǒng)一市場(chǎng)。

??

182096f8-a364-11ed-bfe3-dac502259ad0.jpg

182cebce-a364-11ed-bfe3-dac502259ad0.gif? ?


原文標(biāo)題:UCIe如何推動(dòng)Multi-Die系統(tǒng)一路“狂飆”?

文章出處:【微信公眾號(hào):新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 新思科技
    +關(guān)注

    關(guān)注

    5

    文章

    775

    瀏覽量

    50191

原文標(biāo)題:UCIe如何推動(dòng)Multi-Die系統(tǒng)一路“狂飆”?

文章出處:【微信號(hào):Synopsys_CN,微信公眾號(hào):新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    新思科技攜手英特爾推出可量產(chǎn)Multi-Die芯片設(shè)計(jì)解決方案

    提供了個(gè)統(tǒng)一的協(xié)同設(shè)計(jì)與分析解決方案,通過(guò)新思科技3DIC Compiler加速?gòu)男酒?b class='flag-5'>系統(tǒng)的各個(gè)階段的多裸晶芯片設(shè)計(jì)的探索和開(kāi)發(fā)。此外,新思科技3DSO.ai與新思科技3DIC Compiler原生集成,實(shí)現(xiàn)了信號(hào)、電源和熱
    的頭像 發(fā)表于 07-16 09:42 ?444次閱讀

    新思科技面向英特爾代工推出可量產(chǎn)的多裸晶芯片設(shè)計(jì)參考流程,加速芯片創(chuàng)新

    3DIC Compiler協(xié)同設(shè)計(jì)與分析解決方案結(jié)合新思科技IP,加速英特爾代工EMIB技術(shù)的異構(gòu)集成 摘要: 新思科技人工智能(AI)驅(qū)動(dòng)型多裸晶芯片(Multi-die)設(shè)計(jì)參考流程已擴(kuò)展至
    發(fā)表于 07-09 13:42 ?722次閱讀

    新思科技針對(duì)主要代工廠(chǎng)提供豐富多樣的UCIe IP解決方案

    Multi-Die設(shè)計(jì)之所以成為可能,除了封裝技術(shù)的進(jìn)步之外,用于Die-to-Die連接的通用芯?;ミB技術(shù)(UCIe)標(biāo)準(zhǔn)也是大關(guān)鍵。 通過(guò)混合搭配來(lái)自不同供應(yīng)商,甚至基于不同代工
    的頭像 發(fā)表于 07-03 15:16 ?756次閱讀

    一路RS485信號(hào)轉(zhuǎn)LoRa和4G輸出方案

    本文旨在提出種簡(jiǎn)單可靠的“一路RS485信號(hào)轉(zhuǎn)一路LoRa和一路4G信號(hào)輸出解決方案”,實(shí)現(xiàn)將個(gè)RS485輸出信號(hào)轉(zhuǎn)發(fā)到兩個(gè)不同的設(shè)備或
    的頭像 發(fā)表于 05-09 14:52 ?451次閱讀
    <b class='flag-5'>一路</b>RS485信號(hào)轉(zhuǎn)LoRa和4G輸出方案

    從數(shù)月到幾小時(shí),這枚Multi-Die系統(tǒng)芯片是如何快速交付的?

    軟件已成為當(dāng)今電子系統(tǒng)中不可或缺的組成部分。從虛擬現(xiàn)實(shí)(VR)頭顯,到高等級(jí)自動(dòng)駕駛汽車(chē),這些由軟件驅(qū)動(dòng)的系統(tǒng)都依賴(lài)于精密的復(fù)雜算法,才能讓從元宇宙沉浸式體驗(yàn)到高級(jí)駕駛輔助系統(tǒng)等功能得以實(shí)現(xiàn)。
    的頭像 發(fā)表于 12-26 17:53 ?638次閱讀

    數(shù)據(jù)中心CPU芯粒化及互聯(lián)方案分析-PART2

    隨著核心數(shù)量的增長(zhǎng)和多die模式的流行,過(guò)去幾年中,各大計(jì)算芯片企業(yè)逐漸從Multi-Die模式轉(zhuǎn)向Central IO Die模式。以 IO Die 為代表的新興互聯(lián)技術(shù)正在打破芯片
    的頭像 發(fā)表于 12-20 18:51 ?1624次閱讀
    數(shù)據(jù)中心CPU芯?;盎ヂ?lián)方案分析-PART2

    如何輕松搞定高性能Multi-Die系統(tǒng)

    2D芯片設(shè)計(jì)中通常為二階或三階的效應(yīng),在Multi-Die系統(tǒng)中升級(jí)為主要效應(yīng)。
    的頭像 發(fā)表于 12-19 17:24 ?515次閱讀

    Multi-Die系統(tǒng)驗(yàn)證很難嗎?Multi-Die系統(tǒng)驗(yàn)證的三大挑戰(zhàn)

    在當(dāng)今時(shí)代,摩爾定律帶來(lái)的收益正在不斷放緩,而Multi-Die系統(tǒng)提供了種途徑,通過(guò)在單個(gè)封裝中集成多個(gè)異構(gòu)裸片(小芯片),能夠?yàn)橛?jì)算密集型應(yīng)用降低功耗并提高性能。
    的頭像 發(fā)表于 12-12 17:19 ?1028次閱讀

    使用AD9643的其中一路,另一路空余,模擬輸入該如何連接?

    使用AD9643的其中一路,另一路空余,模擬輸入該如何連接?是懸空,還是電阻或者電容接地?數(shù)據(jù)手冊(cè)沒(méi)有看到相關(guān)的連接說(shuō)明?;蛘哂袥](méi)有電路可以參考
    發(fā)表于 12-07 08:27

    Multi-Die系統(tǒng),掀起新輪技術(shù)革命!

    利用Multi-Die系統(tǒng)能實(shí)現(xiàn)異構(gòu)集成,并且利用較小Chiplet實(shí)現(xiàn)更高良率,更小的外形尺寸和緊湊的封裝,降低系統(tǒng)的功耗和成本。Ansys半導(dǎo)體產(chǎn)品研發(fā)主管Murat Becer指出:“3DIC正在經(jīng)歷爆炸性增長(zhǎng),我們預(yù)計(jì)今
    的頭像 發(fā)表于 11-29 16:35 ?573次閱讀

    使用UCIe IP確保多Die系統(tǒng)可靠性

    Die(晶粒)系統(tǒng)由多個(gè)專(zhuān)用功能晶粒(或小芯片)組成,這些晶粒組裝在同封裝中,以創(chuàng)建完整的系統(tǒng)。多晶粒系統(tǒng)最近已經(jīng)成為克服摩爾定律放緩的
    的頭像 發(fā)表于 11-16 17:29 ?465次閱讀
    使用<b class='flag-5'>UCIe</b> IP確保多<b class='flag-5'>Die</b><b class='flag-5'>系統(tǒng)</b>可靠性

    交錯(cuò)并聯(lián)LLC反向運(yùn)行一路驅(qū)動(dòng)信號(hào)被另一路拉低

    請(qǐng)教個(gè)問(wèn)題,交錯(cuò)并聯(lián)LLC反向運(yùn)行的時(shí)候總是出現(xiàn)一路開(kāi)關(guān)管的驅(qū)動(dòng)信號(hào)在另一路開(kāi)關(guān)管開(kāi)通或關(guān)斷時(shí)刻被拉低的現(xiàn)象,兩LLC拓?fù)涠际窃叞鍢蚋边吶ㄕ?,正向則沒(méi)有這個(gè)問(wèn)題。pcb設(shè)計(jì)
    發(fā)表于 11-02 08:53

    中興通訊助力高質(zhì)量共建“一路

    10月17-18日,第三屆“一路”國(guó)際合作高峰論壇在北京舉行,中興通訊作為中國(guó)企業(yè)代表受邀出席。在此次峰會(huì)上,中興通訊展示了其在數(shù)字經(jīng)濟(jì)領(lǐng)域的合作成果,為高質(zhì)量共建“一路”注入
    的頭像 發(fā)表于 10-24 19:40 ?798次閱讀

    Chiplet需求飆升 為何chiplet產(chǎn)能無(wú)法迅速提高?

    制造2D和2.5D multi-die的技術(shù)已存在了近十年。然而,在Generative AI時(shí)代來(lái)臨之前,chiplet的需求直萎靡不振
    的頭像 發(fā)表于 10-23 15:11 ?752次閱讀
    Chiplet需求飆升 為何chiplet產(chǎn)能無(wú)法迅速提高?

    VCS:助力英偉達(dá)開(kāi)啟Multi-Die系統(tǒng)仿真二倍速

    但是,Multi-Die系統(tǒng)開(kāi)發(fā)本身也有挑戰(zhàn),驗(yàn)證方面尤其困難重重。驗(yàn)證過(guò)程必須非常詳盡,才能發(fā)現(xiàn)嚴(yán)重錯(cuò)誤并實(shí)現(xiàn)高性能設(shè)計(jì)。因此,2.5D或3D芯片技術(shù)對(duì)驗(yàn)證過(guò)程的影響可能超乎人們的想象。
    的頭像 發(fā)表于 09-26 17:38 ?1051次閱讀
    VCS:助力英偉達(dá)開(kāi)啟<b class='flag-5'>Multi-Die</b><b class='flag-5'>系統(tǒng)</b>仿真二倍速