0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

了解低壓差穩(wěn)壓器概念以實(shí)現(xiàn)最佳設(shè)計(jì)

星星科技指導(dǎo)員 ? 來(lái)源:ADI ? 作者:Glenn Morita ? 2023-02-03 16:34 ? 次閱讀

低壓差穩(wěn)壓器(LDO)是看似簡(jiǎn)單的器件,可提供關(guān)鍵功能,例如將負(fù)載與臟源隔離或?yàn)楣拿舾须娐穭?chuàng)建低噪聲源。

本簡(jiǎn)短教程介紹了LDO使用的一些常用術(shù)語(yǔ),解釋了壓差、裕量電壓、靜態(tài)電流、接地電流、關(guān)斷電流、效率、直流線(xiàn)路和負(fù)載調(diào)節(jié)、瞬態(tài)線(xiàn)路和負(fù)載響應(yīng)、電源抑制比(PSRR)、輸出噪聲和精度等基本概念,并使用示例和圖表使其易于理解。

LDO通常在設(shè)計(jì)過(guò)程的后期被選中,很少進(jìn)行分析。本文介紹的概念將使設(shè)計(jì)人員能夠根據(jù)系統(tǒng)要求選擇最佳的LDO。

壓差電壓

壓差(V輟學(xué)) 是輸入至輸出電壓差,在該電壓差下,LDO 不再能夠針對(duì)輸入電壓的進(jìn)一步降低進(jìn)行調(diào)節(jié)。在壓差區(qū)域,調(diào)整元件的作用類(lèi)似于電阻,其值等于漏源導(dǎo)通電阻(RDS上).壓差,以RDS表示上和負(fù)載電流,是

VDROPOUT = ILOAD × RDSON

目錄上包括來(lái)自調(diào)整元件、片內(nèi)互連、引線(xiàn)和鍵合線(xiàn)的電阻,可通過(guò)LDO的壓差估算。例如,WLCSP中的ADP151在負(fù)載為200 mA時(shí),最差壓差為200 mV,因此RDSON約為1.0 Ω。圖1顯示了LDO的簡(jiǎn)化原理圖。在壓差中,可變電阻接近于零。LDO無(wú)法調(diào)節(jié)輸出電壓,因此線(xiàn)路和負(fù)載調(diào)整率、精度、PSRR和噪聲等其他參數(shù)毫無(wú)意義。

poYBAGPcxzCAbAVWAAA32Gbco8Y156.png?la=en&imgver=1

圖1.LDO 的簡(jiǎn)化原理圖。

圖2顯示了3.0 V ADM7172 LDO的輸出電壓與輸入電壓的關(guān)系。172 A時(shí)的壓差典型值為2 mV,因此RDS上約為 86 mΩ。壓差區(qū)域從大約3.172 V輸入電壓向下延伸至2.3 V,低于2.3 V時(shí),器件無(wú)法正常工作。負(fù)載電流較小時(shí),壓差相應(yīng)較低:1 A時(shí),壓差為86 mV。低壓差使穩(wěn)壓器的效率最大化。

pYYBAGPcxzKAYyGdAAA96LHbqoM140.png?la=en&imgver=1

圖2.3.0 V ADM7172 LDO的壓差區(qū)域。

裕量電壓

裕量電壓是LDO滿(mǎn)足其規(guī)格所需的輸入至輸出電壓差。數(shù)據(jù)手冊(cè)通常將裕量電壓顯示為指定其他參數(shù)的條件。裕量電壓通常約為400 mV至500 mV,但有些LDO需要高達(dá)1.5 V的電壓,裕量電壓不應(yīng)與壓差電壓混淆,因?yàn)樗鼈儍H在LDO處于壓差時(shí)相同。

靜態(tài)電流和接地電流

靜態(tài)電流 (IQ) 是當(dāng)外部負(fù)載電流為零時(shí)為 LDO 的內(nèi)部電路供電所需的電流。它包括帶隙基準(zhǔn)電壓源、誤差放大器、輸出電壓分壓器以及過(guò)流和過(guò)熱檢測(cè)電路的工作電流。靜態(tài)電流量由拓?fù)?、輸入電壓和溫度決定。

IQ = IIN @ no load

當(dāng)輸入電壓在160 V至2.5 V之間變化時(shí),ADP5 LDO的靜態(tài)電流幾乎恒定,如圖3所示。

poYBAGPcxzSAepHeAAAhgh-BJHY500.png?la=en&imgver=1

圖3.靜態(tài)電流與ADP160 LDO輸入電壓的關(guān)系

接地電流(I接地) 是輸入電流和輸出電流之差,必須包括靜態(tài)電流。低接地電流使LDO效率最大化。

IGND= IIN– IOUT

圖4顯示了ADP160 LDO的接地電流變化與負(fù)載電流的關(guān)系。

poYBAGPcxzWAW4XnAAA-LbfUFnc477.png?la=en&imgver=1

圖4.ADP160 LDO的接地電流與負(fù)載電流的關(guān)系

對(duì)于高性能CMOS LDO,接地電流通常遠(yuǎn)小于負(fù)載電流的1%。接地電流隨負(fù)載電流的增加而增加,因?yàn)镻MOS調(diào)整元件的柵極驅(qū)動(dòng)必須增加,以補(bǔ)償由其R引起的壓降。上.在壓差區(qū)域,接地電流也會(huì)隨著驅(qū)動(dòng)器級(jí)開(kāi)始飽和而增加。CMOS LDO在低功耗或小偏置電流至關(guān)重要的應(yīng)用中至關(guān)重要。

關(guān)斷電流

關(guān)斷電流是禁用輸出時(shí)LDO吸收的輸入電流?;鶞?zhǔn)和誤差放大器在關(guān)斷模式下不上電。較高的漏電流會(huì)導(dǎo)致關(guān)斷電流隨溫度升高而增加,如圖5所示。

poYBAGPcxzeACKY7AABOzs5daAQ751.png?la=en&imgver=1

圖5.關(guān)斷電流與ADP160 LDO溫度的關(guān)系

效率

LDO的效率由接地電流和輸入/輸出電壓決定:

效率 =IOUT/(IOUT + IGND) × VOUT/VIN × 100%

為了提高效率,裕量電壓和接地電流必須最小化。此外,輸入和輸出之間的電壓差必須最小化。無(wú)論負(fù)載條件如何,輸入至輸出電壓差都是決定效率的內(nèi)在因素。例如,3.3 V LDO在由66 V供電時(shí)永遠(yuǎn)不會(huì)超過(guò)5%,但當(dāng)輸入電壓降至91.7 V時(shí),它將上升到最高3.6%。LDO 的功耗為 (VIN – VOUT) × IOUT。

直流負(fù)載調(diào)整率

負(fù)載調(diào)整率是衡量LDO在不同負(fù)載條件下保持指定輸出電壓的能力的指標(biāo)。負(fù)載調(diào)整率(如圖6所示)定義為

負(fù)載調(diào)整率 = ?V外/?I外

poYBAGPcxziAfKzWAAAsea6Vgdo113.png?la=en&imgver=1

圖6.ADM7172 LDO的輸出電壓與負(fù)載電流的關(guān)系

直流線(xiàn)路調(diào)節(jié)

線(xiàn)路調(diào)整率是衡量LDO在變化的輸入電壓下保持指定輸出電壓的能力的指標(biāo)。線(xiàn)路調(diào)整定義為

線(xiàn)路調(diào)整率 = ?VOUT/?VIN

圖7顯示了ADM7172在不同負(fù)載電流下的輸出電壓與輸入電壓的關(guān)系。隨著負(fù)載電流的增加,線(xiàn)路調(diào)節(jié)會(huì)變差,因?yàn)長(zhǎng)DO的總環(huán)路增益會(huì)降低。此外,LDO的功耗隨著輸入至輸出電壓差的增加而增加。這會(huì)導(dǎo)致結(jié)溫升高,在這種情況下,帶隙電壓和內(nèi)部失調(diào)電壓降低。

poYBAGPcxzqAScGeAAA2UkTwM98357.png?la=en&imgver=1

圖7.ADM7172 LDO的輸出電壓與輸入電壓的關(guān)系

直流精度

總體精度考慮了線(xiàn)路和負(fù)載調(diào)節(jié)、基準(zhǔn)電壓漂移和誤差放大器電壓漂移的影響。穩(wěn)壓電源的輸出電壓變化主要是由于基準(zhǔn)電壓和誤差放大器的溫度變化造成的。如果使用分立電阻來(lái)設(shè)置輸出電壓,則電阻的容差很可能是影響整體精度的最大因素。線(xiàn)路和負(fù)載調(diào)節(jié)以及誤差放大器失調(diào)通常占總精度的1%至3%。

例如,使用以下工作特性計(jì)算 3.3V LDO 在 0°C 至 125°C 溫度范圍內(nèi)的總精度:電阻溫度系數(shù)±100 ppm/°C、±0.25% 采樣電阻容差、負(fù)載調(diào)整率和線(xiàn)路調(diào)整率分別引起的±10 mV 和 ±5 mV 輸出電壓變化,以及 1% 基準(zhǔn)電壓源精度。

溫度引起的誤差 = 125°C × ±100 ppm/°C = ±1.25%

采樣電阻引起的誤差 = ±0.25%

負(fù)載調(diào)整率引起的誤差 = 100% × (±0.01 V/3.3 V) = ±0.303%

線(xiàn)路調(diào)整率引起的誤差 = 100% × (±0.005 V/3.3 V) = ±0.152% 基準(zhǔn)誤差 = ±1%

最壞情況下的錯(cuò)誤假定所有錯(cuò)誤都在同一方向上變化。

最壞情況誤差 = ±(1.25% + 0.25% + 0.303% + 0.152% + 1%) = ±2.955%

典型誤差假定隨機(jī)變化,因此使用誤差的平方根和 (rss)。

典型誤差 = ±√(1.252+ 0.252+ 0.3032+ 0.1522+ 12) = ±1.655%

LDO永遠(yuǎn)不會(huì)超過(guò)最壞情況下的誤差,而rss誤差是最有可能的。誤差分布將以 rss 誤差為中心,并擴(kuò)散到包括尾部的最壞情況誤差。

負(fù)載瞬態(tài)響應(yīng)

負(fù)載瞬態(tài)響應(yīng)是負(fù)載電流階躍變化的輸出電壓變化。它是輸出電容值、電容的等效串聯(lián)電阻(ESR)、LDO控制環(huán)路的增益帶寬以及負(fù)載電流變化的大小和壓擺率的函數(shù)。

負(fù)載瞬態(tài)的壓擺率會(huì)對(duì)負(fù)載瞬態(tài)響應(yīng)產(chǎn)生巨大影響。如果負(fù)載瞬態(tài)非常慢,例如100 mA/μs,則LDO的控制環(huán)路可能能夠跟隨變化。但是,如果負(fù)載瞬態(tài)快于環(huán)路的補(bǔ)償速度,則可能會(huì)出現(xiàn)不良行為,例如由于相位裕量低而導(dǎo)致的過(guò)度振鈴。

圖8顯示了ADM7172在1 mA至1.5 A負(fù)載瞬態(tài)和3.75 A/μs壓擺率下的響應(yīng)。1.5%的0.1 μs恢復(fù)時(shí)間和最小的振鈴表明相位裕量良好。

pYYBAGPcxzuAKAumAAAogjEgNMg289.png?la=en&imgver=1

圖8.ADM7172負(fù)載瞬態(tài)響應(yīng)1 mA 至 1.5 A 負(fù)載階躍,400 ns(紅色)。輸出電壓(藍(lán)色)。

線(xiàn)路瞬態(tài)響應(yīng)

線(xiàn)路瞬態(tài)響應(yīng)是輸入電壓階躍變化的輸出電壓變化。它是LDO控制環(huán)路的增益帶寬以及輸入電壓變化的大小和壓擺率的函數(shù)。

圖9顯示了ADM7150對(duì)2 V輸入電壓階躍變化的響應(yīng)。輸出電壓偏差提供了環(huán)路帶寬和PSRR的指示(參見(jiàn)下一節(jié))。輸出電壓在2.2 μs內(nèi)響應(yīng)1 V變化而變化約5 mV,表明在約60 kHz時(shí)PSRR約為100 dB。

同樣,與負(fù)載瞬變的情況一樣,輸入電壓的壓擺率對(duì)表觀(guān)線(xiàn)路瞬態(tài)響應(yīng)有很大影響。緩慢變化的輸入電壓(在LDO帶寬內(nèi))可以隱藏振鈴或其他不良行為。

pYYBAGPcxzyAbMQDAAAnbvuVpgc160.png?la=en&imgver=1

圖9.ADM7150線(xiàn)路瞬態(tài)響應(yīng)5 V至7 V線(xiàn)路步進(jìn),1.5 μs(紅色)。輸出電壓(藍(lán)色)。

電源抑制

簡(jiǎn)而言之,PSRR是衡量電路抑制電源輸入端外來(lái)信號(hào)(噪聲和紋波)以防止它們損壞輸出的程度的指標(biāo)。PSRR 定義為

PSRR = 20 × log(VEIN/VEOUT)

其中 VEIN 和 VEOUT 分別是出現(xiàn)在輸入和輸出端的無(wú)關(guān)信號(hào)。

對(duì)于ADC、DAC和放大器等電路,PSRR適用于為內(nèi)部電路供電的輸入。對(duì)于LDO,輸入電源引腳為穩(wěn)壓輸出電壓和內(nèi)部電路供電。PSRR與直流線(xiàn)路調(diào)節(jié)具有相同的關(guān)系,但包括整個(gè)頻譜。

100 kHz至1 MHz范圍內(nèi)的電源抑制非常重要,因?yàn)殚_(kāi)關(guān)模式電源經(jīng)常用于高效電源系統(tǒng),LDO會(huì)清理敏感模擬電路的噪聲電源軌。

LDO的控制環(huán)路往往是決定電源抑制的主要因素。高值、低ESR電容可能是有益的,特別是在超出控制環(huán)路增益帶寬的頻率下。

PSRR與頻率的關(guān)系

PSRR不是由單個(gè)值定義的,因?yàn)樗c頻率相關(guān)。LDO 由基準(zhǔn)電壓、誤差放大器和電源傳輸元件(如 MOSFET 或雙極晶體管)組成。誤差放大器提供直流增益以調(diào)節(jié)輸出電壓。誤差放大器的交流增益在很大程度上決定了PSRR。典型的LDO在80 Hz時(shí)可以具有高達(dá)10 dB的PSRR,但在幾十千赫茲時(shí),PSRR可以降至20 dB。

圖10顯示了誤差放大器的增益帶寬與PSRR之間的關(guān)系。這個(gè)簡(jiǎn)化的示例忽略了輸出電容和調(diào)整元件的寄生效應(yīng)。PSRR是開(kāi)環(huán)增益的倒數(shù),直到增益開(kāi)始以3 kHz滾降。然后,PSRR降低20 dB/十倍頻程,直到在0 MHz及以上時(shí)達(dá)到3 dB。

poYBAGPcxz6ATVXVAAAo8U6n94o202.png?la=en&imgver=1

圖 10.簡(jiǎn)化的LDO增益與PSRR的關(guān)系

圖11顯示了表征LDOPSRR的三個(gè)主要頻域:參考PSRR區(qū)域、開(kāi)環(huán)增益區(qū)域和輸出電容區(qū)域。基準(zhǔn)PSRR區(qū)域取決于基準(zhǔn)放大器的PSRR和LDO的開(kāi)環(huán)增益。理想情況下,基準(zhǔn)放大器與電源中的擾動(dòng)完全隔離,但實(shí)際上,基準(zhǔn)電壓源只需抑制高達(dá)幾十赫茲的電源噪聲,因?yàn)檎`差放大器反饋可確保低頻下的高PSRR。

pYYBAGPcxz-AXAvNAAA_6QsfrKg476.png?la=en&imgver=1

圖 11.典型LDO PSRR與頻率的關(guān)系

在約10 Hz以上,第二區(qū)域的PSRR主要由LDO的開(kāi)環(huán)增益主導(dǎo)。該區(qū)域的PSRR是誤差放大器增益帶寬(直至單位增益頻率)的函數(shù)。在低頻時(shí),誤差放大器的交流增益等于直流增益。增益保持不變,直到達(dá)到3 dB滾降頻率。當(dāng)頻率高于3 dB滾降點(diǎn)時(shí),誤差放大器的交流增益隨頻率降低,通常為20 dB/十倍頻程。

高于誤差放大器的單位增益頻率,控制環(huán)路的反饋對(duì)PSRR沒(méi)有影響,PSRR由輸出電容以及輸入和輸出電壓之間的任何寄生效應(yīng)決定。輸出電容的ESR和ESL以及電路板布局在這些頻率下對(duì)PSRR有強(qiáng)烈影響。仔細(xì)注意布局對(duì)于減少任何高頻共振的影響至關(guān)重要。

PSRR與負(fù)載電流的關(guān)系

負(fù)載電流會(huì)影響誤差放大器反饋環(huán)路的增益帶寬,因此也會(huì)影響PSRR。在輕負(fù)載電流(通常小于50 mA)下,調(diào)整元件的輸出阻抗很高。由于控制環(huán)路的負(fù)反饋,LDO的輸出似乎是理想的電流源。由輸出電容和調(diào)整元件形成的極點(diǎn)發(fā)生在相對(duì)較低的頻率下,因此PSRR在低頻時(shí)趨于增加。輸出級(jí)在低電流下的高直流增益也傾向于在遠(yuǎn)低于誤差放大器單位增益點(diǎn)的頻率下增加PSRR。

在重負(fù)載電流下,LDO輸出看起來(lái)不太像理想的電流源。調(diào)整元件的輸出阻抗降低,降低輸出級(jí)的增益,降低直流與反饋環(huán)路單位增益頻率之間的PSRR。PSRR會(huì)隨著負(fù)載電流的上升而急劇下降,如圖12所示。當(dāng)負(fù)載從400 mA增加到800 mA時(shí),ADM7150的PSRR在20 kHz時(shí)降低1 dB。

輸出級(jí)帶寬隨著輸出極點(diǎn)頻率的增加而增加。在高頻下,PSSR應(yīng)該由于帶寬增加而增加,但實(shí)際上,由于整體環(huán)路增益的降低,高頻PSRR可能不會(huì)改善。一般來(lái)說(shuō),輕負(fù)載時(shí)的PSRR比重負(fù)載時(shí)的PSRR更好。

poYBAGPcx0GAPHilAABUES4OEVs872.png?la=en&imgver=1

圖 12.ADM7150電源抑制與頻率的關(guān)系V外= 5 V, V在= 6.2 V.

PSRR與LDO裕量的關(guān)系

PSRR也是輸入至輸出電壓差或裕量的函數(shù)。對(duì)于固定裕量電壓,PSRR隨著負(fù)載電流的增加而降低;這在重負(fù)載電流和小裕量電壓下尤其明顯。圖13顯示了5 A負(fù)載下7172 V ADM2的PSRR與裕量電壓的差異。

隨著負(fù)載電流的增加,調(diào)整元件(ADM7172的PMOSFET)的增益會(huì)降低,因?yàn)樗x開(kāi)飽和狀態(tài)并進(jìn)入三極管工作區(qū)域。這會(huì)導(dǎo)致LDO的總環(huán)路增益降低,從而降低PSRR。裕量電壓越小,增益降低越明顯。在較小的裕量電壓下,控制環(huán)路根本沒(méi)有增益,PSRR降至幾乎為零。

降低環(huán)路增益的另一個(gè)因素是調(diào)整元件RDS的非零電阻上.RDS 兩端的壓降上由于負(fù)載電流從調(diào)整元件的有效部分的裕量中減去。例如,對(duì)于1 Ω調(diào)整元件,200 mA負(fù)載電流可將裕量減少200 mV。在1 V或更低的裕量電壓下工作LDO時(shí),在估算PSRR時(shí)必須考慮此壓降。

在壓差中,PSRR是由于RDS形成的極點(diǎn)上和輸出電容。在非常高的頻率下,PSRR將受到輸出電容ESR與RDS之比的限制上.

poYBAGPcx0SAbtueAAA4W3yc6EY312.png?la=en&imgver=1

圖 13.ADM7172電源抑制與裕量的關(guān)系,V外= 5 V,2 A 負(fù)載電流。

比較 LDO PSRR 規(guī)格

比較 LDO PSRR 規(guī)格時(shí),請(qǐng)確保在相同的測(cè)試條件下進(jìn)行測(cè)量。許多較舊的LDO僅將PSRR指定為120 Hz或1 kHz,而未提及裕量電壓或負(fù)載電流。至少,電氣規(guī)格表中的PSRR應(yīng)針對(duì)不同的頻率列出。理想情況下,應(yīng)使用不同負(fù)載和裕量電壓下PSRR的典型特征圖進(jìn)行有意義的比較。

輸出電容在高頻時(shí)也會(huì)影響LDO PSRR。例如,1μF 電容器的阻抗是 10μF 電容器的 10×。當(dāng)頻率高于誤差放大器的單位增益交越頻率時(shí),電容值尤其重要,因?yàn)殡娫丛肼暤乃p是輸出電容的函數(shù)。比較PSRR數(shù)字時(shí),輸出電容的類(lèi)型和值必須相同,比較才有效。

輸出噪聲電壓

輸出噪聲電壓是在恒定輸出電流和無(wú)紋波輸入電壓條件下,給定頻率范圍(通常為10 Hz或100 Hz至100 kHz)內(nèi)的均方根輸出噪聲電壓。LDO中輸出噪聲的主要來(lái)源是內(nèi)部基準(zhǔn)電壓和誤差放大器?,F(xiàn)代LDO以?xún)H幾十納安的內(nèi)部偏置電流工作,以實(shí)現(xiàn)15 μA或更低的靜態(tài)電流。這些低偏置電流需要使用高達(dá)GΩ的偏置電阻。輸出噪聲范圍通常為5 μV rms至100 μV rms。圖14顯示了ADM7172的輸出噪聲與負(fù)載電流的關(guān)系。

一些LDO(如ADM7172)可以使用外部電阻分壓器將輸出電壓設(shè)置為初始設(shè)定點(diǎn)以上,例如,允許1.2 V器件提供3.6 V輸出??梢栽谠摲謮浩魃咸砑咏翟?a target="_blank">網(wǎng)絡(luò),將輸出噪聲恢復(fù)到接近原始固定電壓版本的水平。

pYYBAGPcx0aAekQ1AAAu7XIw97U598.png?la=en&imgver=1

圖 14.ADM7172輸出噪聲與負(fù)載電流的關(guān)系

表示LDO輸出噪聲的另一種方法是噪聲頻譜密度。在給定頻率下,1 Hz帶寬上的均方根噪聲在寬頻率范圍內(nèi)繪制。然后,該信息可用于計(jì)算給定帶寬下特定頻率下的均方根噪聲。圖15顯示了ADM1在10 Hz至7172 MHz范圍內(nèi)的噪聲頻譜密度。

pYYBAGPcx0qAY6SfAABiwLEgmOI225.png?la=en&imgver=1

圖 15.ADM7172噪聲頻譜密度與負(fù)載電流的關(guān)系

結(jié)論

LDO 是提供關(guān)鍵功能的簡(jiǎn)單設(shè)備。必須考慮許多因素才能正確應(yīng)用它們并獲得最佳結(jié)果。通過(guò)對(duì)常用LDO術(shù)語(yǔ)的基本了解,設(shè)計(jì)工程師可以成功地瀏覽數(shù)據(jù)手冊(cè),以確定對(duì)設(shè)計(jì)最重要的參數(shù)。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 放大器
    +關(guān)注

    關(guān)注

    143

    文章

    13433

    瀏覽量

    212182
  • 穩(wěn)壓器
    +關(guān)注

    關(guān)注

    24

    文章

    4165

    瀏覽量

    92996
  • ldo
    ldo
    +關(guān)注

    關(guān)注

    35

    文章

    1846

    瀏覽量

    152722
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    低壓線(xiàn)性穩(wěn)壓器的設(shè)計(jì)與制作

    求助,低壓線(xiàn)性穩(wěn)壓器的電路?。?!
    發(fā)表于 04-21 12:48

    低壓線(xiàn)性穩(wěn)壓器的設(shè)計(jì)與制作

    求助胡老師,低壓線(xiàn)性穩(wěn)壓器的設(shè)計(jì)與制作,這個(gè)電路該如何設(shè)計(jì)???
    發(fā)表于 04-21 13:05

    如何根據(jù)系統(tǒng)要求挑選最佳低壓穩(wěn)壓器(LDO)?

    低壓穩(wěn)壓器(LDO)看似簡(jiǎn)單,但可提供重要功能,例如將負(fù)載與不干凈的電源隔離開(kāi)來(lái)或者構(gòu)建低噪聲電源來(lái)為敏感電路供電。本簡(jiǎn)短教程介紹了一些常用的LDO相關(guān)術(shù)語(yǔ),以及一些基本概念,如壓
    發(fā)表于 01-12 14:36

    用于LT1431超低壓穩(wěn)壓器的簡(jiǎn)單超低壓穩(wěn)壓器

    用于LT1431超低壓穩(wěn)壓器的簡(jiǎn)單超低壓穩(wěn)壓器
    發(fā)表于 06-12 11:26

    具有可調(diào)輸出的低壓線(xiàn)性穩(wěn)壓器

    NCP565的典型應(yīng)用1.5 A具有可調(diào)輸出的低壓線(xiàn)性穩(wěn)壓器。 NCP565低壓線(xiàn)性穩(wěn)壓器
    發(fā)表于 03-26 10:00

    低壓穩(wěn)壓器的相關(guān)資料推薦

    穩(wěn)壓器(MC33269DT-5.0G)用于提供一種不隨負(fù)載阻抗、輸入電壓、溫度和時(shí)間變化而變化穩(wěn)定的電源電壓。低壓穩(wěn)壓器是使輸出電壓穩(wěn)定的設(shè)備,因其能夠在電源電壓(輸入端)與負(fù)載電壓
    發(fā)表于 11-15 09:01

    低壓線(xiàn)性穩(wěn)壓器是什么

    1.低壓線(xiàn)性穩(wěn)壓器低壓線(xiàn)性穩(wěn)壓器是新一代的集成電路穩(wěn)壓器
    發(fā)表于 11-15 08:59

    淺談低壓線(xiàn)性穩(wěn)壓器的壓和功耗

    淺談低壓線(xiàn)性穩(wěn)壓器(LDO)的壓(Dropout)和功耗(Power Dissipation)(圣邦微電子)任明巖摘要:本文論述了低壓
    發(fā)表于 10-24 16:10 ?59次下載
    淺談<b class='flag-5'>低壓</b><b class='flag-5'>差</b>線(xiàn)性<b class='flag-5'>穩(wěn)壓器</b>的壓<b class='flag-5'>差</b>和功耗

    利用VLDO穩(wěn)壓器實(shí)現(xiàn)可攜式產(chǎn)品的低壓電源設(shè)計(jì)

    利用VLDO穩(wěn)壓器實(shí)現(xiàn)可攜式產(chǎn)品的低壓電源設(shè)計(jì)可攜式產(chǎn)品的電路工作電壓越來(lái)越低,簡(jiǎn)單的線(xiàn)性低壓
    發(fā)表于 10-05 08:18 ?23次下載

    低壓穩(wěn)壓器電路

    低壓穩(wěn)壓器電路
    發(fā)表于 10-13 14:35 ?1124次閱讀
    <b class='flag-5'>低壓</b><b class='flag-5'>差</b><b class='flag-5'>穩(wěn)壓器</b>電路

    低壓穩(wěn)壓器的選擇

    低壓穩(wěn)壓器的選擇 低壓穩(wěn)壓器因其能夠在電源電壓(輸入端)與負(fù)載電壓(輸出端)之間保持微小壓
    發(fā)表于 11-27 20:17 ?662次閱讀
    <b class='flag-5'>低壓</b><b class='flag-5'>差</b><b class='flag-5'>穩(wěn)壓器</b>的選擇

    如何在系統(tǒng)中成功運(yùn)用低壓穩(wěn)壓器

      在系統(tǒng)中成功運(yùn)用低壓穩(wěn)壓器,低壓穩(wěn)壓器(LDO)能夠在很寬的負(fù)載電流和輸入電壓
    發(fā)表于 11-27 14:39 ?700次閱讀
    如何在系統(tǒng)中成功運(yùn)用<b class='flag-5'>低壓</b><b class='flag-5'>差</b><b class='flag-5'>穩(wěn)壓器</b>

    低壓集成穩(wěn)壓器的應(yīng)用

    1、固定式低壓集成穩(wěn)壓器的應(yīng)用 固定式低壓集成穩(wěn)壓器的典型產(chǎn)品有美國(guó)
    發(fā)表于 12-13 11:31 ?1089次閱讀
    <b class='flag-5'>低壓</b><b class='flag-5'>差</b>集成<b class='flag-5'>穩(wěn)壓器</b>的應(yīng)用

    理解低壓穩(wěn)壓器(LDO)實(shí)現(xiàn)系統(tǒng)優(yōu)化設(shè)計(jì)

    理解低壓穩(wěn)壓器 (LDO) 實(shí)現(xiàn)系統(tǒng)優(yōu)化設(shè)計(jì)
    發(fā)表于 01-07 16:16 ?0次下載

    低壓穩(wěn)壓器

    穩(wěn)壓器(MC33269DT-5.0G)用于提供一種不隨負(fù)載阻抗、輸入電壓、溫度和時(shí)間變化而變化穩(wěn)定的電源電壓。低壓穩(wěn)壓器是使輸出電壓穩(wěn)定的設(shè)備,因其能夠在電源電壓(輸入端)與負(fù)載電壓
    發(fā)表于 11-07 19:50 ?4次下載
    <b class='flag-5'>低壓</b><b class='flag-5'>差</b><b class='flag-5'>穩(wěn)壓器</b>