0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何避免PCB設(shè)計(jì)時(shí)出現(xiàn)電磁問(wèn)題

jf_iZR6mdqV ? 來(lái)源:電子設(shè)計(jì)聯(lián)盟 ? 2023-02-06 14:07 ? 次閱讀

電磁兼容性(EMC)及關(guān)聯(lián)的電磁干擾(EMI)歷來(lái)都需要系統(tǒng)設(shè)計(jì)工程師擦亮眼睛,在當(dāng)今電路板設(shè)計(jì)和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下,這兩大問(wèn)題尤其令PCB布局和設(shè)計(jì)工程師頭痛。

EMC與電磁能的產(chǎn)生、傳播和接收密切相關(guān),PCB設(shè)計(jì)中不希望出現(xiàn)EMC。電磁能來(lái)自多個(gè)源頭,它們混合在一起,因此必須特別小心,確保不同的電路、走線、過(guò)孔和PCB材料協(xié)同工作時(shí),各種信號(hào)兼容且不會(huì)相互干擾。


另一方面,EMI是由EMC或不想要的電磁能產(chǎn)生的一種破壞性影響。在這種電磁環(huán)境下,PCB設(shè)計(jì)人員必須確保減少電磁能的產(chǎn)生,使干擾最小。

避免在PCB設(shè)計(jì)中出現(xiàn)電磁問(wèn)題的7個(gè)技巧

技巧1:PCB接地

降低EMI的一個(gè)重要途徑是設(shè)計(jì)PCB接地層。第一步是使PCB電路板總面積內(nèi)的接地面積盡可能大,這樣可以減少發(fā)射、串?dāng)_和噪聲。將每個(gè)元器件連接到接地點(diǎn)或接地層時(shí)必須特別小心,如果不這樣做,就不能充分利用可靠的接地層的中和效果。

一個(gè)特別復(fù)雜的PCB設(shè)計(jì)有幾個(gè)穩(wěn)定的電壓。理想情況下,每個(gè)參考電壓都有自己對(duì)應(yīng)的接地層。但是,如果接地層太多會(huì)增加PCB的制造成本,使價(jià)格過(guò)高。折衷的辦法是在三到五個(gè)不同的位置分別使用接地層,每一個(gè)接地層可包含多個(gè)接地部分。這樣不僅控制了電路板的制造成本,同時(shí)也降低了EMI和EMC。

如果想使EMC最小,低阻抗接地系統(tǒng)十分重要。在多層PCB中,最好有一個(gè)可靠的接地層,而不是一個(gè)銅平衡塊(copper thieving)或散亂的接地層,因?yàn)樗哂械妥杩梗商?a target="_blank">供電流通路,是最佳的反向信號(hào)源。

信號(hào)返回地面的時(shí)長(zhǎng)也非常重要。信號(hào)往返于信號(hào)源的時(shí)間必須相當(dāng),否則會(huì)產(chǎn)生類似天線的現(xiàn)象,使輻射的能量成為EMI的一部分。同樣,向/從信號(hào)源傳輸電流的走線應(yīng)盡可能短,如果源路徑和返回路徑的長(zhǎng)度不相等,則會(huì)產(chǎn)生接地反彈,這也會(huì)產(chǎn)生EMI。

5fac509a-a556-11ed-bfe3-dac502259ad0.png

如果信號(hào)進(jìn)出信號(hào)源的時(shí)間不同步,則會(huì)產(chǎn)生類似天線的現(xiàn)象,從而輻射能量,引起EMI

技巧2:區(qū)分EMI

由于EMI不同,一個(gè)很好的EMC設(shè)計(jì)規(guī)則是將模擬電路和數(shù)字電路分開(kāi)。模擬電路的安培數(shù)較高或者說(shuō)電流較大,應(yīng)遠(yuǎn)離高速走線或開(kāi)關(guān)信號(hào)。如果可能的話,應(yīng)使用接地信號(hào)保護(hù)它們。在多層PCB上,模擬走線的布線應(yīng)在一個(gè)接地層上,而開(kāi)關(guān)走線或高速走線應(yīng)在另一個(gè)接地層。因此,不同特性的信號(hào)就分開(kāi)了。

有時(shí)可以用一個(gè)低通濾波器來(lái)消除與周圍走線耦合的高頻噪聲。濾波器可以抑制噪聲,返回穩(wěn)定的電流。將模擬信號(hào)和數(shù)字信號(hào)的接地層分開(kāi)很重要。由于模擬電路和數(shù)字電路有各自獨(dú)特的特性,將它們分開(kāi)至關(guān)重要。數(shù)字信號(hào)應(yīng)該有數(shù)字接地,模擬信號(hào)應(yīng)該終止于模擬接地。

在數(shù)字電路設(shè)計(jì)中,有經(jīng)驗(yàn)的PCB布局和設(shè)計(jì)工程師會(huì)特別注意高速信號(hào)和時(shí)鐘。在高速情況下,信號(hào)和時(shí)鐘應(yīng)盡可能短并鄰近接地層,因?yàn)槿缜八?,接地層可使串?dāng)_、噪聲和輻射保持在可控制的范圍。

數(shù)字信號(hào)也應(yīng)遠(yuǎn)離電源平面。如果距離很近,就會(huì)產(chǎn)生噪聲或感應(yīng),從而削弱信號(hào)。

技巧3:串?dāng)_走線是重點(diǎn)

走線對(duì)確保電流的正常流動(dòng)特別重要。如果電流來(lái)自振蕩器或其它類似設(shè)備,那么讓電流與接地層分開(kāi),或者不讓電流與另一條走線并行,尤其重要。兩個(gè)并行的高速信號(hào)會(huì)產(chǎn)生EMC和EMI,特別是串?dāng)_。必須使電阻路徑最短,返回電流路徑也盡可能短。返回路徑走線的長(zhǎng)度應(yīng)與發(fā)送走線的長(zhǎng)度相同。

對(duì)于EMI,一條叫做“侵犯走線”,另一條則是“受害走線”。電感和電容耦合會(huì)因?yàn)殡姶艌?chǎng)的存在而影響“受害”走線,從而在“受害走線”上產(chǎn)生正向和反向電流。這樣的話,在信號(hào)的發(fā)送長(zhǎng)度和接收長(zhǎng)度幾乎相等的穩(wěn)定環(huán)境中就會(huì)產(chǎn)生紋波。

在一個(gè)平衡良好、走線穩(wěn)定的環(huán)境中,感應(yīng)電流應(yīng)相互抵消,從而消除串?dāng)_。但是,我們身處不完美的世界,這樣的事不會(huì)發(fā)生。因此,我們的目標(biāo)是必須將所有走線的串?dāng)_保持在最小水平。如果使并行走線之間的寬度為走線寬度的兩倍,則串?dāng)_的影響可降至最低。例如,如果走線寬度為5密耳,則兩條并行走線之間的最小距離應(yīng)為10密耳或更大。

隨著新材料和新的元器件不斷出現(xiàn),PCB設(shè)計(jì)人員還必須繼續(xù)應(yīng)對(duì)電磁兼容性和干擾問(wèn)題。

技巧4:去耦電容

去耦電容可減少串?dāng)_的不良影響,它們應(yīng)位于設(shè)備的電源引腳和接地引腳之間,這樣可以確保交流阻抗較低,減少噪聲和串?dāng)_。為了在寬頻率范圍內(nèi)實(shí)現(xiàn)低阻抗,應(yīng)使用多個(gè)去耦電容。

放置去耦電容的一個(gè)重要原則是,電容值最小的電容器要盡可能靠近設(shè)備,以減少對(duì)走線產(chǎn)生電感影響。這一特定的電容器盡可能靠近設(shè)備的電源引腳或電源走線,并將電容器的焊盤直接連到過(guò)孔或接地層。如果走線較長(zhǎng),請(qǐng)使用多個(gè)過(guò)孔,使接地阻抗最小。

技巧5:避免90°角

為降低EMI,應(yīng)避免走線、過(guò)孔及其它元器件形成90°角,因?yàn)橹苯菚?huì)產(chǎn)生輻射。在該角處電容會(huì)增加,特性阻抗也會(huì)發(fā)生變化,導(dǎo)致反射,繼而引起EMI。要避免90°角,走線應(yīng)至少以兩個(gè)45°角布線到拐角處。

技巧6:謹(jǐn)慎使用過(guò)孔

在幾乎所有PCB布局中,都必須使用過(guò)孔在不同層之間提供導(dǎo)電連接。PCB布局工程師需特別小心,因?yàn)檫^(guò)孔會(huì)產(chǎn)生電感和電容。在某些情況下,它們還會(huì)產(chǎn)生反射,因?yàn)樵谧呔€中制作過(guò)孔時(shí),特性阻抗會(huì)發(fā)生變化。

同樣要記住的是,過(guò)孔會(huì)增加走線長(zhǎng)度,需要進(jìn)行匹配。如果是差分走線,應(yīng)盡可能避免過(guò)孔。如果不能避免,則應(yīng)在兩條走線中都使用過(guò)孔,以補(bǔ)償信號(hào)和返回路徑中的延遲。

技巧7:電纜/物理屏蔽

承載數(shù)字電路和模擬電流的電纜會(huì)產(chǎn)生寄生電容和電感,引起很多EMC相關(guān)問(wèn)題。如果使用雙絞線電纜,則會(huì)保持較低的耦合水平,消除產(chǎn)生的磁場(chǎng)。對(duì)于高頻信號(hào),必須使用屏蔽電纜,其正面和背面均接地,消除EMI干擾。

物理屏蔽是用金屬封裝包住整個(gè)或部分系統(tǒng),防止EMI進(jìn)入PCB電路。這種屏蔽就像是封閉的接地導(dǎo)電容器,可減小天線環(huán)路尺寸并吸收EMI。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 信號(hào)
    +關(guān)注

    關(guān)注

    11

    文章

    2773

    瀏覽量

    76541
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4668

    瀏覽量

    85138
  • emc
    emc
    +關(guān)注

    關(guān)注

    169

    文章

    3852

    瀏覽量

    182725

原文標(biāo)題:如何避免PCB設(shè)計(jì)時(shí)出現(xiàn)電磁問(wèn)題

文章出處:【微信號(hào):電子設(shè)計(jì)聯(lián)盟,微信公眾號(hào):電子設(shè)計(jì)聯(lián)盟】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    經(jīng)典PCB設(shè)計(jì)評(píng)審規(guī)范

    避免PCB設(shè)計(jì)時(shí)出現(xiàn)問(wèn)題,由PCB設(shè)計(jì)評(píng)審規(guī)范制作的檢查表。
    發(fā)表于 12-11 11:06

    如何在PCB設(shè)計(jì)避免出現(xiàn)電磁問(wèn)題

    PCB設(shè)計(jì)中,電磁兼容性(EMC)及關(guān)聯(lián)的電磁干擾(EMI)歷來(lái)是讓工程師們頭疼的兩大問(wèn)題,特別是在當(dāng)今電路板設(shè)計(jì)和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下。本文給大家分享如何在PC
    發(fā)表于 02-01 07:42

    如何避免PCB設(shè)計(jì)出現(xiàn)電磁問(wèn)題

    。另一方面,EMI是由EMC或不想要的電磁能產(chǎn)生的一種破壞性影響。在這種電磁環(huán)境下,PCB設(shè)計(jì)人員必須確保減少電磁能的產(chǎn)生,使干擾最小。避免
    發(fā)表于 06-07 15:46

    射頻電路PCB設(shè)計(jì)

    介紹采用Protel99 SE進(jìn)行射頻電路PCB設(shè)計(jì)的流程。為保證電路性能,在進(jìn)行射頻電路PCB設(shè)計(jì)時(shí)應(yīng)考慮電磁
    發(fā)表于 04-16 22:17 ?1448次閱讀

    PCB設(shè)計(jì)時(shí)應(yīng)該遵循的規(guī)則

    PCB設(shè)計(jì)時(shí)應(yīng)該遵循的規(guī)則 1) 地線回路規(guī)則: 環(huán)路最小
    發(fā)表于 12-12 14:48 ?1159次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)時(shí)</b>應(yīng)該遵循的規(guī)則

    PCB設(shè)計(jì)時(shí)應(yīng)該注意檢查什么

    PCB設(shè)計(jì)時(shí)記住148個(gè)檢查項(xiàng)目,提升你的效率!
    的頭像 發(fā)表于 08-20 08:42 ?3417次閱讀

    如何避免PCB設(shè)計(jì)時(shí)出現(xiàn)不必要的錯(cuò)誤

    1.在流程上接收到的資料是否齊全(包括:原理圖、*.brd文件、料單、PCB設(shè)計(jì)說(shuō)明以及PCB設(shè)計(jì)或更改要求、標(biāo)準(zhǔn)化要求說(shuō)明、工藝設(shè)計(jì)說(shuō)明文件) 2.確認(rèn)PCB模板是最新的 3. 確認(rèn)模板的定位器件位置無(wú)誤 4
    發(fā)表于 09-12 14:48 ?1250次閱讀

    如何避免PCB設(shè)計(jì)時(shí)出現(xiàn)電磁問(wèn)題

    電磁兼容性(EMC)及關(guān)聯(lián)的電磁干擾(EMI)歷來(lái)都需要系統(tǒng)設(shè)計(jì)工程師擦亮眼睛,在當(dāng)今電路板設(shè)計(jì)和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下,這兩大問(wèn)題尤其令PCB布局和設(shè)計(jì)工程師頭痛。
    發(fā)表于 10-10 09:51 ?1089次閱讀
    如何<b class='flag-5'>避免</b><b class='flag-5'>PCB設(shè)計(jì)時(shí)</b><b class='flag-5'>出現(xiàn)</b><b class='flag-5'>電磁</b>問(wèn)題

    如何避免PCB設(shè)計(jì)時(shí)出現(xiàn)各種錯(cuò)誤

    在流程上接收到的資料是否齊全(包括:原理圖、*.brd文件、料單、PCB設(shè)計(jì)說(shuō)明以及PCB設(shè)計(jì)或更改要求、標(biāo)準(zhǔn)化要求說(shuō)明、工藝設(shè)計(jì)說(shuō)明文件)
    發(fā)表于 01-22 17:03 ?1376次閱讀

    PCB設(shè)計(jì)中如何避免出現(xiàn)電磁問(wèn)題

    PCB設(shè)計(jì)中,電磁兼容性(EMC)及關(guān)聯(lián)的電磁干擾(EMI)歷來(lái)是讓工程師們頭疼的兩大問(wèn)題,特別是在當(dāng)今電路板設(shè)計(jì)和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下。本文給大家分享如何在PC
    的頭像 發(fā)表于 01-20 14:38 ?562次閱讀

    PCB設(shè)計(jì)中如何避免出現(xiàn)電磁問(wèn)題?

    PCB設(shè)計(jì)中,電磁兼容性(EMC)及關(guān)聯(lián)的電磁干擾(EMI)歷來(lái)是讓工程師們頭疼的兩大問(wèn)題,特別是在當(dāng)今電路板設(shè)計(jì)和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下。本文給大家分享如何在PC
    發(fā)表于 01-22 09:54 ?20次下載
    <b class='flag-5'>PCB設(shè)計(jì)</b>中如何<b class='flag-5'>避免</b><b class='flag-5'>出現(xiàn)</b><b class='flag-5'>電磁</b>問(wèn)題?

    避免PCB設(shè)計(jì)出現(xiàn)電磁問(wèn)題的7個(gè)技巧

    EMC與電磁能的產(chǎn)生、傳播和接收密切相關(guān),PCB設(shè)計(jì)中不希望出現(xiàn)EMC。電磁能來(lái)自多個(gè)源頭,它們混合在一起,因此必須特別小心,確保不同的電路、走線、過(guò)孔和
    的頭像 發(fā)表于 07-01 10:16 ?1084次閱讀

    避免PCB設(shè)計(jì)出現(xiàn)電磁問(wèn)題的7個(gè)技巧

    PCB設(shè)計(jì)中,經(jīng)常出現(xiàn)電磁問(wèn)題,如何有效避免呢,有以下七個(gè)小技巧。對(duì)于高頻信號(hào),必須使用屏蔽電纜,其正面和背面均接地,消除EMI干擾。
    的頭像 發(fā)表于 03-31 17:37 ?751次閱讀
    <b class='flag-5'>避免</b>在<b class='flag-5'>PCB設(shè)計(jì)</b>中<b class='flag-5'>出現(xiàn)</b><b class='flag-5'>電磁</b>問(wèn)題的7個(gè)技巧

    大神教你30條PCB設(shè)計(jì)時(shí)提升降噪與抗電磁干擾能力的技巧,必看!

    大神教你30條PCB設(shè)計(jì)時(shí)提升降噪與抗電磁干擾能力的技巧,必看!
    的頭像 發(fā)表于 10-17 15:16 ?691次閱讀

    PCB設(shè)計(jì)中,如何避免串?dāng)_?

    PCB設(shè)計(jì)中,如何避免串?dāng)_? 在PCB設(shè)計(jì)中,避免串?dāng)_是至關(guān)重要的,因?yàn)榇當(dāng)_可能導(dǎo)致信號(hào)失真、噪聲干擾及功能故障等問(wèn)題。 一、了解串?dāng)_及其原因 在開(kāi)始討論
    的頭像 發(fā)表于 02-02 15:40 ?1640次閱讀