0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

解決噪聲問題試試從PCB布局布線入手

analog_devices ? 來源:未知 ? 2023-02-12 14:45 ? 次閱讀

噪聲問題是每位電路板設計師都會聽到的四個字。為了解決噪聲問題,往往要花費數(shù)小時的時間進行實驗室測試,以便揪出元兇,但最終卻發(fā)現(xiàn),噪聲是由開關電源的布局不當而引起的。解決此類問題可能需要設計新的布局,導致產(chǎn)品延期和開發(fā)成本增加。

本文將提供有關印刷電路板(PCB)布局布線的指南,以幫助設計師避免此類噪聲問題。作為例子的開關調節(jié)器布局采用雙通道同步開關控制ADP1850,第一步是確定調節(jié)器的電流路徑。然后,電流路徑?jīng)Q定了器件在該低噪聲布局布線設計中的位置。

PCB布局布線指南

第一步:確定電流路徑

在開關轉換器設計中,高電流路徑和低電流路徑彼此非??拷?。交流(AC)路徑攜帶有尖峰和噪聲,高直流(DC)路徑會產(chǎn)生相當大的壓降,低電流路徑往往對噪聲很敏感。適當PCB布局布線的關鍵在于確定關鍵路徑,然后安排器件,并提供足夠的銅面積以免高電流破壞低電流。性能不佳的表現(xiàn)是接地反彈和噪聲注入IC及系統(tǒng)的其余部分。

圖1所示為一個同步降壓調節(jié)器設計,它包括一個開關控制器和以下外部電源器件:高端開關、低端開關、電感、輸入電容、輸出電容和旁路電容。圖1中的箭頭表示高開關電流流向。必須小心放置這些電源器件,避免產(chǎn)生不良的寄生電容和電感,導致過大噪聲、過沖、響鈴振蕩和接地反彈。

24aed1da-aaa0-11ed-bfe3-dac502259ad0.png

圖1. 典型開關調節(jié)器(顯示交流和直流電流路徑)

諸如DH、DL、BST和SW之類的開關電流路徑離開控制器后需妥善安排,避免產(chǎn)生過大寄生電感。這些線路承載的高δI/δt交流開關脈沖電流可能達到3 A以上并持續(xù)數(shù)納秒。高電流環(huán)路必須很小,以盡可能降低輸出響鈴振蕩,并且避免拾取額外的噪聲。

低值、低幅度信號路徑,如補償和反饋器件等,對噪聲很敏感。應讓這些路徑遠離開關節(jié)點和電源器件,以免注入干擾噪聲。

第二步:布局物理規(guī)劃

PCB物理規(guī)劃(floor plan)非常重要,必須使電流環(huán)路面積最小,并且合理安排電源器件,使得電流順暢流動,避免尖角和窄小的路徑。這將有助于減小寄生電容和電感,從而消除接地反彈。

圖2所示為采用開關控制器ADP1850的雙路輸出降壓轉換器的PCB布局。請注意,電源器件的布局將電流環(huán)路面積和寄生電感降至最小。虛線表示高電流路徑。同步和異步控制器均可以使用這一物理規(guī)劃技術。在異步控制器設計中,肖特基二極管取代低端開關。

24c5a306-aaa0-11ed-bfe3-dac502259ad0.jpg

圖2. 采用ADP1850控制器的雙路輸出降壓轉換器的PCB布局

第三步:電源器件——MOSFET和電容(輸入、旁路和輸出)

頂部和底部電源開關處的電流波形是一個具有非常高δI/δt的脈沖。因此,連接各開關的路徑應盡可能短,以盡量降低控制器拾取的噪聲和電感環(huán)路傳輸?shù)脑肼暋T赑CB一側上使用一對DPAK或SO-8封裝的FET時,最好沿相反方向旋轉這兩個FET,使得開關節(jié)點位于該對FET的一側,并利用合適的陶瓷旁路電容將高端漏電流旁路到低端源。務必將旁路電容盡可能靠近MOSFET放置(參見圖2),以盡量減小穿過FET和電容的環(huán)路周圍的電感。

輸入旁路電容和輸入大電容的放置對于控制接地反彈至關重要。輸出濾波器電容的負端連接應盡可能靠近低端MOSFET的源,這有助于減小引起接地反彈的環(huán)路電感。圖2中的Cb1和Cb2是陶瓷旁路電容,這些電容的推薦值范圍是1 μF至22 μF。對于高電流應用,應額外并聯(lián)一個較大值的濾波器電容,如圖2的CIN所示。

散熱考慮和接地層

在重載條件下,功率MOSFET、電感和大電容的等效串聯(lián)電阻(ESR)會產(chǎn)生大量的熱。為了有效散熱,圖2的示例在這些電源器件下面放置了大面積的銅。

多層PCB的散熱效果好于2層PCB。為了提高散熱和導電性能,應在標準1盎司銅層上使用2盎司厚度的銅。多個PGND層通過過孔連在一起也會有幫助。圖3顯示一個4層PCB設計的頂層、第三層和第四層上均分布有PGND層。

24d9b9ae-aaa0-11ed-bfe3-dac502259ad0.png

圖3. 截面圖:連接PGND層以改善散熱

這種多接地層方法能夠隔離對噪聲敏感的信號。如圖2所示,補償器件、軟啟動電容、偏置輸入旁路電容和輸出反饋分壓器電阻的負端全都連接到AGND層。請勿直接將任何高電流或高δI/δt路徑連接到隔離AGND層。AGND是一個安靜的接地層,其中沒有大電流流過。

所有電源器件(如低端開關、旁路電容、輸入和輸出電容等)的負端連接到PGND層,該層承載高電流。

GND層內的壓降可能相當大,以至于影響輸出精度。通過一條寬走線將AGND層連接到輸出電容的負端(參見圖4),可以顯著改善輸出精度和負載調節(jié)。

24f12602-aaa0-11ed-bfe3-dac502259ad0.png

圖4. AGND層到PGND層的連接

AGND層一路擴展到輸出電容,AGND層和PGND層在輸出電容的負端連接到過孔。

圖2顯示了另一種連接AGND和PGND層的技術,AGND層通過輸出大電容負端附近的過孔連接到PGND層。圖3顯示了PCB上某個位置的截面,AGND層和PGND層通過輸出大電容負端附近的過孔相連。

電流檢測路徑

為了避免干擾噪聲引起精度下降,電流模式開關調節(jié)器的電流檢測路徑布局必須妥當。雙通道應用尤其要更加重視,消除任何通道間串擾。

雙通道降壓控制器ADP1850將低端MOSFET的導通電阻RDS(ON)用作控制環(huán)路架構的一部分。此架構在SWx與PGNDx引腳之間檢測流經(jīng)低端MOSFET的電流。一個通道中的地電流噪聲可能會耦合到相鄰通道中。因此,務必使SWx和PGNDx走線盡可能短,并將其放在靠近MOSFET的地方,以便精確檢測電流。到SWx和PGNDx節(jié)點的連接務必采用開爾文檢測技術,如圖2和圖5所示。注意,相應的PGNDx走線連接到低端MOSFET的源。不要隨意將PGND層連接到PGNDx引腳。

2506a77a-aaa0-11ed-bfe3-dac502259ad0.jpg

圖5. 兩個通道的接地技術

相比之下,對于ADP1829等雙通道電壓模式控制器,PGND1和PGND2引腳則是直接通過過孔連接到PGND層。

反饋和限流檢測路徑

反饋(FB)和限流(ILIM)引腳是低信號電平輸入,因此,它們對容性和感性噪聲干擾敏感。FB和ILIM走線應避免靠近高δI/δt走線。注意不要讓走線形成環(huán)路,導致不良電感增加。在ILIM和PGND引腳之間增加一個小MLCC去耦電容(如22 pF),有助于對噪聲進行進一步濾波。

開關節(jié)點

在開關調節(jié)器電路中,開關(SW)節(jié)點是噪聲最高的地方,因為它承載著很大的交流和直流電壓/電流。此SW節(jié)點需要較大面積的銅來盡可能降低阻性壓降。將MOSFET和電感彼此靠近放在銅層上,可以使串聯(lián)電阻和電感最小。

對電磁干擾、開關節(jié)點噪聲和響鈴振蕩更敏感的應用可以使用一個小緩沖器。緩沖器由電阻和電容串聯(lián)而成(參見圖6中的RSNUB和CSNUB),放在SW節(jié)點與PGND層之間,可以降低SW節(jié)點上的響鈴振蕩和電磁干擾。注意,增加緩沖器可能會使整體效率略微下降0.2%到0.4%。

25207452-aaa0-11ed-bfe3-dac502259ad0.png

圖6. 緩沖器和柵極電阻電阻

柵極驅動器路徑

柵極驅動走線(DH和DL)也要處理高δI/δt,往往會產(chǎn)生響鈴振蕩和過沖。這些走線應盡可能短。最好直接布線,避免使用饋通過孔。如果必須使用過孔,則每條走線應使用兩個過孔,以降低峰值電流密度和寄生電感。

在DH或DL引腳上串聯(lián)一個小電阻(約2 Ω至4 Ω)可以減慢柵極驅動,從而也能降低柵極噪聲和過沖。另外,BST與SW引腳之間也可以連接一個電阻(參見圖6)。在布局期間用0Ω柵極電阻保留空間,可以提高日后進行評估的靈活性。增加的柵極電阻會延長柵極電荷上升和下降時間,導致MOSFET的開關功率損耗提高。

總結

了解電流路徑、其敏感性以及適當?shù)钠骷胖?,是消除PCB布局設計噪聲問題的關鍵。ADI公司的所有電源器件評估板都采用上述布局布線指導原則來實現(xiàn)最佳性能。評估板文件UG-204和UG-205詳細說明了ADP1850相關的布局布線情況。

意,所有開關電源都具有相同的元件和相似的電流路徑敏感性。因此,以針對電流模式降壓調節(jié)器的 ADP1850為例說明的指導原則同樣適用于電壓模式和/或升壓開關調節(jié)器的布局布線。

253bc0b8-aaa0-11ed-bfe3-dac502259ad0.gif255253f0-aaa0-11ed-bfe3-dac502259ad0.png查看往期內容↓↓↓255e3fd0-aaa0-11ed-bfe3-dac502259ad0.gif


原文標題:解決噪聲問題試試從PCB布局布線入手

文章出處:【微信公眾號:亞德諾半導體】歡迎添加關注!文章轉載請注明出處。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 亞德諾
    +關注

    關注

    6

    文章

    4680

    瀏覽量

    15852

原文標題:解決噪聲問題試試從PCB布局布線入手

文章出處:【微信號:analog_devices,微信公眾號:analog_devices】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    高速ADC PCB布局布線技巧分享

    在高速模擬信號鏈設計中,印刷電路板(PCB)布局布線需??要考慮許多選項,有些選項比其它選項更重要,有些選項??則取決于應用。最終的答案各不相同,但在所有情況下,??設計工程師都應盡量消除最佳做法
    的頭像 發(fā)表于 07-24 08:42 ?631次閱讀
    高速ADC <b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>技巧分享

    pcb電源布線規(guī)則分享 PCB電源布線的六大技巧

    PCB電源布線是印刷電路板設計中非常重要的一環(huán)。電源布線的好壞直接影響到電路的穩(wěn)定性和性能。本文將介紹幾個PCB電源布線的技巧,幫助大家在設
    發(fā)表于 05-16 11:50 ?1230次閱讀

    PCB設計優(yōu)化丨布線布局必須掌握的檢查項

    制造缺陷,提高產(chǎn)品的穩(wěn)定性和可靠性。 而在PCB設計中,布局布線是決定整個電路板性能、可靠性及制造成本的關鍵環(huán)節(jié)之一,所以本文將重點介紹其相關檢查項概述。 ? 一、布局檢查 ?1、導
    的頭像 發(fā)表于 02-27 18:22 ?1501次閱讀
    <b class='flag-5'>PCB</b>設計優(yōu)化丨<b class='flag-5'>布線</b><b class='flag-5'>布局</b>必須掌握的檢查項

    pcb設計布局布線原則及規(guī)則

    一站式PCBA智造廠家今天為大家講講pcb設計布局布線原則及規(guī)則有哪些?PCB設計六大布線規(guī)則。在PCB
    的頭像 發(fā)表于 01-22 09:23 ?1873次閱讀

    PCB電路板布局布線設計交流

    PCB電路板布局布線設計交流
    發(fā)表于 01-19 22:27

    關于PCB布局布線技巧的104的問題

    現(xiàn)在,雖然有很多軟件可以實現(xiàn)PCB自動布局布線。但是隨著信號頻率不斷提升,很多時候,工程師需要了解有關PCB布局布線的基本的原則和技巧,才可
    發(fā)表于 01-02 15:58 ?537次閱讀

    為什么說元器件布線布局很重要?PCB設計元器件放置指南

    為什么說元器件布線布局很重要?PCB設計元器件放置指南? 元器件布線布局PCB設計過程中起著至
    的頭像 發(fā)表于 12-21 11:31 ?779次閱讀

    高速ADC PCB布局布線技巧分享

    在高速模擬信號鏈設計中,印刷電路板(PCB)布局布線需要考慮許多選項,有些選項比其它選項更重要,有些選項則取決于應用。最終的答案各不相同,但在所有情況下,設計工程師都應盡量消除最佳做法的誤差,而不要
    發(fā)表于 12-20 06:10

    [ElfBoard]AltiumDesigner實用技巧大白話-相同電路快速布局布線

    。這類型的電路,我們可以采用AltiumDesigner 中的 Room 進行布局布線的快速復制,既提高了效率,又使 PCB 看起來更加美觀。 下面以 AD21 版本進行介紹: 某項目中用到了相同
    發(fā)表于 12-05 16:49

    [ElfBoard]AltiumDesigner實用技巧知多少-相同電路快速布局布線

    。這類型的電路,我們可以采用AltiumDesigner 中的 Room 進行布局布線的快速復制,既提高了效率,又使 PCB 看起來更加美觀。 下面以 AD21 版本進行介紹: 某項目中用到了相同
    發(fā)表于 12-05 16:37

    pcb設計元器件布局布線基本規(guī)則是什么

    一站式PCBA智造廠家今天為大家講講 pcb設計常見布線規(guī)則有哪些?PCB設計常見布線規(guī)則。
    的頭像 發(fā)表于 11-14 09:17 ?1089次閱讀
    <b class='flag-5'>pcb</b>設計元器件<b class='flag-5'>布局</b><b class='flag-5'>布線</b>基本規(guī)則是什么

    PCB元器件布局布線基本規(guī)則

    電子發(fā)燒友網(wǎng)站提供《PCB元器件布局布線基本規(guī)則.docx》資料免費下載
    發(fā)表于 11-13 16:10 ?28次下載

    關于PCB布局布線的設計技巧

    隨著PCB 尺寸要求越來越小,器件密度要求越來越高,PCB 設計的難度也越來越大。如何實現(xiàn)PCB 高的布通率以及縮短設計時間,在這筆者談談對PCB 規(guī)劃、
    發(fā)表于 11-09 15:24 ?366次閱讀

    高速信號pcb設計中的布局

    對于高速信號,pcb的設計要求會更多,因為高速信號很容易收到其他外在因素的干擾,導致實際設計出來的東西和原本預期的效果相差很多。 所以在高速信號pcb設計中,需要提前考慮好整體的布局布線
    的頭像 發(fā)表于 11-06 10:04 ?661次閱讀
    高速信號<b class='flag-5'>pcb</b>設計中的<b class='flag-5'>布局</b>

    PCB布線對模擬信號傳輸?shù)挠绊懭绾畏治?/a>

    PCB布線對模擬信號傳輸?shù)挠绊懭绾畏治?,如何區(qū)分信號傳輸過程中引入的噪聲布線導致還是運放器件導致? PCB
    的頭像 發(fā)表于 10-31 14:34 ?763次閱讀