0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片底部焊接不良失效分析

新陽檢測中心 ? 來源:新陽檢測中心 ? 作者:新陽檢測中心 ? 2023-02-14 15:57 ? 次閱讀

No.1 案例背景

當(dāng)芯片底部出現(xiàn)焊接不良的問題時,我們可以怎么進(jìn)行失效分析呢?

本篇案例運用X-ray檢測——斷面檢測——焊錫高度檢測——SEM檢測的方法,推斷出芯片底部出現(xiàn)焊接不良的失效原因,并據(jù)此給出改善建議。

No.2 分析過程

X-ray檢測

5184efc41bd9454db365f79a4a13f858~noop.image?_iz=58558&from=article.pc_detail&x-expires=1676966145&x-signature=O0vMcoreWbINvrV2DV740FJJXsY%3D

說明

對樣品進(jìn)行X-ray檢測,存在錫少、疑似虛焊不良的現(xiàn)象。

斷面檢測

8d46cec2c2174f34a8468c3850e0e96a~noop.image?_iz=58558&from=article.pc_detail&x-expires=1676966145&x-signature=VYzL4SE7515Ko4EnoiQR%2F1OPco0%3D

#樣品斷面檢測研磨示意圖

457d10065c5645afb18ee6ea482a9752~noop.image?_iz=58558&from=article.pc_detail&x-expires=1676966145&x-signature=gHAFKsK%2B6xp2Z7cEJion85qSCdY%3D

1da08eda366742a7a9eb503f93052c0e~noop.image?_iz=58558&from=article.pc_detail&x-expires=1676966145&x-signature=D9zIwSG05cMPClBiOh5%2BpKao40g%3D

位置1

002d7807f14e4def9d9855f8e2531385~noop.image?_iz=58558&from=article.pc_detail&x-expires=1676966145&x-signature=gve%2BsNQx%2FDbZTubmilJcdp4qMdQ%3D

位置2

198016f08f70488098e4ba159f6282a8~noop.image?_iz=58558&from=article.pc_detail&x-expires=1676966145&x-signature=sL86HVbbiA%2FyUmCfJMbO48j9%2BaM%3D

位置3

說明

樣品進(jìn)行斷面檢測,底部存在錫少,虛焊的現(xiàn)象。且芯片底部焊錫與PCB焊錫未完全融合。

焊錫高度檢測

15c80861c9bd4d3ba405a0bbd72e7dd6~noop.image?_iz=58558&from=article.pc_detail&x-expires=1676966145&x-signature=XXfl5t2eA94fe%2BFfxzjqvnDEPSU%3D

引腳焊錫高度0.014mm

5be46c9c44904f9ea1f9608212b7b79d~noop.image?_iz=58558&from=article.pc_detail&x-expires=1676966145&x-signature=BrT9HBbgfHFObhZmm0DdZKkK2qE%3D

芯片底部焊錫高度0.106mm

說明

芯片引腳位置焊錫高度0.014mm,芯片未浮起,芯片底部高度為0.106mm,錫膏高度要大于芯片底部高度才能保證焊接完好。

SEM檢測

bc6798c73670414b839846cd9c276eac~noop.image?_iz=58558&from=article.pc_detail&x-expires=1676966145&x-signature=6ZRYL6XFtkrPjc60pBlpJ%2BKnBtE%3D

f386ec0bfdb148ab8205c3ad2ded89d6~noop.image?_iz=58558&from=article.pc_detail&x-expires=1676966145&x-signature=nhwLCCUk48rjh2%2BqLDgEepxLWRc%3D

說明

對底部焊接的位置進(jìn)行SEM檢測,芯片與PCB之間焊錫有縫隙,焊錫未完全融合,IMC致密性差,高度5μm左右。

No.3 分析結(jié)果

通過X-ray、斷面分析以及SEM分析,判斷引起芯片底部焊接失效的原因主要有——

① 芯片底部存在錫少及疑似虛焊不良的現(xiàn)象;

② 芯片底部焊錫與PCB焊錫未完全融合的現(xiàn)象。而且,芯片焊接未浮起,芯片底部高度僅為0.106mm。只有當(dāng)錫膏高度大于芯片底部高度時,才能保證焊接完好;

2817ea919aa6415aa9cdb509c51ef9e8~noop.image?_iz=58558&from=article.pc_detail&x-expires=1676966145&x-signature=0mPDckWyU8ojzjsUxIbUqdliqGM%3D

③ 芯片與PCB之間焊錫有縫隙,焊錫未完全融合,IMC致密性差,高度4-5μm左右;

a20adc5355714689b4eb3797595234d4~noop.image?_iz=58558&from=article.pc_detail&x-expires=1676966145&x-signature=84fkSsANYGXH1z6Y4gE93TaVOWE%3D

根據(jù)以上綜合分析,造成芯片底部焊接虛焊的原因推測為:

1. 錫膏厚度不足導(dǎo)致底部焊接虛焊;

2.焊接時熱量不足導(dǎo)致焊錫液相時間不足。

No.4 改善方案

1. 建議實際測量錫膏高度(L)與芯片底部高度(A1)后進(jìn)行調(diào)整;

e082ede60d1a4ee7b73731c3cc04f8ae~noop.image?_iz=58558&from=article.pc_detail&x-expires=1676966145&x-signature=PTUd7kSRTsSFJ6vd02Wou3aqdeM%3D

2. 建議根據(jù)實際測量情況,適當(dāng)調(diào)整芯片底部焊錫液相時間。

29d5f417a39841a7be7a14e970f4e3c8~noop.image?_iz=58558&from=article.pc_detail&x-expires=1676966145&x-signature=eCiftVyTD3CCIomxiEzvdVhz9Zs%3D

新陽檢測中心有話說:

本篇文章介紹了芯片底部焊接失效分析。如需轉(zhuǎn)載本篇文章,后臺私信獲取授權(quán)即可。若未經(jīng)授權(quán)轉(zhuǎn)載,我們將依法維護(hù)法定權(quán)利。原創(chuàng)不易,感謝支持!

新陽檢測中心將繼續(xù)分享關(guān)于PCB/PCBA、汽車電子及相關(guān)電子元器件失效分析、可靠性評價、真?zhèn)舞b別等方面的專業(yè)知識,點擊關(guān)注獲取更多知識分享與資訊信息。

審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    450

    文章

    49631

    瀏覽量

    417111
  • 失效分析
    +關(guān)注

    關(guān)注

    18

    文章

    203

    瀏覽量

    66315
收藏 人收藏

    評論

    相關(guān)推薦

    季豐對存儲器芯片失效分析方法步驟

    由于存儲器中包括結(jié)構(gòu)重復(fù)的存儲單元,當(dāng)其中發(fā)生失效點時, 如何定位失效點成為存儲器失效分析中的最為重要的一步。存儲器芯片的集成度高,字線(W
    的頭像 發(fā)表于 08-19 15:48 ?209次閱讀
    季豐對存儲器<b class='flag-5'>芯片</b>的<b class='flag-5'>失效</b><b class='flag-5'>分析</b>方法步驟

    SMT錫膏貼片加工中有哪些焊接不良

    回流焊是SMT貼片加工的生產(chǎn)環(huán)節(jié)中接近尾端的一步,并且負(fù)責(zé)元器件的焊接。回流焊的不良綜合了印刷與貼片的不良,包括少錫、短路、側(cè)立、偏位、缺件、多件、錯件、反面、反向、立碑、裂紋、錫珠、虛焊、空洞
    的頭像 發(fā)表于 08-12 15:25 ?176次閱讀
    SMT錫膏貼片加工中有哪些<b class='flag-5'>焊接</b><b class='flag-5'>不良</b>?

    芯片失效分析中常見的測試設(shè)備及其特點

    芯片失效分析中,常用的測試設(shè)備種類繁多,每種設(shè)備都有其特定的功能和用途,本文列舉了一些常見的測試設(shè)備及其特點。
    的頭像 發(fā)表于 08-07 17:33 ?412次閱讀
    <b class='flag-5'>芯片</b><b class='flag-5'>失效</b><b class='flag-5'>分析</b>中常見的測試設(shè)備及其特點

    底部填充工藝在倒裝芯片上的應(yīng)用

    錫合金)在熱循環(huán)過程中承受巨大應(yīng)力,容易導(dǎo)致疲勞和失效。底部填充材料(通常是高粘度環(huán)氧樹脂,含有大量SiO2填充物)填充芯片與基板間的空隙,形成剛性支撐結(jié)構(gòu),有效
    的頭像 發(fā)表于 07-19 11:16 ?516次閱讀
    <b class='flag-5'>底部</b>填充工藝在倒裝<b class='flag-5'>芯片</b>上的應(yīng)用

    底部填充工藝在倒裝芯片上的應(yīng)用

    疲勞損傷和失效。為了提高焊點的可靠性,一種常用的方法是在芯片和基板之間注入一種聚合物材料,稱為底部填充(underfill)。底部填充可以改善焊點的應(yīng)力分布,減少焊點的應(yīng)變幅度,延長焊
    的頭像 發(fā)表于 06-05 09:10 ?289次閱讀
    <b class='flag-5'>底部</b>填充工藝在倒裝<b class='flag-5'>芯片</b>上的應(yīng)用

    SMT焊接中常見的不良現(xiàn)象有哪些?

    ,必須要有清晰的思路對不良問題進(jìn)行逐步分析,才能解決根本問題。接下來就由深圳佳金源錫膏廠家為大家分析SMT貼片常見不良現(xiàn)象分析匯總,希望給您
    的頭像 發(fā)表于 03-30 15:25 ?743次閱讀
    SMT<b class='flag-5'>焊接</b>中常見的<b class='flag-5'>不良</b>現(xiàn)象有哪些?

    淺談失效分析失效分析流程

    ▼關(guān)注公眾號:工程師看海▼ 失效分析一直伴隨著整個芯片產(chǎn)業(yè)鏈,復(fù)雜的產(chǎn)業(yè)鏈中任意一環(huán)出現(xiàn)問題都會帶來芯片失效問題。
    的頭像 發(fā)表于 12-20 08:41 ?2183次閱讀
    淺談<b class='flag-5'>失效</b><b class='flag-5'>分析</b>—<b class='flag-5'>失效</b><b class='flag-5'>分析</b>流程

    波峰焊接通孔填充不良問題研究

    是由多種影響因素綜合作用形成的,該文以電子行業(yè)廣泛應(yīng)用的波峰焊接工藝為例,對通孔填充不良問題進(jìn)行系統(tǒng)分析,找出影響波峰焊通孔填充性的關(guān)鍵因素,對分析過程中的發(fā)現(xiàn)的問題提出改善措施。 0
    的頭像 發(fā)表于 12-14 16:59 ?837次閱讀
    波峰<b class='flag-5'>焊接</b>通孔填充<b class='flag-5'>不良</b>問題研究

    LED燈帶失效分析

    1、案例背景 LED燈帶在使用一段時間后出現(xiàn)不良失效,初步判斷失效原因為銅腐蝕。據(jù)此情況,對失效樣品進(jìn)行外觀觀察、X-RAY分析、切片
    的頭像 發(fā)表于 12-11 10:09 ?524次閱讀
    LED燈帶<b class='flag-5'>失效</b><b class='flag-5'>分析</b>

    IGBT的失效模式與失效機理分析探討及功率模塊技術(shù)現(xiàn)狀未來展望

    壓接型IGBT器件與焊接式IGBT模塊封裝形式的差異最終導(dǎo)致兩種IGBT器件的失效形式和失效機理的不同,如表1所示。本文針對兩種不同封裝形式IGBT器件的主要失效形式和
    的頭像 發(fā)表于 11-23 08:10 ?3030次閱讀
    IGBT的<b class='flag-5'>失效</b>模式與<b class='flag-5'>失效</b>機理<b class='flag-5'>分析</b>探討及功率模塊技術(shù)現(xiàn)狀未來展望

    LGA器件焊接失效分析及對策

    介紹LGA器件焊接失效分析及對策
    的頭像 發(fā)表于 11-15 09:22 ?1305次閱讀
    LGA器件<b class='flag-5'>焊接</b><b class='flag-5'>失效</b><b class='flag-5'>分析</b>及對策

    SMT貼片焊接時的不良如何避免?

    在SMT工廠的貼片加工中,焊接無疑是一個非常重要的加工環(huán)節(jié),如果在焊接過程中沒有做好,就會影響整個pcb板的生產(chǎn),稍微有點差就會出現(xiàn)不合格的產(chǎn)品,嚴(yán)重的話還會出現(xiàn)產(chǎn)品報廢。為避免因焊接不良
    的頭像 發(fā)表于 10-25 17:16 ?970次閱讀
    SMT貼片<b class='flag-5'>焊接</b>時的<b class='flag-5'>不良</b>如何避免?

    LGA封裝芯片焊接失效

    NO.1 案例背景 某攝像頭模組,在生產(chǎn)測試過程中發(fā)生功能不良失效,經(jīng)過初步的分析,判斷可能是LGA封裝主芯片異常。 NO.2 分析過程 #
    的頭像 發(fā)表于 09-28 11:42 ?908次閱讀
    LGA封裝<b class='flag-5'>芯片</b><b class='flag-5'>焊接</b><b class='flag-5'>失效</b>

    連接器焊接不良故障分析

    仔細(xì)看這顆連接器上面鍍層有拔插過痕跡,看引腳底部PCB焊盤焊點上有跟Pin 腳焊接過的痕跡(中間pin腳形狀下塌)。所以可能不是共面性問題??雌饋硐駴]焊牢,用力拔插導(dǎo)致Pin浮高。
    發(fā)表于 09-28 09:51 ?1397次閱讀
    連接器<b class='flag-5'>焊接</b><b class='flag-5'>不良</b>故障<b class='flag-5'>分析</b>

    錫膏常見的焊接不良現(xiàn)象及出現(xiàn)原因分析

    在SMT貼片加工中,對焊點的質(zhì)量要求非常嚴(yán)格。PCBA在焊接過程中有時會因操作失誤、焊接工藝、焊接材料等各種因素造成焊接不良。下面佳金源錫膏
    的頭像 發(fā)表于 09-23 16:26 ?1999次閱讀
    錫膏常見的<b class='flag-5'>焊接</b><b class='flag-5'>不良</b>現(xiàn)象及出現(xiàn)原因<b class='flag-5'>分析</b>