0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Codasip協(xié)作引領(lǐng)RISC-V的廣泛采用

Codasip 科達(dá)希普 ? 來(lái)源:Codasip 科達(dá)希普 ? 2023-02-28 10:45 ? 次閱讀

Codasip協(xié)作引領(lǐng)RISC-V的廣泛采用

Codasip最近剛剛宣布與英特爾合作,作為英特爾Pathfinder for RISC-V計(jì)劃的一部分,使領(lǐng)先的RISC-V技術(shù)更容易用于使用英特爾FPGA的原型設(shè)計(jì)、生產(chǎn)設(shè)計(jì)或研究目的。

Intel Pathfinder for RISC-V計(jì)劃允許在FPGA平臺(tái)上實(shí)例化各種RISC-V核和其它IP,并能夠在統(tǒng)一的IDE中運(yùn)行業(yè)界領(lǐng)先的操作系統(tǒng)和工具鏈。通過(guò)提供訪問(wèn)RISC-V和外圍IP的通用環(huán)境,英特爾能夠使SoC架構(gòu)師和系統(tǒng)設(shè)計(jì)師能夠在單一環(huán)境中組裝和測(cè)試不同的IP組合。

e6880a02-b2b0-11ed-bfe3-dac502259ad0.png

Intel Pathfinder for RISC-V項(xiàng)目的啟動(dòng)證明了世界領(lǐng)先的半導(dǎo)體制造商對(duì)RISC-V的承諾,它也是行業(yè)預(yù)期的具體證據(jù):RISC-V生態(tài)系統(tǒng)正在迅速成熟,而Codasip則被業(yè)界認(rèn)為是該生態(tài)系統(tǒng)的關(guān)鍵參與者。

共同躍進(jìn)RISC-V生態(tài)新階段

當(dāng)然圍繞RISC-V的生態(tài)系統(tǒng)還很年輕,在某些方面被認(rèn)為太分散,太不成熟。但到目前為止,在2022年該生態(tài)系統(tǒng)已經(jīng)取得了一些巨大的飛躍。例如,英特爾在年初發(fā)布了一系列聲明,越來(lái)越多的半導(dǎo)體公司也加入了RISC-V國(guó)際基金會(huì)。在2022年嵌入式世界大會(huì)上,來(lái)自EE Journal(電子工程)的資深記者M(jìn)axfield先生對(duì)RISC-V生態(tài)系統(tǒng)產(chǎn)生的活動(dòng)量印象深刻,他在《RISC-V掀起2022年嵌入式世界風(fēng)暴》一文中解釋了具體原因。如果您對(duì)該文章感興趣請(qǐng)移步鏈接:https://www.eejournal.com/article/risc-v-takes-embedded-world-2022-by-storm/

即使對(duì)RISC-V感興趣,也沒(méi)有那么多直接的解決方案可用于評(píng)估和獲得完整系統(tǒng)的實(shí)踐經(jīng)驗(yàn),包括豐富的RISC-V生態(tài)系統(tǒng)中不同供應(yīng)商的IP核和外圍設(shè)備。通過(guò)英特爾RISC-V項(xiàng)目的供應(yīng)商之間的合作,SoC設(shè)計(jì)者和系統(tǒng)開(kāi)發(fā)者現(xiàn)在可以在一個(gè)單一的環(huán)境中輕松探索不同的配置和IP組合,包括Codasip的L31處理器核。

勇敢迎接全新行業(yè)挑戰(zhàn)

在業(yè)界屢獲獎(jiǎng)項(xiàng)的Codasip L31是一個(gè)小型、高效的32位嵌入式RISC-V處理器核,針對(duì)低功耗的AI/ML應(yīng)用,如物聯(lián)網(wǎng)邊緣設(shè)備等。憑借3級(jí)流水線、32個(gè)通用寄存器以及對(duì)谷歌TensorFlowLite 微控制器的支持,該處理器核旨在支持如神經(jīng)網(wǎng)絡(luò)等具有挑戰(zhàn)性的任務(wù),即使是在最小的、電力有限的應(yīng)用中也適用。

Codasip的L31處理器核與英特爾Pathfinder for RISC-V計(jì)劃一起協(xié)助您啟動(dòng)下一個(gè)RISC-V項(xiàng)目并開(kāi)始探索各種選擇。一旦為設(shè)計(jì)找到了一個(gè)好的設(shè)置,就可以通過(guò)從Codasip獲得與通過(guò)該計(jì)劃評(píng)估的相同的現(xiàn)成的L31許可而進(jìn)入生產(chǎn)。這個(gè)高品質(zhì)的標(biāo)準(zhǔn)處理器可以完美地滿足客戶的需求,同時(shí)支持定制,以適應(yīng)客戶獨(dú)特的、特定的應(yīng)用需求。我們知道物聯(lián)網(wǎng)邊緣設(shè)備通常是資源受限的,而通過(guò)針對(duì)特定應(yīng)用需求定制內(nèi)核有很多優(yōu)勢(shì)。同時(shí)我們可以使用 Codasip Studio以非常簡(jiǎn)單的方式管理定制,這是一個(gè)用于自動(dòng)設(shè)計(jì)或修改處理器的獨(dú)特處理器設(shè)計(jì)工具集。

RISC-V的開(kāi)放性為創(chuàng)新和定制提供了獨(dú)特的潛力。英特爾與Codasip等領(lǐng)先的RISC-V供應(yīng)商共同開(kāi)發(fā)的評(píng)估平臺(tái),必將提高RISC-V的采用率。作為RISC-V國(guó)際基金會(huì)的創(chuàng)始成員,Codasip為這一舉措喝彩。一個(gè)由異構(gòu)計(jì)算和領(lǐng)域?qū)S眉铀倨鹘M成的新世界已經(jīng)開(kāi)放并任由我們來(lái)探索。更多關(guān)于Intel的RISC-V計(jì)劃請(qǐng)參考官網(wǎng):pathfinder.intel.com,即刻起開(kāi)啟您自己的探索之旅!

關(guān)于Codasip

Codasip提供領(lǐng)先的RISC-V處理器IP和高級(jí)處理器設(shè)計(jì)工具,為IC設(shè)計(jì)者提供RISC-V開(kāi)放ISA的所有優(yōu)勢(shì),以及定制處理器IP的獨(dú)特能力。作為RISC-V國(guó)際組織的創(chuàng)始成員和基于LLVM和GNU的處理器解決方案的長(zhǎng)期供應(yīng)商,Codasip致力于為嵌入式和應(yīng)用處理器提供開(kāi)放標(biāo)準(zhǔn)。Codasip成立于2014年,總部位于德國(guó)慕尼黑,目前在歐洲設(shè)有多個(gè)研發(fā)中心,銷售代表遍布全球。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 生態(tài)系統(tǒng)
    +關(guān)注

    關(guān)注

    0

    文章

    694

    瀏覽量

    20648
  • RISC-V
    +關(guān)注

    關(guān)注

    44

    文章

    2141

    瀏覽量

    45708
  • codasip
    +關(guān)注

    關(guān)注

    0

    文章

    37

    瀏覽量

    6202

原文標(biāo)題:Codasip-協(xié)作引領(lǐng)RISC-V的廣泛采用!

文章出處:【微信號(hào):Codasip 科達(dá)希普,微信公眾號(hào):Codasip 科達(dá)希普】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    加入全球 RISC-V Advocate 行列,共筑 RISC-V 的未來(lái) !

    加入RISC-VAdvocate行列!我們正在尋找來(lái)自世界各地的RISC-V愛(ài)好者,通過(guò)全球推廣和參與,成為支持RISC-V進(jìn)步的關(guān)鍵參與者。作為一名RISC-VAdvocate,您將
    的頭像 發(fā)表于 09-10 08:08 ?119次閱讀
    加入全球 <b class='flag-5'>RISC-V</b> Advocate 行列,共筑 <b class='flag-5'>RISC-V</b> 的未來(lái) !

    RISC-V Summit China 2024 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    沁恒在歷屆峰會(huì)上分享RISC-V在MCU領(lǐng)域的創(chuàng)新成果,和大家共同見(jiàn)證了本土RISC-V產(chǎn)業(yè)的成長(zhǎng)。早在第一屆RISC-V中國(guó)峰會(huì)上,沁恒就公開(kāi)了青稞RISC-V系列量產(chǎn)芯片的關(guān)鍵技術(shù)
    的頭像 發(fā)表于 08-30 18:18 ?1087次閱讀
    <b class='flag-5'>RISC-V</b> Summit China 2024  青稞<b class='flag-5'>RISC-V</b>+接口PHY,賦能<b class='flag-5'>RISC-V</b>高效落地

    risc-v的發(fā)展歷史

    RISC-V架構(gòu)在學(xué)術(shù)圈和開(kāi)源社區(qū)中獲得了更廣泛的關(guān)注和應(yīng)用。 四、廣泛應(yīng)用與生態(tài)系統(tǒng)建設(shè) 工業(yè)界應(yīng)用:隨著RISC-V架構(gòu)的不斷發(fā)展,越來(lái)越多的公司開(kāi)始
    發(fā)表于 07-29 17:20

    rIsc-v的缺的是什么?

    RISC-V作為一種開(kāi)源的指令集架構(gòu)(ISA),自其誕生以來(lái)就受到廣泛關(guān)注和應(yīng)用,但它也存在一些不足之處。以下是RISC-V架構(gòu)目前存在的主要缺點(diǎn): 1. 性能問(wèn)題 相對(duì)于專用ISA的性能差距:盡管
    發(fā)表于 07-29 17:18

    RISC-V適合什么樣的應(yīng)用場(chǎng)景

    和低功耗的需求。 可擴(kuò)展性:RISC-V的模塊化設(shè)計(jì)使得其能夠輕松擴(kuò)展到多核處理器,滿足數(shù)據(jù)中心和云計(jì)算領(lǐng)域?qū)Υ笠?guī)模并行計(jì)算的需求。 6. 教育和研究 開(kāi)放性和協(xié)作性:RISC-V的開(kāi)放性和協(xié)
    發(fā)表于 07-29 17:16

    淺析RISC-V領(lǐng)先ARM的優(yōu)勢(shì)

    、教育以及初創(chuàng)企業(yè)中的使用。 定制化能力強(qiáng): RISC-V采用了模塊化設(shè)計(jì)的思路,不同的組件可以靈活進(jìn)行裁剪與增加。這使得RISC-V架構(gòu)可以根據(jù)具體的應(yīng)用需求進(jìn)行靈活定制,優(yōu)化并滿足不同的性能、功耗
    發(fā)表于 06-27 08:45

    晶心科技與Arteris攜手加速RISC-V SoC的采用

    亮點(diǎn):-晶心科技與Arteris的合作旨在支持共同客戶越來(lái)越多地采用RISC-VSoC。-專注于基于RISC-V的高性能/低功耗設(shè)計(jì),涉及消費(fèi)電子、通信、工業(yè)應(yīng)用和AI等廣泛市場(chǎng)。-此
    的頭像 發(fā)表于 06-08 08:36 ?196次閱讀
    晶心科技與Arteris攜手加速<b class='flag-5'>RISC-V</b> SoC的<b class='flag-5'>采用</b>

    RISC-V有哪些優(yōu)點(diǎn)和缺點(diǎn)

    新的、尚未被廣泛驗(yàn)證的技術(shù)。 需要注意的是,隨著RISC-V技術(shù)的不斷發(fā)展和生態(tài)系統(tǒng)的逐步完善,其缺點(diǎn)可能會(huì)逐漸被克服。同時(shí),RISC-V的優(yōu)點(diǎn)也使其在多個(gè)領(lǐng)域具有廣闊的應(yīng)用前景,包括服務(wù)器、物聯(lián)網(wǎng)、嵌入式系統(tǒng)等。
    發(fā)表于 04-28 09:03

    RISC-V有哪些優(yōu)缺點(diǎn)?是堅(jiān)持ARM方向還是投入risc-V的懷抱?

    的架構(gòu),而不是嘗試新的、尚未被廣泛驗(yàn)證的技術(shù)。 需要注意的是,隨著RISC-V技術(shù)的不斷發(fā)展和生態(tài)系統(tǒng)的逐步完善,其缺點(diǎn)可能會(huì)逐漸被克服。同時(shí),RISC-V的優(yōu)點(diǎn)也使其在多個(gè)領(lǐng)域具有廣闊的應(yīng)用前景,包括服務(wù)器、物聯(lián)網(wǎng)、嵌入式系統(tǒng)
    發(fā)表于 04-28 08:51

    玄鐵RISC-V生態(tài)大會(huì)深圳召開(kāi),達(dá)摩院引領(lǐng)RISC-V創(chuàng)新應(yīng)用

    (電子發(fā)燒網(wǎng)友原創(chuàng))日前備受矚目的2024玄鐵RISC-V生態(tài)大會(huì)在深圳博林天瑞喜來(lái)登酒店隆重舉行。此次大會(huì)吸引了眾多電子工程師和開(kāi)發(fā)者齊聚一堂,共同探討RISC-V架構(gòu)的最新發(fā)展和應(yīng)用前景。 圖1
    的頭像 發(fā)表于 03-19 10:02 ?4091次閱讀
    玄鐵<b class='flag-5'>RISC-V</b>生態(tài)大會(huì)深圳召開(kāi),達(dá)摩院<b class='flag-5'>引領(lǐng)</b><b class='flag-5'>RISC-V</b>創(chuàng)新應(yīng)用

    什么是RISC-V

    siFive搞RISC-V 賽昉搞RISC-V 香山搞RISC-V 到底什么是RISC-V? 先不問(wèn)有什么用,RISC-V目前的能力來(lái)說(shuō),工
    發(fā)表于 02-02 10:41

    定制化物聯(lián)網(wǎng)/汽車芯片,Codasip RISC-V處理器IP與開(kāi)發(fā)工具的組合拳

    移動(dòng)和物聯(lián)網(wǎng)。10月高通聯(lián)合谷歌開(kāi)發(fā)基于RISC-V架構(gòu)的Snapdragon Wear芯片,用于下一代Wear OS手表。RISC-V應(yīng)用在巨頭們的引領(lǐng)下加速發(fā)展。 ? 總部位于歐洲的Cod
    的頭像 發(fā)表于 11-29 10:40 ?1238次閱讀
    定制化物聯(lián)網(wǎng)/汽車芯片,<b class='flag-5'>Codasip</b> <b class='flag-5'>RISC-V</b>處理器IP與開(kāi)發(fā)工具的組合拳

    Codasip發(fā)布適用于定制計(jì)算的新一代RISC-V處理器系列產(chǎn)品

    推出高度靈活的700系列,以實(shí)現(xiàn)無(wú)限創(chuàng)新 德國(guó)慕尼黑,2023年10月17日 ——RISC-V定制計(jì)算領(lǐng)域的領(lǐng)導(dǎo)者Codasip?今日宣布:推出一款全新的、高度可配置的RISC-V基準(zhǔn)性處理器系列
    發(fā)表于 10-24 17:25 ?483次閱讀
    <b class='flag-5'>Codasip</b>發(fā)布適用于定制計(jì)算的新一代<b class='flag-5'>RISC-V</b>處理器系列產(chǎn)品

    Codasip利用RISC-V向量擴(kuò)展實(shí)現(xiàn)領(lǐng)域?qū)S眉铀倨?/a>

    工智能加速技術(shù),在極端數(shù)據(jù)分析的可擴(kuò)展性方面取得突破性進(jìn)展。Codasip在該項(xiàng)目中的職責(zé)是開(kāi)發(fā)基于RISC-V矢量擴(kuò)展(RVV)的領(lǐng)域?qū)S眉铀倨?。我們將利用設(shè)計(jì)自動(dòng)化工具 Codasip Studio 和 CodAL 處理器描
    的頭像 發(fā)表于 10-18 14:57 ?822次閱讀

    Codasip推出全新高度可配置的RISC-V基準(zhǔn)處理器系列

    RISC-V定制計(jì)算領(lǐng)域領(lǐng)導(dǎo)者 Codasip 今天宣布推出全新高度可配置的RISC-V基準(zhǔn)處理器系列,旨在實(shí)現(xiàn)無(wú)限創(chuàng)新。該"700家族系列"包括應(yīng)用和嵌入式處理器內(nèi)核。700
    的頭像 發(fā)表于 10-18 10:03 ?564次閱讀