0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

一些引起熱議的設計PCB的經(jīng)驗法則探討

jf_iZR6mdqV ? 來源:TsinghuaJoking ? 作者:TsinghuaJoking ? 2023-03-07 09:48 ? 次閱讀

如今,我仍然還能看到一些在20年前就常見的PCB布線的經(jīng)驗法則,它們現(xiàn)在還被廣泛遵守和適用嗎?確切的答案是“也許吧”。一些關于PCB設計論壇中的遵守/避免布線法則,使得PCB設計者在這些規(guī)則也許不適用的地方要么遵守,要么忽略他們。一些情況下,這未必造成電路板設計失敗。正像一些有經(jīng)驗PCB設計者所說,電路板是出于偶然的機會恰好可以正常工作。

關于PCB設計的經(jīng)驗法則的討論并不是說他們是正確還是錯誤,問題是這些討論往往缺乏應用場合的針對性,這樣也使得規(guī)則的討論時長在論壇中被提起。本文希望將這些規(guī)則背后所適應的場景講清楚,希望將不同的規(guī)則在什么時候適用,什么時候需要避免闡釋準確。

01PCB布線中常用經(jīng)驗法則

我們不用再費周折,將一些常用到的PCB布線經(jīng)驗法則抽絲剝繭,分析它們背后所適用的場景。

一、垂直布線

最近我在文章The Case Against Orthogonal Trace Routing in Multilayer PCBs[2]中已經(jīng)詳細討論過這個布線規(guī)則,下面將其中一些重要結論重新給出。垂直布線的規(guī)則是說在相鄰信號層的引線需要相互垂直,以減少相互之間互感引起的串擾。在高頻信號中,通過電容耦合產(chǎn)生的串擾占主要成分,在垂直引線之間產(chǎn)生電流尖峰。

當信號的變化沿時間,或者頻率較低(小于幾個GHz),相鄰信號層垂直布線件的耦合電容干擾小。在射頻RF)頻段(幾十個GHz),引線間交織產(chǎn)生空穴諧振,沒有被地線包圍導體結構會在一些特殊頻率點產(chǎn)生電磁諧振。此時即便引線間是垂直的,也會在它們之間引起強的串擾。

為了消除一切頻率點上的干擾,簡單有效的方法就是采用多層板,在信號層之間使用隔離層。在當代信號高速變化的應用中尤其重要。當你對正交線之間耦合強度拿不準時,你需要使用基本串擾仿真軟件對垂直引線進行檢查,看它們之間的串擾是否在噪聲容忍范圍之內(nèi)。此時,你更需要對信號回流路徑進行規(guī)劃,這在垂直布線中是一個主要的問題。

二、散熱過孔

這是一個經(jīng)典的“遵守/避免”法則,常常引起爭論。一些PCB設計者說他們從來不使用防止散熱過孔,并從未遇到焊接和組裝方面的問題。而另外一批人則堅持防止散熱過孔需要在每一個平面相連的時候都需要使用。他們到底誰對呢?

8d63c2d4-bc71-11ed-bfe3-dac502259ad0.png

▲ 圖1.2.1 在鋪底層上設計的防止散熱的焊接通孔

他們的觀點分別適用于不同的場合。如果你手工焊接電路板時,你需要提高烙鐵頭的溫度以補償焊接過孔在銅層散熱帶來的焊接問題。但如果使用波峰焊接時,則需要使用防止散熱過孔來防止器件松脫、冷焊、立碑等現(xiàn)象,所以我建議你最好咬緊牙關堅持使用防止散熱過孔設計。

三、直角布線

這個PCB布線法則也許最令人又愛又恨。如今我仍然看到很多PCB設計者堅稱在任何時候布線都不能夠拐直角,理由也是五花八門。比如他們說電子在引線中運動時拐直角彎困難,但他們也不想想,在電路板上的所有過孔可都是與引線垂直的呀。還有些理由顯得比較靠譜,比如通過45°拐角可以減少引線長度,所有直角拐彎布線都需要倒角。還有的說直角拐彎會在電路板酸性腐蝕液中產(chǎn)生酸蝕陷阱,在現(xiàn)在廣泛使用堿性電路板腐蝕液中則沒有這個問題。

除非你的電路板工作在50GHz以上的高頻(涉及到毫米波雷達/5G通訊)電路,你無需擔心引線拐直角。實際上,在電路板布線時你可以使用任何你所喜歡的角度來鋪設引線。如果你所使用的的PCB設計軟件內(nèi)置有電磁場求解功能這會使得你布線更加容易。

8d7d4aec-bc71-11ed-bfe3-dac502259ad0.png

▲ 圖1.3.1 一些PCB設計者堅稱所有的直角拐彎的布線都需要改成帶有斜角的布線方式

四、“3W”法則

也就是三條布線經(jīng)驗法則。第一個版本的"3W法則是說,在相鄰兩條引線之間的間隔應該大于等于引線寬度的三倍 ,為的是降低引線之間的磁通量耦合,進而減少引線間的電磁干擾。

這個法則也許忘記了,引線之間的電磁耦合是與引線回路重疊面積成正比,而不是引線之間的距離;因此將引線回路重疊面積降低,引線間距不用受到3W法則限制。就像前面垂直布線一樣,通過基本電磁干擾仿真可以檢查不同布線間距帶來的影響。

3W”法則的另外一個版本是指在引線長度匹配時所使用的鋸齒布線時,鋸齒寬度需要大于等于引線寬度的三倍,這可以將引線阻抗的不連續(xù)性降到最低。關于這一點可以在文章Length Matching for High-speed Signals: Trombone, Accordion, and Sawtooth Tuning[3]看到更詳細的討論。

8da9f2c2-bc71-11ed-bfe3-dac502259ad0.png

▲ 圖1.4.1 在鋸齒布線中的3W法則

五、“20H”法則

這個法則定義了PCB中的地線層與電源層之間重疊距離,在現(xiàn)代PCB設計時需要將電源鋪設在地線附近,這樣可以保證它們之間具有足夠的層間電容,進而在高速電路板上減少電源波動。

但實際測量結果會發(fā)現(xiàn)結果很復雜。有些時間結果標準名在300MHz時遵守20H法則可以降低電磁輻射。但在地線-電源層之間會出現(xiàn)高頻諧振,它們結構類似于波導,反而會加重線路之間的高頻干擾。

8ddbe200-bc71-11ed-bfe3-dac502259ad0.png

▲ 圖1.5.1 在一些遵守20H法則電路板設計中會出現(xiàn)不同的射頻輻射干擾

所以在實際應用中,如果你的電路頻率在GHz以內(nèi),可以遵循20H法則,否則,20H法則有可能會帶來更糟糕的結果。


審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4294

    文章

    22776

    瀏覽量

    393231
  • PCB設計
    +關注

    關注

    394

    文章

    4648

    瀏覽量

    84546
  • PCB布線
    +關注

    關注

    19

    文章

    462

    瀏覽量

    41935
  • 電磁耦合
    +關注

    關注

    2

    文章

    30

    瀏覽量

    13204
  • 射頻器
    +關注

    關注

    0

    文章

    15

    瀏覽量

    7955

原文標題:一些引起熱議的PCB布線中常用經(jīng)驗法則

文章出處:【微信號:電子設計聯(lián)盟,微信公眾號:電子設計聯(lián)盟】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關推薦

    PCB仿真

    要進行PCB仿真,需要軟件仿真得到電路的靜態(tài)工作點,般是用什么軟件仿真呢,之前用LTSPICE,但是需要SPICE模型,因為電路比較復雜,好多器件的spice廠家是不提供的,所以想著使用IBIS模型來仿真,現(xiàn)在找不到合適的
    發(fā)表于 04-24 16:58

    細談SolidWorks教育版的一些基礎知識

    SolidWorks教育版是款廣泛應用于工程設計和教育領域的三維建模軟件。它具備直觀易用的操作界面和強大的設計功能,為學生提供了個學習和實踐的平臺。在本文中,我們將詳細探討SolidWorks教育版的
    的頭像 發(fā)表于 04-01 14:35 ?249次閱讀

    關于智能門禁設備做CCC認證申請的一些經(jīng)驗分享

    CCC認證申請的一些經(jīng)驗分享。1.了解CCC認證要求:首先,您需要詳細了解CCC認證的規(guī)定和要求,包括適用標準、測試項目、申請流程等內(nèi)容。CCC認證涉及到產(chǎn)品的安
    的頭像 發(fā)表于 03-07 17:10 ?343次閱讀
    關于智能門禁設備做CCC認證申請的<b class='flag-5'>一些</b><b class='flag-5'>經(jīng)驗</b>分享

    ?開關電源PCB經(jīng)驗分享

    定要在Paste鋼網(wǎng)層開孔,否則不會真的上焊錫的,切記切記) 經(jīng)驗六,PCB過孔散熱的技巧 ? 編輯 添加圖片注釋,不超過 140 字(可選) 許多時候我們需要通過PCB線路板來散熱,這個時候我們會打
    發(fā)表于 03-04 09:18

    如何減少pcb阻的影響

    減少PCB(印刷電路板)的阻是提高電子系統(tǒng)可靠性和性能的關鍵。以下是一些有效的技巧和策略,用于降低PCB阻: 在設計
    的頭像 發(fā)表于 01-31 16:58 ?508次閱讀

    影響pcb基本阻的因素有哪些

    PCB(印刷電路板)的基本阻是指阻礙熱量從發(fā)熱元件傳遞到周圍環(huán)境的能力。阻越低,散熱效果越好。在設計和制造PCB時,了解和優(yōu)化阻對于保
    的頭像 發(fā)表于 01-31 16:43 ?832次閱讀

    PCB設計工程師不得不知的法則

    PCB是進行設計的物理平臺,也是用于原始組件進行電子系統(tǒng)設計的靈活部件。本文將介紹幾種PCB設計黃金法則,這些法則自25年前商用PCB設計誕
    發(fā)表于 12-20 15:57 ?151次閱讀

    我們?yōu)槭裁葱枰私?b class='flag-5'>一些先進封裝?

    我們?yōu)槭裁葱枰私?b class='flag-5'>一些先進封裝?
    的頭像 發(fā)表于 11-23 16:32 ?465次閱讀
    我們?yōu)槭裁葱枰私?b class='flag-5'>一些</b>先進封裝?

    分享一些SystemVerilog的coding guideline

    本文分享一些SystemVerilog的coding guideline。
    的頭像 發(fā)表于 11-22 09:17 ?579次閱讀
    分享<b class='flag-5'>一些</b>SystemVerilog的coding  guideline

    永不改變的PCB設計黃金法則

    選擇正確的網(wǎng)格 - 設置并始終使用能夠匹配多元件的網(wǎng)格間距。雖然多重網(wǎng)格看似效用顯著,但工程師若在PCB布局設計初期能夠多思考一些,便能夠避免間隔設置時遇到難題并可限度地應用電路板。由于許多器件都采用多種封裝尺寸,工程師應使用利于自身設計的產(chǎn)品。
    發(fā)表于 11-17 15:40 ?177次閱讀

    PCB抄板的一些方法

    拆掉所有器多層板抄板件,并且將PAD孔里的錫去掉。用酒精將PCB清洗干凈,然后放入掃描儀內(nèi),掃描儀掃描的時候需要稍調(diào)高一些掃描的像素, 以便得到較清晰的圖像。
    的頭像 發(fā)表于 11-15 17:04 ?769次閱讀
    <b class='flag-5'>PCB</b>抄板的<b class='flag-5'>一些</b>方法

    DC-DC轉(zhuǎn)換器PCB設計的一些要點

    DC-DC轉(zhuǎn)換器可以實現(xiàn)各種電壓電平的高效電源轉(zhuǎn)換和供電,但是隨著需求的不斷上升,需要更高功率密度更高效率以及更小的尺寸,DC-DC轉(zhuǎn)換的PCB設計就更為重要了。下面說說DC-DC轉(zhuǎn)換器 PCB設計的
    的頭像 發(fā)表于 10-23 11:24 ?769次閱讀
    DC-DC轉(zhuǎn)換器<b class='flag-5'>PCB</b>設計的<b class='flag-5'>一些</b>要點

    單片機“低耦合”的一些方法

    單片機“低耦合”的一些方法
    的頭像 發(fā)表于 10-17 18:30 ?414次閱讀

    gvim中常用的一些指令介紹

    在 Vim 編輯器中,有一些常用的指令可以幫助我們更高效地編輯文本。以下是一些在 gvim 中常用的指令
    的頭像 發(fā)表于 10-10 15:47 ?1657次閱讀

    開關電源PCB布局優(yōu)化,人人都該懂的“黃金法則”是什么?

    開關電源PCB布局優(yōu)化,人人都該懂的“黃金法則”是什么?
    的頭像 發(fā)表于 10-09 18:15 ?628次閱讀
    開關電源<b class='flag-5'>PCB</b>布局優(yōu)化,人人都該懂的“黃金<b class='flag-5'>法則</b>”是什么?