0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

數(shù)字電路基礎(chǔ)知識(shí)之加法器、減法器

jf_78858299 ? 來(lái)源:知芯有道 ? 作者:知芯有道 ? 2023-03-24 11:19 ? 次閱讀

0****1

二進(jìn)制加法器

01

半加器

半加器不考慮低位進(jìn)位來(lái)的進(jìn)位值,只有兩個(gè)輸入,兩個(gè)輸出。由一個(gè)與門(mén)和異或門(mén)構(gòu)成,

真值表如下:

圖片

邏輯表達(dá)式

圖片

02

全加器

當(dāng)多位數(shù)相加時(shí),半加器可用于最低位求和,并給出進(jìn)位數(shù)。第二位的相加有兩個(gè)待加數(shù)和,還有一個(gè)來(lái)自前面低位送來(lái)的進(jìn)位數(shù)。這三個(gè)數(shù)相加,得出本位和數(shù)(全加和數(shù))和進(jìn)位數(shù)。這種就是“全加"。

**真值表如下: **

被加數(shù)A 加數(shù)B 進(jìn)位輸入Ci 和數(shù)S 進(jìn)位輸出Co
0 0 0 0 0
0 0 1 1 0
0 1 0 1 0
0 1 1 0 1
1 0 0 1 0
1 0 1 0 1
1 1 0 0 1
1 1 1 1 1

邏輯表達(dá)式

圖片

經(jīng)過(guò)上面的介紹我相信大家對(duì)加法器已經(jīng)有了一定了解,接下來(lái)我們?yōu)榇蠹医榻B如何用與非門(mén)等設(shè)計(jì)一個(gè)全加法器。首先我們需要對(duì) 公式化簡(jiǎn) ,這里就用到了前面介紹的邏輯轉(zhuǎn)換律。

圖片

圖片

02

減法器

減法器可以由基礎(chǔ)的半減器和全減器模塊組成,或者基于加法器和控制信號(hào)搭建。

定義Nbit被減數(shù)x,減數(shù)Y,差為D(difference);來(lái)自低bit的借位Bi,想高bit借位Bi+1,i為bit序號(hào)。

01

半減器

半減器用于計(jì)算兩bit Xi和Yi的減法,輸出結(jié)果Di和向高位的借位Bo(Borrow output)。其真值表、邏輯表達(dá)式如下:

圖片

圖片

02

全減法器

全減器不同于半減器在于,全減器輸入來(lái)自低位的借位Bi(Borrow input),另外兩個(gè)輸入xi、yi,輸出為Di和向高位借位Bo。

其真值表、邏輯表達(dá)式如下:

圖片

圖片

接下來(lái)我們?yōu)榇蠹医榻B如何用與非門(mén)等設(shè)計(jì)一個(gè)全減法器:

圖片

03

乘法器(陣列乘法器)

實(shí)現(xiàn)乘法的比較常用的方法是類似與手工計(jì)算乘法的方式:

圖片

對(duì)應(yīng)的硬件結(jié)構(gòu)就是陣列乘法器(array multiplier)它有三個(gè)功能: 產(chǎn)生部分積,累加部分積和最終相加 ,其中HA為半加器,F(xiàn)A為全加器。

圖片

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1596

    瀏覽量

    80422
  • 半加器
    +關(guān)注

    關(guān)注

    1

    文章

    29

    瀏覽量

    8767
  • 與門(mén)
    +關(guān)注

    關(guān)注

    0

    文章

    19

    瀏覽量

    3498
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    數(shù)字電路加法器減法器邏輯圖分析

    多位二進(jìn)制減法器,是由加法電路構(gòu)成的;在加法電路的基礎(chǔ)上,減法
    發(fā)表于 09-01 16:02 ?2.3w次閱讀
    <b class='flag-5'>數(shù)字電路</b>中<b class='flag-5'>加法器</b>和<b class='flag-5'>減法器</b>邏輯圖分析

    減法器電路與原理 減法器電路圖分享

    減法器是一種電路,它可以實(shí)現(xiàn)二進(jìn)制數(shù)字減法運(yùn)算。減法器的工作原理基于位運(yùn)算和進(jìn)位/借位機(jī)制。
    的頭像 發(fā)表于 02-19 09:36 ?7346次閱讀
    <b class='flag-5'>減法器</b><b class='flag-5'>電路</b>與原理 <b class='flag-5'>減法器</b><b class='flag-5'>電路</b>圖分享

    如何設(shè)計(jì)一個(gè)16比特的減法器呢?

    減法電路是基本集成運(yùn)放電路的一種,算術(shù)運(yùn)算電路主要包括數(shù)字**加法器
    的頭像 發(fā)表于 02-19 10:00 ?787次閱讀
    如何設(shè)計(jì)一個(gè)16比特的<b class='flag-5'>減法器</b>呢?

    加法器,加法器是什么意思

    加法器,加法器是什么意思 加法器 :  加法器是為了實(shí)現(xiàn)加法的?! 〖词钱a(chǎn)生數(shù)的和的裝置。加數(shù)和被加數(shù)為輸入,和數(shù)與
    發(fā)表于 03-08 16:48 ?5485次閱讀

    本的二進(jìn)制加法/減法器,本的二進(jìn)制加法/減法器原理

    本的二進(jìn)制加法/減法器,本的二進(jìn)制加法/減法器原理   兩個(gè)二進(jìn)制數(shù)字Ai,Bi和一個(gè)進(jìn)位輸入Ci相加,產(chǎn)生一個(gè)和輸出Si,以及一個(gè)進(jìn)位
    發(fā)表于 04-13 11:11 ?5258次閱讀

    帶輸入緩沖的減法器電路

    帶輸入緩沖的減法器電路
    發(fā)表于 09-04 21:32 ?2874次閱讀
    帶輸入緩沖的<b class='flag-5'>減法器</b><b class='flag-5'>電路</b>

    8位加法器減法器設(shè)計(jì)實(shí)習(xí)報(bào)告

    8位加法器減法器設(shè)計(jì)實(shí)習(xí)報(bào)告
    發(fā)表于 09-04 14:53 ?134次下載

    同相加法器電路原理與同相加法器計(jì)算

    同相加法器輸入阻抗高,輸出阻抗低 反相加法器輸入阻抗低,輸出阻抗高.加法器是一種數(shù)位電路,其可進(jìn)行數(shù)字
    發(fā)表于 09-13 17:23 ?5.7w次閱讀
    同相<b class='flag-5'>加法器</b><b class='flag-5'>電路</b>原理與同相<b class='flag-5'>加法器</b>計(jì)算

    加法器減法器_反相加法器與同相加法器

    加法器是產(chǎn)生數(shù)的和的裝置。加數(shù)和被加數(shù)為輸入,和數(shù)與進(jìn)位為輸出的裝置為半加器。減法電路是基本集成運(yùn)放電路的一種,減法
    發(fā)表于 08-16 11:09 ?16.6w次閱讀
    <b class='flag-5'>加法器</b>與<b class='flag-5'>減法器</b>_反相<b class='flag-5'>加法器</b>與同相<b class='flag-5'>加法器</b>

    12位加法器的實(shí)驗(yàn)原理和設(shè)計(jì)及腳本及結(jié)果資料說(shuō)明

    加法器數(shù)字系統(tǒng)中的基本邏輯器件。例如:為了節(jié)省資源,減法器和硬件乘法器都可由加法器來(lái)構(gòu)成。但寬位加法器
    發(fā)表于 04-15 08:00 ?4次下載
    12位<b class='flag-5'>加法器</b>的實(shí)驗(yàn)原理和設(shè)計(jì)及腳本及結(jié)果資料說(shuō)明

    加法器的原理及采用加法器的原因

    有關(guān)加法器知識(shí)加法器是用來(lái)做什么的,故名思義,加法器是為了實(shí)現(xiàn)加法的,它是一種產(chǎn)生數(shù)的和的裝置,那么
    的頭像 發(fā)表于 06-09 18:04 ?5024次閱讀

    加法器的工作原理及電路解析

    加法器是一種執(zhí)行二進(jìn)制數(shù)相加的數(shù)字電路。它是最簡(jiǎn)單的數(shù)字加法器,您只需使用兩個(gè)邏輯門(mén)即可構(gòu)建一個(gè);一個(gè)異或門(mén)和一個(gè) AND 門(mén)。
    的頭像 發(fā)表于 06-29 14:35 ?1.1w次閱讀
    半<b class='flag-5'>加法器</b>的工作原理及<b class='flag-5'>電路</b>解析

    鏡像加法器電路結(jié)構(gòu)及仿真設(shè)計(jì)

    鏡像加法器是一個(gè)經(jīng)過(guò)改進(jìn)的加法器電路,首先,它取消了進(jìn)位反相門(mén);
    的頭像 發(fā)表于 07-07 14:20 ?2422次閱讀
    鏡像<b class='flag-5'>加法器</b>的<b class='flag-5'>電路</b>結(jié)構(gòu)及仿真設(shè)計(jì)

    加法器的原理是什么 加法器有什么作用

    加法器數(shù)字電路中的基本組件之一,用于執(zhí)行數(shù)值的加法運(yùn)算。加法器的基本原理和作用可以從以下幾個(gè)方面進(jìn)行詳細(xì)闡述。
    的頭像 發(fā)表于 05-23 15:01 ?2317次閱讀
    <b class='flag-5'>加法器</b>的原理是什么 <b class='flag-5'>加法器</b>有什么作用

    串行加法器和并行加法器的區(qū)別?

    串行加法器和并行加法器是兩種基本的數(shù)字電路設(shè)計(jì),用于執(zhí)行二進(jìn)制數(shù)的加法運(yùn)算。它們?cè)谠O(shè)計(jì)哲學(xué)、性能特點(diǎn)以及應(yīng)用場(chǎng)景上有著明顯的區(qū)別。
    的頭像 發(fā)表于 05-23 15:06 ?2058次閱讀