0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

引入空氣間隙以減少前道工序中的寄生電容

半導(dǎo)體芯科技SiSC ? 來源:半導(dǎo)體芯科技SiSC ? 作者:半導(dǎo)體芯科技SiS ? 2023-03-28 17:19 ? 次閱讀

作者:泛林集團半導(dǎo)體工藝與整合工程師 Sumant Sarkar

使用Coventor SEMulator3D?創(chuàng)建可以預(yù)測寄生電容機器學(xué)習(xí)模型

poYBAGQisQKAFnspAADQy41aj8o322.jpg

減少柵極金屬和晶體管的源極/漏極接觸之間的寄生電容可以減少器件的開關(guān)延遲。減少寄生電容的方法之一是設(shè)法降低柵極和源極/漏極之間材料層的有效介電常數(shù),這可以通過在該位置的介電材料中引入空氣間隙來實現(xiàn)。這種類型的方式過去已經(jīng)用于后道工序 (BEOL) 中,以減少金屬互連之間的電容 [1-4]。本文中,我們將專注于前道工序 (FEOL),并演示在柵極和源極/漏極之間引入空氣間隙的SEMulator3D?模型[5]。SEMulator3D?是一個虛擬的制造軟件平臺,可以在設(shè)定的半導(dǎo)體工藝流程內(nèi)模擬工藝變量。利用SEMulator3D?設(shè)備中的實驗設(shè)計 (DoE) 功能,我們展示了寄生電容與刻蝕深度和其他用于制作空氣間隙的刻蝕工藝參數(shù)的相關(guān)性,以及它與空氣間隙大小和體積的相關(guān)性。

圖1顯示了SEMulator3D? FinFET模型的橫截面。為了在FinFET的柵極和源極/漏極之間引入空氣間隙,我們進行了高選擇比的氮化硅刻蝕工藝,然后進行經(jīng)過優(yōu)化的氮化硅沉積工藝,以封閉結(jié)構(gòu)并產(chǎn)生空氣間隙結(jié)構(gòu)。接著用氮化硅CMP(化學(xué)機械拋光)工藝對表面進行平坦化處理。

pYYBAGQisQKAUy39AAB9R4gdtBU496.jpg

poYBAGQisQOAbnRrAAB1dLrkHak464.jpg

圖1:在FinFET模型中引入空氣間隙的SEMulator3D工藝流程??梢曅猿练e的步驟通過在頂端夾止的方式產(chǎn)生空氣間隙,然后進行CMP步驟除去多余的氮化硅??諝忾g隙減少了柵極和源極/漏極之間的寄生電容??諝忾g隙的大小可以通過改變刻蝕反應(yīng)物的刻蝕深度、晶圓傾角和等離子體入射角度分布來控制。

使用SEMulator3D的虛擬測量功能測量以下指標:

1 柵極金屬和源極/漏極之間的寄生電容

2 空氣間隙的體積

3 空氣間隙z軸的最小值,代表空氣間隙的垂直尺寸

在氮化硅刻蝕步驟中,刻蝕深度、刻蝕反應(yīng)物等離子體入射角度分布(在文獻中稱為等離子體入射角度分布)和晶圓傾角(假定晶圓旋轉(zhuǎn))在實驗設(shè)計期間是變化的。圖2a-f 顯示了在不同的晶圓傾角和等離子體入射角度分布值下,電容和空氣間隙的體積如何跟隨刻蝕深度發(fā)生變化。隨著刻蝕深度的增加,產(chǎn)生的空氣間隙也變大(圖2d)。因為空氣的介電常數(shù)比氮化物要低很多,所以這降低了有效的介電常數(shù)。相應(yīng)地,柵極和源極/漏極之間的寄生電容就減小了。傾斜角減小會將刻蝕反應(yīng)物從側(cè)壁移開,并將其推向所產(chǎn)生的空氣間隙底部(圖3b-c)。這解釋了為什么在給定的深度和等離子體入射角度分布值下,晶圓傾角越小,空氣間隙越大,電容越小(圖2a&d)。另一個重要的結(jié)果是,等離子體入射角度分布的增加會導(dǎo)致晶圓傾角影響減弱。當(dāng)?shù)入x子體入射角度分布設(shè)置為5度(對應(yīng)較寬/等向性的角分散)的時候,晶圓傾角對電容和空氣間隙體積完全沒有影響(圖2c&f)。這與等離子體入射角度分布增加對刻蝕的影響是一致的。等離子體入射角度分布增加會使刻蝕反應(yīng)物更等向性地轟擊基板(圖3a)。這意味著相比等離子體入射角度分布值低的時候,晶圓傾角不再影響刻蝕行為。

pYYBAGQisQSATBNHAAESDIdqMC0799.jpg

poYBAGQisQWAQVeXAAD_BtQsYcc935.jpg

pYYBAGQisQaAb7oPAADimZUCyY8272.jpg

圖2:隨著刻蝕深度增加,空氣間隙體積增大,寄生電容減少(圖2a&d)。隨著晶圓傾角降低,這種下降更為急劇。但晶圓傾角的影響隨著等離子體入射角度分布的增加而減小,當(dāng)?shù)入x子體入射角度分布為5度時,晶圓傾角對電容和空氣間隙體積沒有影響(圖2c&f)。

poYBAGQisQaASCEeAABim3O_T04456.jpg

poYBAGQisQeALCI-AABtXzO56vs794.jpg

圖3:(a) 角分散 (sigma) 對刻蝕反應(yīng)物方向性的影響;(b) 45度晶圓傾角的影響(晶圓被固定);(c) 80度晶圓傾角的影響(晶圓旋轉(zhuǎn))

圖片來源:SEMulator3D產(chǎn)品文檔

運行大型的實驗設(shè)計需要消耗很多時間和算力資源。但這在工藝優(yōu)化中很有必要——實驗設(shè)計參數(shù)空間上的任何減少都有助于減少所需的時間和資源。能夠基于自變量預(yù)測結(jié)果的機器學(xué)習(xí)模型非常有用,因為它能減少為所有自變量組合進行實驗設(shè)計的需求。為了這一目標,將從實驗設(shè)計中收集到的數(shù)據(jù)分成訓(xùn)練集 (70%) 和測試集 (30%),然后將其輸入人工神經(jīng)網(wǎng)絡(luò) (ANN)。該模型有兩個隱藏層(圖4a),用網(wǎng)格搜索法進行超參數(shù)調(diào)優(yōu)。該模型在測試數(shù)據(jù)上運行,發(fā)現(xiàn)其平均準確度為99.8%。四分之三測試集的絕對百分比誤差 (APE) 為0.278%及以下(圖4c)。圖4e顯示了預(yù)測和實際寄生電容的測試行樣本。這種機器學(xué)習(xí)的應(yīng)用使我們能夠降低實驗設(shè)計的規(guī)模,減少所需時間。我們可以大幅減小參數(shù)空間,與此同時并沒有明顯降低結(jié)果的準確性。在我們的案例中,實驗設(shè)計的規(guī)模從~5000減少到~2000個參數(shù)組合。SEMulator3D的自定義python步驟將這種類型的機器學(xué)習(xí)代碼整合到工藝模擬中,其結(jié)果可以導(dǎo)入半導(dǎo)體工藝模型的下一個步驟。

pYYBAGQisQqAKpoGAACVdw8rnDk855.jpg

poYBAGQisQuAVIfPAABYFtMxn0A851.jpg

pYYBAGQisQyAPq3VAACPrBKG7Cs713.jpg

圖4:根據(jù)刻蝕深度、晶圓傾角和等離子體入射角度分布來預(yù)測寄生電容的人工神經(jīng)網(wǎng)絡(luò) (ANN) 模型。測試數(shù)據(jù)的預(yù)測準確度為99.8%。衡量預(yù)測電容和實際電容之間差異的指標是絕對百分比誤差 (APE)。75%測試案例的APE值為0.28%或更低。準確的機器學(xué)習(xí)模型可以幫助探索更小的參數(shù)空間,從而減少所需的時間和算力資源。

結(jié)論:

使用Coventor SEMulator3D? 在FinFET器件的柵極和源極/漏極之間引入虛擬空氣間隙,我們研究了空氣間隙對寄生電容的影響,并通過改變刻蝕工藝參數(shù),研究了對空氣間隙體積和寄生電容的影響。隨后,結(jié)果被輸入到人工神經(jīng)網(wǎng)絡(luò)中,以創(chuàng)建一個可以預(yù)測寄生電容的機器學(xué)習(xí)模型,從而減少為每個刻蝕參數(shù)值組合進行實驗設(shè)計的需求。

參考資料

[1] Hargrove, M. (2017, October 18). Reducing BEOL Parasitic Capacitance using Air Gaps https://www.coventor.com/blog/reducing-beol-parasitic-capacitance-using-air-gaps[2] Nitta, S., Edelstein, D., Ponoth, S., Clevenger, L., Liu, X., & Standaert, T. (2008, June). Performance and reliability of airgaps for advanced BEOL interconnects. In 2008 International Interconnect Technology Conference (pp. 191-192). IEEE.[3] Shieh, B., Saraswat, K. C., McVittie, J. P., List, S., Nag, S., Islamraja, M., & Havemann, R. H. (1998). Air-gap formation during IMD deposition to lower interconnect capacitance. IEEE Electron Device Letters, 19(1), 16-18.[4] Fischer, K., Agostinelli, M., Allen, C., Bahr, D., Bost, M., Charvat, P., … & Natarajan, S. (2015, May). Low-k interconnect stack with multi-layer air gap and tri-metal-insulator-metal capacitors for 14nm high volume manufacturing. In 2015 IEEE International Interconnect Technology Conference and 2015 IEEE Materials for Advanced Metallization Conference (IITC/MAM) (pp. 5-8). IEEE.[5] Banna, S. (2016, August). Scaling challenges and solutions beyond 10nm. In 2016 IEEE International Conference on Electron Devices and Solid-State Circuits (EDSSC) (pp. 181-186). IEEE.

審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    334

    文章

    26312

    瀏覽量

    209966
  • 電容
    +關(guān)注

    關(guān)注

    99

    文章

    5871

    瀏覽量

    149019
  • 刻蝕
    +關(guān)注

    關(guān)注

    2

    文章

    158

    瀏覽量

    12816
收藏 人收藏

    評論

    相關(guān)推薦

    仿真的時候在哪些地方添加寄生電容呢?

    請問各位高手,仿真的時候在哪些地方添加寄生電容呢,比如下面的圖, 另外一般萬用板焊出來的雜散電容有多大?在高速運放仿真時應(yīng)該加在哪些地方呢
    發(fā)表于 09-19 07:59

    在LF411CD的放大模塊出現(xiàn)輸出會發(fā)生振蕩,請問該元件輸入端(2端)與GND間的寄生電容多大?

    在LF411CD的放大模塊出現(xiàn)輸出會發(fā)生振蕩,懷疑是寄生電容造成,請問該元件輸入端(2端)與GND間的寄生電容多大? 謝謝~~
    發(fā)表于 09-10 07:51

    普通探頭和差分探頭寄生電容對測試波形的影響

    顯著的影響。本文將探討普通探頭和差分探頭的寄生電容及其對測試波形的影響。 1. 探頭寄生電容概述 寄生電容是指在探頭設(shè)計無意間形成的電容,
    的頭像 發(fā)表于 09-06 11:04 ?105次閱讀

    igbt功率管寄生電容怎么測量大小

    IGBT(絕緣柵雙極晶體管)是一種廣泛應(yīng)用于電力電子領(lǐng)域的功率器件。IGBT的寄生電容是指在IGBT內(nèi)部由于結(jié)構(gòu)原因產(chǎn)生的電容,這些電容會影響IGBT的開關(guān)速度和性能。 一、IGBT寄生電容
    的頭像 發(fā)表于 08-07 17:49 ?399次閱讀

    天線效應(yīng)的定義、產(chǎn)生原因及影響因素

    在集成電路設(shè)計,天線效應(yīng)是一個重要的問題,它是指在集成電路,由于寄生電容寄生電感的存在,導(dǎo)致電路的信號傳輸受到干擾,從而影響電路的性能。 一、天線效應(yīng)的定義 天線效應(yīng)是指在集成電
    的頭像 發(fā)表于 07-19 10:04 ?888次閱讀

    獨家揭秘:三極管電路基極和發(fā)射極為什么需要并聯(lián)電容?容值如何計算?

    核心的思路就是BE電容和BC寄生電容分壓要小于BE導(dǎo)通電壓,避免誤導(dǎo)通。
    的頭像 發(fā)表于 05-27 16:37 ?1.6w次閱讀
    獨家揭秘:三極管電路基極和發(fā)射極為什么需要并聯(lián)<b class='flag-5'>電容</b>?容值如何計算?

    怎樣減小分布電容對交流電橋平衡的干擾

    分布電容在交流電橋可能引起測量誤差,尤其是在高頻應(yīng)用,電路的寄生電容效應(yīng)更為顯著。
    的頭像 發(fā)表于 05-15 18:03 ?452次閱讀

    推薦!DC-DC電路如何應(yīng)用電容?

    能力。這種情況下,設(shè)計師可以通過使用電容在一定程度上對此進行改善。 本次對饋補償進行基本介紹,以方便設(shè)計人員選擇合適的電容
    發(fā)表于 05-13 14:19

    寄生電容器的基礎(chǔ)知識詳解

    電源紋波和瞬態(tài)規(guī)格會決定所需電容器的大小,同時也會限制電容器的寄生組成設(shè)置。
    的頭像 發(fā)表于 03-17 15:45 ?1.3w次閱讀
    <b class='flag-5'>寄生電容</b>器的基礎(chǔ)知識詳解

    詳解MOS管的寄生電感和寄生電容

    寄生電容寄生電感是指在電路存在的非意圖的電容和電感元件。 它們通常是由于電路布局、線路長度、器件之間的物理距離等因素引起的。
    的頭像 發(fā)表于 02-21 09:45 ?2051次閱讀
    詳解MOS管的<b class='flag-5'>寄生</b>電感和<b class='flag-5'>寄生電容</b>

    PCB寄生電容的影響 PCB寄生電容計算 PCB寄生電容怎么消除

    寄生電容有一個通用的定義:寄生電容是存在于由絕緣體隔開的兩個導(dǎo)電結(jié)構(gòu)之間的虛擬電容(通常不需要的),是PCB布局的一種效應(yīng),其中傳播的信號表現(xiàn)得好像就是
    的頭像 發(fā)表于 01-18 15:36 ?2225次閱讀
    PCB<b class='flag-5'>寄生電容</b>的影響 PCB<b class='flag-5'>寄生電容</b>計算 PCB<b class='flag-5'>寄生電容</b>怎么消除

    半大馬士革集成引入空氣間隙結(jié)構(gòu)面臨的挑戰(zhàn)

    ? 隨著芯片制造商向3nm及以下節(jié)點邁進,后段模塊處理迎來挑戰(zhàn) 半大馬士革集成方案引入空氣間隙結(jié)構(gòu)可能有助于縮短電阻電容的延遲時間 ?
    發(fā)表于 12-25 14:40 ?208次閱讀
    半大馬士革集成<b class='flag-5'>中</b><b class='flag-5'>引入</b><b class='flag-5'>空氣</b><b class='flag-5'>間隙</b>結(jié)構(gòu)面臨的挑戰(zhàn)

    深度解析多層互連的過孔設(shè)計

    交錯的孔會引入寄生電阻和寄生電容,除非是設(shè)計本來就有的,否則寄生效應(yīng)會對電路性能構(gòu)成不利的影響,會增加后仿真中調(diào)整參數(shù)的工作量。
    的頭像 發(fā)表于 12-14 15:09 ?790次閱讀
    深度解析多層互連的過孔設(shè)計

    SiC MOSFET 和Si MOSFET寄生電容在高頻電源的損耗對比

    SiC MOSFET 和Si MOSFET寄生電容在高頻電源的損耗對比
    的頭像 發(fā)表于 12-05 14:31 ?596次閱讀
    SiC MOSFET 和Si MOSFET<b class='flag-5'>寄生電容</b>在高頻電源<b class='flag-5'>中</b>的損耗對比

    LTC6268-10為了使寄生電容降到最低,對電路板的材料類型和厚度有什么要求嗎?

    在LTC6268-10芯片手冊,為了減小寄生反饋電容的影響,采用反饋電阻分流的方式減小寄生電容。 請問,在這種工作方式下,為了使寄生電容降到最低,對電路板的材料類型和厚度有什么要求嗎
    發(fā)表于 11-16 06:28