電平幅度大,信號高低電平之間的轉(zhuǎn)換時間長,不適用于傳輸頻率達到100MHZ以上的信號:輸出信號為單端信號(一條線),傳輸路徑易受到干擾,不利于長線傳輸;功耗大,大家都知道TTL件的靜態(tài)功耗較大,即使靜態(tài)功耗小的CMOS器件,由于電平擺幅寬,其動態(tài)功耗也偏大。
晶振,作為電子產(chǎn)品的心臟部分,為電路提供穩(wěn)定、持續(xù)的時鐘信號,我們可能并不陌生。但具體細分到普通晶振(單端)差分晶振可能大家就有些分不清楚了。尤其是差分晶振。
我們所謂的單端或差分,主要是指輸出模式。單端一般是CMOS、TTL電平信號,只需要一根線輸出就好了,優(yōu)點是走線方便但缺點也很明顯,就是抗干擾能力差,不適合高速信號 (100MHZ以上)。
波形圖
差分一般是LVDS、LVPECL等信號,需要兩根線輸出。優(yōu)點是抗干擾能力強,缺點是布線需注意。
單端模式是不支持高速應(yīng)用的,比如:125MHZ、200MHZ及以上。主要原因是以下三點:
1、電平幅度大,信號高低電平之間的轉(zhuǎn)換時間長,不適用于傳輸頻率達到100MHZ以上的信號;
2、輸出信號為單端信號(一條線),傳輸路徑易受到干擾,不利于長線傳輸;
3、功耗大,大家都知道TTL器件的靜態(tài)功耗較大,即使靜態(tài)功耗小的CMOS器件,由于電平擺幅寬,其動態(tài)功耗也偏大。
所以以上所有的缺點就是高速電平的突出特點!
而差分信號則是二條線傳輸,會輸出一組振幅相同、相位相反的信號。而接收端則會根據(jù)兩個信號的電壓差值來判斷邏輯狀態(tài)。所以在高速通信中,差分信號的抗干擾特性是明顯優(yōu)于單端信號的。
顧名思義,單端晶振輸出的是單端信號,差分晶振輸出的是差分信號。所以一般的單端晶振封裝為貼片四腳,而差分晶振則需貼片六腳。
最后,我們總結(jié)一下差分晶振與普通晶振的區(qū)別:
1、首先是管腳封裝不同,普通晶振是4腳、差分晶振是6腳。
2、其次是輸出信號不同,普通是單端輸出,差分則是差分輸出。
3、應(yīng)用場合不同,普通用于低速(100MHz以下),差分用于高速(100MHz以上)。
4、抗干擾能力也不同,差分晶振的信號抗干擾能力明顯要優(yōu)于普通晶振。
審核編輯:劉清
-
CMOS
+關(guān)注
關(guān)注
58文章
5652瀏覽量
235006 -
TTL
+關(guān)注
關(guān)注
7文章
497瀏覽量
70062 -
晶振
+關(guān)注
關(guān)注
33文章
2797瀏覽量
67839 -
lvds接口
+關(guān)注
關(guān)注
1文章
120瀏覽量
17382 -
差分晶振
+關(guān)注
關(guān)注
0文章
82瀏覽量
120
原文標(biāo)題:晶振小課堂之差分晶振與普通晶振的區(qū)別(詳解)
文章出處:【微信號:晶科鑫,微信公眾號:晶科鑫】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
評論