0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

LDO基礎(chǔ)知識(shí):電源抑制比

星星科技指導(dǎo)員 ? 來源:TI ? 作者:TI ? 2023-04-04 10:25 ? 次閱讀

低壓差線性穩(wěn)壓器LDO)最大的優(yōu)點(diǎn)之一是它們能夠衰減開關(guān)模式電源產(chǎn)生的電壓紋波。這對(duì)鎖相環(huán)(PLL)和時(shí)鐘信號(hào)調(diào)節(jié)器件在內(nèi)的數(shù)據(jù)轉(zhuǎn)換器尤為重要,因?yàn)樵肼曤娫措妷簳?huì)影響性能。電源抑制比(PSRR)仍然通常被誤認(rèn)為單一的靜態(tài)值。在這篇文章中,我將嘗試說明什么是PSRR以及影響它的變量有哪些。

什么是PSRR?

PSRR是許多LDO數(shù)據(jù)手冊(cè)中的公共技術(shù)要求。它規(guī)定了某個(gè)頻率的AC元件從輸入到LDO輸出的衰減程度。公式1表示PSRR為:

poYBAGQripmAFNyaAAAKLxLA9jU435.PNG

(1)

該等式告訴您衰減越高,每分貝的PSRR值越高。(應(yīng)該指出的是,一些供應(yīng)商會(huì)使用負(fù)號(hào)來表示衰減。大多數(shù)供應(yīng)商,包括德州儀器都不這樣用。)

在數(shù)據(jù)手冊(cè)的電氣特性表中找到頻率為120Hz或1kHz的PSRR并不罕見。但是,單獨(dú)使用此規(guī)范可能對(duì)確定指定LDO是否符合您的過濾要求沒有多大幫助。讓我們來看看為什么這么說。

確定您的應(yīng)用程序的PSRR

圖1展示了一個(gè)從12V電源軌調(diào)節(jié)4.3V的DC / DC轉(zhuǎn)換器,。其次是TPS717,一款高PSRR LDO,用于調(diào)節(jié)3.3V電源軌。在4.3V電源軌上,開關(guān)產(chǎn)生的紋波達(dá)到±50mV。LDO的PSRR將決定TPS717輸出端的紋波量。

pYYBAGQripqABzAIAAAnHgFs41Q870.PNG

圖 1:使用LDO來過濾開關(guān)噪聲

為了確定衰減程度,您必須首先知道波紋在哪個(gè)頻率出現(xiàn)。假設(shè)這個(gè)例子頻率為1MHz,因?yàn)樗锰幱诔S瞄_關(guān)頻率范圍的中間。您可以看到,指定為120Hz或1kHz的PSRR值無助于此分析。相反,您必須參考圖2中的PSRR圖。

poYBAGQripuAYsfgAAD97zJ-PWM747.png

圖2:VIN - VOUT = 1V時(shí),TPS717的PSRR曲線

在下列條件下,1MHz時(shí)的PSRR指定為45dB:

IOUT= 150mA

VIN– VOUT= 1V

COUT= 1μF

假設(shè)這些條件符合你自己的條件。在這種情況下,45dB相當(dāng)于178的衰減系數(shù)。您可以預(yù)定輸入端的±50mV紋波在輸出端被壓縮至±281μV。

改變條件

但假設(shè)您改變了條件,并決定將VIN - VOUT delta降至250mV,以便更有效地進(jìn)行調(diào)節(jié)。然后您需要查看圖3中的曲線。

pYYBAGQripyAKXwyAADKzL6NkhI525.PNG

圖3:VIN - VOUT = 0.25V時(shí),TPS717的PSRR曲線

您可以看到,在所有其他條件保持不變的情況下,1MHz時(shí)的PSRR降至23dB,或者說衰減系數(shù)為14。這是由于CMOS通道元件進(jìn)入三極管(或線性)區(qū)域; 也就是說,隨著VIN - VOUT三角接近壓差電壓,PSRR開始下降。(請(qǐng)記住,壓差電壓是關(guān)于輸出電流以及其他因素的函數(shù)。因此,較低的輸出電流會(huì)降低壓差并有助于提高PSRR。)

改變輸出電容也會(huì)有影響,如圖4所示。

poYBAGQripyAIFHQAADNWznZUk4758.PNG

圖4:VIN - VOUT = 0.25V,COUT =10μF時(shí),TPS717的PSRR曲線

將輸出電容從1μF增加到10μF,盡管VIN-VOUT增量保持在250mV,1MHz時(shí)的PSRR增加到了42dB。曲線中的高頻峰已經(jīng)向左移動(dòng)。這是由于輸出電容器的阻抗特性導(dǎo)致的。通過適當(dāng)調(diào)整輸出電容的大小,您可以調(diào)整或增加衰減,使之與特定的開關(guān)噪聲頻率一致。

轉(zhuǎn)動(dòng)所有旋鈕

只需調(diào)整VIN - VOUT和輸出電容,就可以改善特定應(yīng)用的PSRR。但這絕不是影響PSRR的唯一變量。表1展示了各種影響因素。

參數(shù) PSRR
低頻
(<1kHz)
中頻
(1kHz – 100kHz)
高頻
(>100kHz)
VIN– VOUT +++ +++ ++
輸出電容器(COUT) 沒有效果 + +++
降噪電容器(CNR) +++ + 沒有效果
前饋電容(CFF) ++ +++ +
PCB布局 + + +++

表1:影響PSRR的變量

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    184

    文章

    17206

    瀏覽量

    247775
  • 穩(wěn)壓器
    +關(guān)注

    關(guān)注

    24

    文章

    4165

    瀏覽量

    92994
  • ldo
    ldo
    +關(guān)注

    關(guān)注

    35

    文章

    1846

    瀏覽量

    152722
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    767

    瀏覽量

    134856
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    LDO 基礎(chǔ)知識(shí):噪聲 - 降噪引腳如何提高系統(tǒng)性能

    在“LDO基礎(chǔ)知識(shí)電源抑制”一文中,Aaron Paxton討論了使用低壓降穩(wěn)壓器 (LDO
    的頭像 發(fā)表于 04-18 18:05 ?6066次閱讀
    <b class='flag-5'>LDO</b> <b class='flag-5'>基礎(chǔ)知識(shí)</b>:噪聲 - 降噪引腳如何提高系統(tǒng)性能

    關(guān)于LDO基礎(chǔ)知識(shí)電源抑制

    Ramus在博客中介紹了噪音對(duì)信號(hào)調(diào)節(jié)設(shè)備的不利影響:減少高速信號(hào)鏈電源問題。然而,電源抑制(PSRR)仍然通常被誤認(rèn)為單一的靜態(tài)值。在這篇文章中,我將嘗試說明什么是PSRR以及影
    的頭像 發(fā)表于 06-28 10:16 ?2.5w次閱讀
    關(guān)于<b class='flag-5'>LDO</b><b class='flag-5'>基礎(chǔ)知識(shí)</b>:<b class='flag-5'>電源</b><b class='flag-5'>抑制</b><b class='flag-5'>比</b>

    一文詳解LDO電源抑制

    低壓差線性穩(wěn)壓器(LDO)相比 DC-DC 的優(yōu)點(diǎn)之一,是輸出電壓紋波小。但是高速電路下,LDO電源抑制(PSRR)也是不可忽略的因素
    發(fā)表于 08-30 17:09 ?2.1w次閱讀
    一文詳解<b class='flag-5'>LDO</b>的<b class='flag-5'>電源</b><b class='flag-5'>抑制</b><b class='flag-5'>比</b>

    電源抑制(PSRR)的基礎(chǔ)知識(shí)

    電源抑制 ,英文名Power Supply Rejection Ratio,簡(jiǎn)稱PSRR,它描述了電路抑制任何電源變化傳遞到其輸出信號(hào)的能
    發(fā)表于 09-09 15:37 ?3.8w次閱讀
    <b class='flag-5'>電源</b><b class='flag-5'>抑制</b><b class='flag-5'>比</b>(PSRR)的<b class='flag-5'>基礎(chǔ)知識(shí)</b>

    線性電源LDO基礎(chǔ)知識(shí)(二):電容器與電容

    線性電源LDO基礎(chǔ)知識(shí)(二):電容器與電容
    的頭像 發(fā)表于 05-06 14:07 ?1502次閱讀
    線性<b class='flag-5'>電源</b><b class='flag-5'>LDO</b><b class='flag-5'>基礎(chǔ)知識(shí)</b>(二):電容器與電容

    線性電源LDO基礎(chǔ)知識(shí)(一):壓降Dropout Voltage

    線性電源LDO基礎(chǔ)知識(shí)(一):壓降Dropout Voltage
    的頭像 發(fā)表于 05-06 14:07 ?2573次閱讀
    線性<b class='flag-5'>電源</b><b class='flag-5'>LDO</b><b class='flag-5'>基礎(chǔ)知識(shí)</b>(一):壓降Dropout Voltage

    #電路設(shè)計(jì) #電路知識(shí) #電子電路 LDO 基礎(chǔ)知識(shí)-電源抑制 (PSRR)

    電源PSRR電子電路LDO)PSR線性穩(wěn)壓電源/ldo
    電子技術(shù)那些事兒
    發(fā)布于 :2022年08月20日 17:26:09

    關(guān)于ldo的紋波抑制 精選資料分享

    近期,項(xiàng)目遇到的問題,不得不考慮ldo的紋波抑制問題,在選型時(shí),確實(shí)沒有仔細(xì)研究,咨詢所選電源芯片的廠家后,才得知,自己選的這個(gè)芯片,紋波抑制
    發(fā)表于 07-30 06:38

    RF電路中LDO電源抑制和噪聲原理及選擇

    RF電路中LDO電源抑制和噪聲原理及選擇 本文討論LDO的特點(diǎn)以及RF電路對(duì)LDO
    發(fā)表于 03-09 16:51 ?2301次閱讀
    RF電路中<b class='flag-5'>LDO</b><b class='flag-5'>電源</b><b class='flag-5'>抑制</b><b class='flag-5'>比</b>和噪聲原理及選擇

    LDO_DCDC基礎(chǔ)知識(shí)

    LDO_DCDC基礎(chǔ)知識(shí)(深圳市核達(dá)中遠(yuǎn)通電源技術(shù)有限公司簡(jiǎn)介)-文檔為LDO_DCDC基礎(chǔ)知識(shí)總結(jié)文檔,是一份不錯(cuò)的參考資料,感興趣的可以
    發(fā)表于 09-22 11:23 ?48次下載
    <b class='flag-5'>LDO</b>_DCDC<b class='flag-5'>基礎(chǔ)知識(shí)</b>

    LDO基礎(chǔ)知識(shí)電源抑制

    LDO基礎(chǔ)知識(shí)電源抑制
    發(fā)表于 11-01 08:26 ?2次下載
    <b class='flag-5'>LDO</b><b class='flag-5'>基礎(chǔ)知識(shí)</b>:<b class='flag-5'>電源</b><b class='flag-5'>抑制</b><b class='flag-5'>比</b>

    優(yōu)質(zhì)LDO基礎(chǔ)知識(shí)分享

    本節(jié)分享下LDO基礎(chǔ)知識(shí),主要來源于Ti的文檔《LDO基礎(chǔ)知識(shí)》。
    的頭像 發(fā)表于 03-26 11:03 ?1223次閱讀

    電源抑制簡(jiǎn)述

    電源抑制又叫做電源紋波抑制(power supply rejection ratio)簡(jiǎn)稱P
    的頭像 發(fā)表于 04-24 12:57 ?6716次閱讀
    <b class='flag-5'>電源</b><b class='flag-5'>抑制</b><b class='flag-5'>比</b>簡(jiǎn)述

    電源LDO-4. LDO電源抑制

    LDO電源抑制基本概念與應(yīng)用
    的頭像 發(fā)表于 07-24 16:15 ?1877次閱讀
    <b class='flag-5'>電源</b>之<b class='flag-5'>LDO</b>-4. <b class='flag-5'>LDO</b>的<b class='flag-5'>電源</b><b class='flag-5'>抑制</b><b class='flag-5'>比</b>

    LDO電源抑制的測(cè)量方法

    LDO電源抑制(PSRR,Power Supply Rejection Ratio)是衡量線性穩(wěn)壓器(LDO)在
    的頭像 發(fā)表于 07-14 10:14 ?353次閱讀