0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

LVDS耦合方式介紹

CHANBAEK ? 來(lái)源:好奇拆解師 ? 作者:好奇拆解師 ? 2023-04-20 11:35 ? 次閱讀

硬件開發(fā)過(guò)程中,涉及高速時(shí)鐘或者數(shù)據(jù)接口時(shí),均會(huì)遇到LVDS(Low voltage differential signaling)這種技術(shù)接口。引用“百度百科”文獻(xiàn):

LVDS(Low Voltage Differential Signaling)是一種低振幅差分信號(hào)技術(shù)。它使用幅度非常低的信號(hào)(約350mV)通過(guò)一對(duì)差分PCB走線或平衡電纜傳輸數(shù)據(jù)。它能以高達(dá)數(shù)千Mbps的速度傳送串行數(shù)據(jù)。由于電壓信號(hào)幅度較低,而且采用恒流源模式驅(qū)動(dòng),故只產(chǎn)生極低的噪聲,消耗非常小的功率,甚至不論頻率高低功耗都幾乎不變。此外,由于LVDS以差分方式傳送數(shù)據(jù),所以不易受共模噪音影響。

poYBAGRAswWANJyNAADqzpnhduQ381.jpg

1.硬件功能拓?fù)浣榻B

通過(guò)發(fā)送端驅(qū)動(dòng)3.5mA的穩(wěn)定電流電源,在100Ω終端時(shí)以350mV低振幅的差動(dòng)信號(hào)來(lái)高速傳送數(shù)據(jù)。各半導(dǎo)體廠商獨(dú)有處理后,可以完成3Gbit/秒左右的高速傳輸速度。但是工程上認(rèn)為1G已經(jīng)是它的極限了。

2.信號(hào)傳輸波形曲線

如下,A+、B-為單端輸出信號(hào),Vo_diff差分信號(hào)。共模偏置電壓為1.2V,單端信號(hào)輸出為以1.2V共模偏置電壓為中心點(diǎn)上下350mv擺動(dòng),表現(xiàn)在差分信號(hào)時(shí)為以0電平為中心點(diǎn),上下700mv擺動(dòng)。

pYYBAGRAsweAW2M3AADw-f6-KGg848.jpg

LVDS信號(hào)波形

其中接收端共模偏置電壓范圍交寬泛如下:0.2-2.2V,當(dāng)然根據(jù)接收端芯片不同,這個(gè)地方再特殊分析。

pYYBAGRAswmAMOyfAAEwTtknu5M016.jpg

共模偏置電壓

3.LVDS耦合方式介紹

以SI5335為例,介紹LVDS耦合方式,DCAC耦合如下,直流耦合時(shí),在接收端端接100Ω電阻,傳輸路徑50Ω特性阻抗。

交流耦合時(shí),通過(guò)0.1uf電容耦合后在接收端端接100Ω電阻,傳輸路徑50Ω特性阻抗。

pYYBAGRAswmAdxmiAADG2-sIOTA734.jpg

LVDS 耦合方式

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4315

    文章

    22939

    瀏覽量

    395586
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    8447

    瀏覽量

    150720
  • lvds
    +關(guān)注

    關(guān)注

    2

    文章

    1030

    瀏覽量

    65627
  • 差分信號(hào)
    +關(guān)注

    關(guān)注

    3

    文章

    365

    瀏覽量

    27626
  • 耦合方式
    +關(guān)注

    關(guān)注

    0

    文章

    10

    瀏覽量

    7908
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    淺談LVDS、CML、LVPECL三種差分邏輯電平之間的互連

    本篇主要介紹LVDS、CML、LVPECL三種最常用的差分邏輯電平之間的互連。由于篇幅比較長(zhǎng),分為兩部分:第一部分是同種邏輯電平之間的互連,第二部分是不同種邏輯電平之間的互連。 下面詳細(xì)介紹第一部
    的頭像 發(fā)表于 12-20 11:39 ?3.8w次閱讀
    淺談<b class='flag-5'>LVDS</b>、CML、LVPECL三種差分邏輯電平之間的互連

    電路的耦合方式怎么判斷

    電路的耦合方式可以通過(guò)分析電路中各元件之間的連接方式來(lái)判斷。以下是三種常見(jiàn)的電路耦合方式及其特點(diǎn)
    的頭像 發(fā)表于 02-18 14:23 ?1859次閱讀
    電路的<b class='flag-5'>耦合</b><b class='flag-5'>方式</b>怎么判斷

    LVDS介紹#硬聲創(chuàng)作季

    lvds
    電子學(xué)習(xí)
    發(fā)布于 :2022年12月09日 16:07:29

    用MLF1608C150MT000電容實(shí)現(xiàn)LVDS連接交流耦合的設(shè)計(jì)分析

    大量板卡的通信應(yīng)用中,節(jié)省大量的空間和費(fèi)用。  使用MLF1608C150MT000電容實(shí)現(xiàn)LVDS數(shù)據(jù)連接的交流耦合有很多益處,比如電平轉(zhuǎn)換、去除共模誤差以及避免輸入電壓故障的發(fā)生。本文不僅介紹
    發(fā)表于 07-05 17:47

    用NRA335M16R8電容實(shí)現(xiàn)LVDS連接交流耦合的設(shè)計(jì)分析

    的通信應(yīng)用中,節(jié)省大量的空間和費(fèi)用?! ∈褂肗RA335M16R8電容實(shí)現(xiàn)LVDS數(shù)據(jù)連接的交流耦合有很多益處,比如電平轉(zhuǎn)換、去除共模誤差以及避免輸入電壓故障的發(fā)生。本文不僅介紹了NRA335M16R8
    發(fā)表于 07-05 17:55

    使用電容實(shí)現(xiàn)LVDS連接交流耦合有什么優(yōu)勢(shì)?

    使用電容實(shí)現(xiàn)LVDS數(shù)據(jù)連接的交流耦合有什么益處?哪幾個(gè)因素會(huì)影響到電容的選擇?
    發(fā)表于 04-08 06:01

    LVDS介紹

    在這篇博客中,我們將討論 MLVDS、類似標(biāo)準(zhǔn),并將介紹一種實(shí)用 MLVDS 應(yīng)用。我們?cè)诳紤]通信鏈路中的合理架構(gòu)時(shí),會(huì)想到三種拓?fù)洌狐c(diǎn)對(duì)點(diǎn)、多支路和多點(diǎn)。創(chuàng)建 TIA/EIA-644 或 LVDS
    發(fā)表于 11-22 07:43

    交流耦合的優(yōu)點(diǎn)

    摘要:本應(yīng)用筆記介紹了交流耦合LVDS鏈路的優(yōu)勢(shì),文章提供了電容選擇的注意事項(xiàng),并討論了端接拓?fù)洹? 概述使用電容實(shí)現(xiàn)LVDS數(shù)據(jù)連接的交流耦合
    發(fā)表于 05-02 10:35 ?5860次閱讀
    交流<b class='flag-5'>耦合</b>的優(yōu)點(diǎn)

    LVPECL配置方式介紹

    前一篇文案介紹LVDS,本篇介紹LVPECL(Low Voltage Positive Emitter Coupled Logi) 低壓正射極耦合邏輯, 源自發(fā)射極
    的頭像 發(fā)表于 04-20 11:37 ?2242次閱讀
    LVPECL配置<b class='flag-5'>方式</b><b class='flag-5'>介紹</b>

    耦合電容的原理及耦合方式

    耦合方式。耦合電容器是使得強(qiáng)電和弱電兩個(gè)系統(tǒng)通過(guò)電容器耦合并隔離,提供高頻信號(hào)通路,阻止低頻電流進(jìn)入弱電系統(tǒng),保證人身安全。
    的頭像 發(fā)表于 06-09 09:01 ?4482次閱讀

    多級(jí)放大電路耦合方式的特點(diǎn)是什么

    多級(jí)放大電路是一種由多個(gè)放大器級(jí)聯(lián)組成的電路,每個(gè)放大器都對(duì)信號(hào)進(jìn)行放大,以實(shí)現(xiàn)更高的放大倍數(shù)。耦合方式是連接各個(gè)放大器的方法,對(duì)電路的性能和穩(wěn)定性有重要影響。本文將介紹多級(jí)放大電路耦合
    的頭像 發(fā)表于 08-07 09:55 ?493次閱讀

    多級(jí)放大電路常見(jiàn)的耦合方式有哪些

    多級(jí)放大電路是電子電路中常見(jiàn)的一種電路結(jié)構(gòu),它由多個(gè)放大器級(jí)聯(lián)而成,以實(shí)現(xiàn)對(duì)信號(hào)的多級(jí)放大。耦合方式是多級(jí)放大電路中的關(guān)鍵技術(shù)之一,它決定了信號(hào)在各個(gè)放大器之間如何傳遞。本文將介紹多級(jí)放大電路常見(jiàn)
    的頭像 發(fā)表于 08-07 10:10 ?577次閱讀

    電路的耦合方式怎么判斷正負(fù)

    在電子電路設(shè)計(jì)中,耦合方式的選擇對(duì)于電路的性能和穩(wěn)定性具有重要影響。耦合方式主要分為直流耦合和交流耦合
    的頭像 發(fā)表于 08-09 15:25 ?467次閱讀

    阻容耦合方式的優(yōu)點(diǎn)有哪些

    阻容耦合方式是一種廣泛應(yīng)用于電子電路中的耦合方式,它具有許多優(yōu)點(diǎn),這些優(yōu)點(diǎn)使得阻容耦合方式在許多
    的頭像 發(fā)表于 08-09 15:32 ?509次閱讀

    LMK時(shí)鐘family LVDS輸出交流耦合設(shè)計(jì)注意事項(xiàng)

    電子發(fā)燒友網(wǎng)站提供《LMK時(shí)鐘family LVDS輸出交流耦合設(shè)計(jì)注意事項(xiàng).pdf》資料免費(fèi)下載
    發(fā)表于 09-27 09:42 ?0次下載
    LMK時(shí)鐘family <b class='flag-5'>LVDS</b>輸出交流<b class='flag-5'>耦合</b>設(shè)計(jì)注意事項(xiàng)