在硬件開發(fā)過(guò)程中,涉及高速時(shí)鐘或者數(shù)據(jù)接口時(shí),均會(huì)遇到LVDS(Low voltage differential signaling)這種技術(shù)接口。引用“百度百科”文獻(xiàn):
LVDS(Low Voltage Differential Signaling)是一種低振幅差分信號(hào)技術(shù)。它使用幅度非常低的信號(hào)(約350mV)通過(guò)一對(duì)差分PCB走線或平衡電纜傳輸數(shù)據(jù)。它能以高達(dá)數(shù)千Mbps的速度傳送串行數(shù)據(jù)。由于電壓信號(hào)幅度較低,而且采用恒流源模式驅(qū)動(dòng),故只產(chǎn)生極低的噪聲,消耗非常小的功率,甚至不論頻率高低功耗都幾乎不變。此外,由于LVDS以差分方式傳送數(shù)據(jù),所以不易受共模噪音影響。
1.硬件功能拓?fù)浣榻B
通過(guò)發(fā)送端驅(qū)動(dòng)3.5mA的穩(wěn)定電流電源,在100Ω終端時(shí)以350mV低振幅的差動(dòng)信號(hào)來(lái)高速傳送數(shù)據(jù)。各半導(dǎo)體廠商獨(dú)有處理后,可以完成3Gbit/秒左右的高速傳輸速度。但是工程上認(rèn)為1G已經(jīng)是它的極限了。
2.信號(hào)傳輸波形曲線
如下,A+、B-為單端輸出信號(hào),Vo_diff差分信號(hào)。共模偏置電壓為1.2V,單端信號(hào)輸出為以1.2V共模偏置電壓為中心點(diǎn)上下350mv擺動(dòng),表現(xiàn)在差分信號(hào)時(shí)為以0電平為中心點(diǎn),上下700mv擺動(dòng)。
LVDS信號(hào)波形
其中接收端共模偏置電壓范圍交寬泛如下:0.2-2.2V,當(dāng)然根據(jù)接收端芯片不同,這個(gè)地方再特殊分析。
共模偏置電壓
3.LVDS耦合方式介紹
以SI5335為例,介紹LVDS耦合方式,DC與AC耦合如下,直流耦合時(shí),在接收端端接100Ω電阻,傳輸路徑50Ω特性阻抗。
交流耦合時(shí),通過(guò)0.1uf電容耦合后在接收端端接100Ω電阻,傳輸路徑50Ω特性阻抗。
LVDS 耦合方式
-
pcb
+關(guān)注
關(guān)注
4315文章
22939瀏覽量
395586 -
接口
+關(guān)注
關(guān)注
33文章
8447瀏覽量
150720 -
lvds
+關(guān)注
關(guān)注
2文章
1030瀏覽量
65627 -
差分信號(hào)
+關(guān)注
關(guān)注
3文章
365瀏覽量
27626 -
耦合方式
+關(guān)注
關(guān)注
0文章
10瀏覽量
7908
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論