0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

常用存儲(chǔ)器SDRAM的設(shè)計(jì)

冬至子 ? 來(lái)源:鑫鑫鑫領(lǐng)域 ? 作者:鑫鑫鑫領(lǐng)域 ? 2023-04-23 15:41 ? 次閱讀

常用電路模塊的布局布線原則

常用存儲(chǔ)器設(shè)計(jì)

*SDRAM

*FLASH

*DDR

*DDR2

*DDR3

*QDR

1、SDRAM

*管腳的定義解釋

SDRAM(同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器)如下圖:

SDRAM的布局

*SDRAM的布局原則是:靠近CPU擺放

*SDRAMx1片的時(shí)候,一般采取點(diǎn)對(duì)點(diǎn)的布局方式,如下圖:

SDRAM到CPU推薦中心距離:

*當(dāng)中間無(wú)排阻時(shí):9000-1000密爾

*當(dāng)中間有排阻時(shí):1000-1300密爾

*SDRAMx2片時(shí),相對(duì)于CPU嚴(yán)格對(duì)稱

方案一:空間做的時(shí)候,與CPU放在同一面,如下圖:

方案二:SDRAM頂?shù)讓?duì)貼,如下圖:

SDRAM的布線

*特性阻抗:50歐

*數(shù)據(jù)線每9根盡量走在同一層(D0D7,LDQM;D8D15,HDQM)

*信號(hào)線的間距須滿足3W原則

*數(shù)據(jù)線、地址(控制線)線、時(shí)鐘線之間的距離保持20密爾以上或者3W

*空間允許的情況下,應(yīng)該在它們走線之間加一根地線進(jìn)行隔離。地線寬度推薦為15~30密爾

*保證完整的參考平面

*布線拓?fù)浣Y(jié)構(gòu)(默認(rèn)采用遠(yuǎn)端分支)-T點(diǎn)(過孔)打在兩片SDRAM中間

遠(yuǎn)端分支(星形或者T形)

菊花鏈

*SDRAM的等長(zhǎng)布線

*CLASS的規(guī)則

將所有數(shù)據(jù)線設(shè)為SDRAM_DATA_BUS;

地址線、控制線,時(shí)鐘線設(shè)為SDRAM_ADDR_BUS

*等長(zhǎng)規(guī)則

所有信號(hào)線參照時(shí)鐘線的長(zhǎng)度等長(zhǎng)

*誤差范圍

數(shù)據(jù)線誤差范圍控制在+/-50MIL

地址線誤差范圍控制在+/-100MIL

*SDRAM的等長(zhǎng)布線

*遠(yuǎn)端分支布線情況,如下圖:

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • SDRAM
    +關(guān)注

    關(guān)注

    7

    文章

    422

    瀏覽量

    55133
  • FlaSh
    +關(guān)注

    關(guān)注

    10

    文章

    1614

    瀏覽量

    147658
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    38

    文章

    7435

    瀏覽量

    163522
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    705

    瀏覽量

    65170
  • 時(shí)鐘線
    +關(guān)注

    關(guān)注

    0

    文章

    6

    瀏覽量

    3607
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    基于Xilinx FPGA的DDR2 SDRAM存儲(chǔ)器接口

    基于Xilinx FPGA的DDR2 SDRAM存儲(chǔ)器接口
    發(fā)表于 08-20 18:55

    高速SDRAM存儲(chǔ)器接口電路設(shè)計(jì)

    高速SDRAM存儲(chǔ)器接口電路設(shè)計(jì)SDRAM可作為軟嵌入式系統(tǒng)的(NIOSII)的程序運(yùn)行空間,或者作為大量數(shù)據(jù)的緩沖區(qū)。SDRAM是通用的存儲(chǔ)
    發(fā)表于 06-03 05:00

    常用存儲(chǔ)器的種類有哪些

    常用存儲(chǔ)器存儲(chǔ)器的種類RAM存儲(chǔ)器非易失性存儲(chǔ)器存儲(chǔ)器的種類易失性
    發(fā)表于 12-10 07:09

    SDRAM存儲(chǔ)器部分電路圖

    SDRAM存儲(chǔ)器部分電路
    發(fā)表于 05-07 18:41 ?21次下載

    存儲(chǔ)器,光存儲(chǔ)器特點(diǎn)和常用類型有哪些?

    存儲(chǔ)器,光存儲(chǔ)器特點(diǎn)和常用類型有哪些? 光存儲(chǔ)器是由光盤驅(qū)動(dòng)和光盤片組成的光盤驅(qū)動(dòng)系統(tǒng),光存儲(chǔ)
    發(fā)表于 03-20 11:41 ?6427次閱讀

    高速SDRAM存儲(chǔ)器接口電路設(shè)計(jì)(Altera FPGA開發(fā)板)

    高速SDRAM存儲(chǔ)器接口電路設(shè)計(jì)(Altera FPGA開發(fā)板)如下圖所示:
    發(fā)表于 08-15 14:33 ?3446次閱讀
    高速<b class='flag-5'>SDRAM</b><b class='flag-5'>存儲(chǔ)器</b>接口電路設(shè)計(jì)(Altera FPGA開發(fā)板)

    基于FPGA的DDR2 SDRAM存儲(chǔ)器用戶接口設(shè)計(jì)

    使用功能強(qiáng)大的FPGA來(lái)實(shí)現(xiàn)一種DDR2 SDRAM存儲(chǔ)器的用戶接口。該用戶接口是基于XILINX公司出產(chǎn)的DDR2 SDRAM存儲(chǔ)控制
    發(fā)表于 01-08 18:15 ?238次下載

    SDRAM存儲(chǔ)器相關(guān)資料下載

    SDRAM存儲(chǔ)器相關(guān)資料下載
    發(fā)表于 05-02 11:46 ?49次下載
    <b class='flag-5'>SDRAM</b><b class='flag-5'>存儲(chǔ)器</b>相關(guān)資料下載

    PCB的常用存儲(chǔ)器設(shè)計(jì)的詳細(xì)資料說明

    本文檔的主要內(nèi)容詳細(xì)介紹的是PCB的常用存儲(chǔ)器設(shè)計(jì)的詳細(xì)資料說明包括了:? SDRAM ? FLASH ? SRAM ? DDR ? DDR2 ? DDR3 ? QDR
    發(fā)表于 07-29 08:00 ?0次下載
    PCB的<b class='flag-5'>常用</b><b class='flag-5'>存儲(chǔ)器</b>設(shè)計(jì)的詳細(xì)資料說明

    SDRAM初始化分為6個(gè)步驟及SDRAM存儲(chǔ)器布局

    SDRAM是同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器的縮寫。在微控制應(yīng)用中,微控制通過使用外部存儲(chǔ)控制(EM
    的頭像 發(fā)表于 11-23 11:38 ?7281次閱讀
    <b class='flag-5'>SDRAM</b>初始化分為6個(gè)步驟及<b class='flag-5'>SDRAM</b><b class='flag-5'>存儲(chǔ)器</b>布局

    SDRAM存儲(chǔ)器模塊的簡(jiǎn)介

    SDRAM與 Flash不同,它不具有掉電保持?jǐn)?shù)據(jù)的特性,但其存取速度大大高于 Flash存儲(chǔ)器,且具有讀/寫的屬性,因此 SDRAM在系統(tǒng)中主要用作程序的運(yùn)行空間,數(shù)據(jù)及堆棧區(qū)。當(dāng)系統(tǒng)啟動(dòng)
    發(fā)表于 12-18 16:13 ?12次下載
    <b class='flag-5'>SDRAM</b><b class='flag-5'>存儲(chǔ)器</b>模塊的簡(jiǎn)介

    使用FPGA讀寫SDRAM存儲(chǔ)器的實(shí)例工程文件和程序免費(fèi)下載

    本文檔的主要內(nèi)容詳細(xì)介紹的是使用FPGA讀寫SDRAM存儲(chǔ)器的實(shí)例工程文件和程序免費(fèi)下載。
    發(fā)表于 12-18 16:13 ?11次下載

    EE-286:將SDRAM存儲(chǔ)器連接到SHARC?處理

    EE-286:將SDRAM存儲(chǔ)器連接到SHARC?處理
    發(fā)表于 04-28 09:53 ?4次下載
    EE-286:將<b class='flag-5'>SDRAM</b><b class='flag-5'>存儲(chǔ)器</b>連接到SHARC?處理<b class='flag-5'>器</b>

    常用存儲(chǔ)器設(shè)計(jì).zip

    常用存儲(chǔ)器設(shè)計(jì)
    發(fā)表于 12-30 09:21 ?1次下載

    SDRAM同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器的操作說明

    SDRAM是做嵌入式系統(tǒng)中,常用是的緩存數(shù)據(jù)的器件。基本概念如下(注意區(qū)分幾個(gè)主要常見存儲(chǔ)器之間的差異)。
    的頭像 發(fā)表于 11-05 17:35 ?128次閱讀
    <b class='flag-5'>SDRAM</b>同步動(dòng)態(tài)隨機(jī)<b class='flag-5'>存儲(chǔ)器</b>的操作說明