0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何為系統(tǒng)仿真對(duì)數(shù)據(jù)轉(zhuǎn)換器進(jìn)行建模?

海闊天空的專欄 ? 來源:Wes Brodsky ? 作者:Wes Brodsky ? 2023-05-03 16:56 ? 次閱讀

本文將推出一系列文章,探討如何為系統(tǒng)仿真的數(shù)據(jù)轉(zhuǎn)換器建模。

工程師們經(jīng)常想知道。在處理各種設(shè)計(jì)進(jìn)度緊張的項(xiàng)目時(shí),他們經(jīng)常想知道他們想找到答案但沒有時(shí)間的問題。他們?nèi)匀幌胫馈?/p>

在他的工程工作過程中,您的作者想知道有關(guān)與RF模擬信號(hào)以及I和Q數(shù)字信號(hào)之間的數(shù)據(jù)傳輸?shù)母鞣N問題。最近,他有時(shí)間尋求其中一些問題的答案,并在技術(shù)文章中提供了他能夠獲得的任何結(jié)果。前面的一篇文章討論了”I和Q合并和分離應(yīng)該以數(shù)字方式還是模擬方式進(jìn)行?“和另一個(gè)提供”良好通信鏈路性能的要求".

最初文章中的圖1顯示了直接RF數(shù)模轉(zhuǎn)換和直接RF模數(shù)轉(zhuǎn)換的選項(xiàng)。(請(qǐng)注意,數(shù)模轉(zhuǎn)換器{DAC}和模數(shù)轉(zhuǎn)換器{ADC}統(tǒng)稱為“數(shù)據(jù)轉(zhuǎn)換器”。

Wes_Brodsky_Figure_1A_Digital_Modulator.jpg

圖 1(a).

調(diào)制器

wKgaomRLfDSAY-FRAAFCkXYuzvU743.jpg

圖 1(b).

解調(diào)器

在那篇文章中,您的作者想知道的一件事是:圖1中的DAC和ADC對(duì)良好的通信鏈路性能的質(zhì)量要求是什么?關(guān)于這個(gè)問題似乎沒有太多出版物。

這讓他想知道,如果他要模擬通信鏈路中的數(shù)據(jù)轉(zhuǎn)換器,應(yīng)該如何建模?

對(duì)于誤碼率 (BER) 模擬,將發(fā)現(xiàn)的誤碼數(shù)除以計(jì)算 BER 的總位數(shù)。對(duì)于具有統(tǒng)計(jì)顯著性的結(jié)果,應(yīng)該計(jì)算幾百到一千個(gè)錯(cuò)誤。即使對(duì)于 10-4 的相當(dāng)高的 BER;計(jì)算 500 個(gè)錯(cuò)誤需要 500 萬(wàn)位。為了使仿真在合理的短時(shí)間內(nèi)運(yùn)行,必須找到一個(gè)相當(dāng)簡(jiǎn)單的模型,該模型可以充分捕獲所有相關(guān)的數(shù)據(jù)轉(zhuǎn)換器特性。

本文描述了他找到的信息。將討論分成關(guān)于ADC和DAC的討論是很有用的。版本 .02 中添加的注釋;本文不考慮Σ-Δ型數(shù)據(jù)轉(zhuǎn)換器。

模數(shù)轉(zhuǎn)換器 (ADC) 的型號(hào)

下面的參考文獻(xiàn) [4] 至 [18] 討論了 ADC 的分析、模型、仿真、測(cè)試和規(guī)格。特別是[13]、[14]、[16]和[17]提出了對(duì)ADC性能的某些方面進(jìn)行建模的模型。作為一名工程師,您的作者想知道是否有可能使用更簡(jiǎn)單、更易于理解的模型。

圖2顯示了5位ADC的量化。有 2 個(gè)5 = 32 級(jí)。由于輸入可以是正輸入,也可以是負(fù)輸入,因此稱為雙極性輸入ADC。您的作者想知道的一個(gè)方面是峰值和平均信號(hào)之間相對(duì)于滿量程 (FS) 的 dB 之間的差異。

Brodsky_model_data_converters_figure_2.jpg

圖2.

圖2中信號(hào)的峰值電壓在+0.9375伏(FS+)和-1伏(FS-)之間;這是 ±1 伏到一個(gè)很好的近似值。

RF工程師習(xí)慣于處理信號(hào)的均方根值。正弦波的均方根值為0.707伏,相對(duì)于FS為3 dB。由于這在過去使您的作者感到困惑,他選擇定義單位dBpeakFS(信號(hào)相對(duì)滿量程的電壓峰值dB)和dBrmsFS(信號(hào)相對(duì)于滿量程的均方根值的dB)。

另一個(gè)問題涉及有人關(guān)心的ADC輸出帶寬。對(duì)于ADC的早期音頻應(yīng)用,人們通常擔(dān)心完整的奈奎斯特帶寬。

但是,對(duì)于圖1(b)所示的直接RF采樣,僅關(guān)注信號(hào)占用的奈奎斯特頻帶部分,加上少量保護(hù)頻帶。這導(dǎo)致作者定義了“相關(guān)帶寬”,如圖 3 所示。

“感興趣的帶寬”是由數(shù)字信號(hào)處理(DSP)處理的帶寬。它通常是所需的信號(hào)帶寬或更寬一點(diǎn)。

wKgZomRLfDeAZrdgAAA8IZid7bg871.jpg

圖3.

請(qǐng)注意,在圖3中,盡管信號(hào)和“相關(guān)”帶寬相同,但兩者的中心頻率卻不同。這可能是由于第一篇文章中描述的帶通采樣,其中ADC時(shí)鐘充當(dāng)混頻器的本振。ADC時(shí)鐘的頻率將表示為fS。奈奎斯特頻率 = F奈奎斯特 = fS/2.

選擇用于實(shí)現(xiàn)模型的輸入信號(hào)

為了表征 ADC 以創(chuàng)建良好的模型,有必要定義有用的輸入信號(hào)。大多數(shù) ADC 規(guī)格都是使用單個(gè)正弦波輸入創(chuàng)建的。然而,由于它的帶寬為 0 Hz 并且沒有包絡(luò)變化,因此它看起來不是一個(gè)很好的信號(hào)。如圖 4 所示,2 音輸入具有大于 0 Hz 的帶寬并且具有幅度變化。使用兩個(gè)高質(zhì)量信號(hào)源和正確的功率組合很容易在測(cè)試臺(tái)上生成。此外,大多數(shù)數(shù)據(jù)表都有一些關(guān)于 2 音輸入的設(shè)備性能的信息。

Brodsky_model_data_converters_Figure_4.jpg

圖 4。

[4] 和 [12] 中還提出了雙音測(cè)試信號(hào)。已提出的其他測(cè)試信號(hào)包括具有任意頻譜形狀的高斯輸入 [17] 和 AM 或 FM 信號(hào) [5]。通常,這些需要不太常見的信號(hào)發(fā)生器,并且通常不會(huì)在數(shù)據(jù)表中顯示為測(cè)試輸入。

在下一篇文章中,我們將討論使用有效位數(shù) (ENOB) 的 ADC 模型。

參考

一般信息

[1] 韋斯利·布羅德斯基; “I 和 Q 合并和分離應(yīng)該數(shù)字化還是模擬化?”; WesBrodsky 無(wú)線通信白皮書:WBWC.01; 2014

[2] 馬洛貝蒂,佛朗哥;數(shù)據(jù)轉(zhuǎn)換器;施普林格出版社; 2007年

[3] VanTrees,Harry L;檢測(cè)、估計(jì)和調(diào)制理論,第三部分,雷達(dá)/聲納信號(hào)處理和噪聲中的高斯信號(hào);約翰·威利父子公司; 1971. 附錄:“帶通信號(hào)、系統(tǒng)和過程的復(fù)雜表示”

ADC 分析、模型、仿真、測(cè)試和規(guī)范

[4] 金碩珍;埃爾基斯,R.; Peckerar, Martin,“衛(wèi)星通信系統(tǒng)中高速模數(shù)轉(zhuǎn)換器的設(shè)備驗(yàn)證測(cè)試”,Instrumentation and Measurement,IEEE Transactions on,第 58 卷,第 2 期,第 270,280 頁(yè),2009 年 2 月

[5] 韋德拉爾,J.; Fexa, P.; Svatos, J.,“使用 AM 和 FM 信號(hào)進(jìn)行 ADC 測(cè)試”,儀器和測(cè)量技術(shù)會(huì)議 (I2MTC),2010 年 IEEE,卷,第 508,511 頁(yè),2010 年 5 月 3-6 日

[6] 沃爾特·凱斯特; “ADC 輸入噪聲的好的、壞的和丑陋的方面——沒有噪聲就是好噪聲嗎?”;模擬設(shè)備教程 MT-004; 2008年

[7] 阿蘭茲,亞歷克斯;布蘭農(nóng),布拉德;里德,羅布; 《了解高速ADC測(cè)試與評(píng)估》; Analog Devices 應(yīng)用筆記 AN-835; 2010

[8] 沃爾特·凱斯特; “了解 SINAD、ENOB、SNR、THD、THD + N 和 SFDR,這樣您就不會(huì)迷失在本底噪聲中”;模擬設(shè)備教程 MT-003; 2008年

[9] 品川,M.;赤澤由紀(jì)夫; Wakimoto, Tsutomu,“高速采樣系統(tǒng)的抖動(dòng)分析”,固態(tài)電路,IEEE 期刊,第 25 卷,第 1 期,第 220,224 頁(yè),1990 年 2 月

[10] 胡梅爾斯;艾恩斯;庫(kù)克;Papantonopoulos,I,“使用非迭代程序表征ADC”,電路和系統(tǒng),1994年。ISCAS '94., 1994 IEEE國(guó)際研討會(huì) , vol.2, no., pp.5,8 vol.2, 30 May - 2 Jun 1994

[11] 德馬特奧·加西亞;Armada,AG.,“帶通Σ-Δ調(diào)制對(duì)OFDM信號(hào)的影響”,消費(fèi)電子,IEEE Transactions on ,vol.45,no.2,pp.318,326,1999年5月

[12] Abuelma'atti,Muhammad Taher,“非單調(diào)性對(duì)A/D轉(zhuǎn)換器互調(diào)性能的影響”,Communications,IEEE Transactions on,vol.33,no.8,pp.839,843,Aug 1985

[13] 特拉弗索;米里;帕西尼;Filicori,F(xiàn).,“基于改進(jìn)的Volterra系列的非線性動(dòng)態(tài)S/H-ADC器件模型:識(shí)別過程和商業(yè)CAD工具實(shí)現(xiàn)”,儀器儀表與測(cè)量,IEEE Transactions on ,vol.52,no.4,pp.1129,1135,2003年8月

[14] 弗雷茲;北卡羅來納州比約塞爾;肯尼;Sperlich,R.,“使用動(dòng)態(tài)積分非線性模型預(yù)測(cè)ADC中的諧波失真”,行為建模和仿真研討會(huì),2009年。BMAS 2009。IEEE,第 102,107 頁(yè),2009 年 9 月 17-18 日

[15] 凱斯特,沃爾特;“ADC噪聲系數(shù)——經(jīng)常被誤解和誤解的規(guī)范”;ADI公司教程MT-006 ;2014

[16] 布蘭農(nóng),布拉德;麥克勞德,湯姆;“ADIsimADC如何對(duì)ADC進(jìn)行建模”;ADI公司應(yīng)用筆記AN-737;2009

[17] Dardari,D.,“OFDM 接收器中的聯(lián)合削波和量化效應(yīng)表征”,電路和系統(tǒng) I:常規(guī)論文,IEEE Transactions on,vol.53,no.8,pp.1741,1748,2006 年 8 月

[18] 拉夫拉多,佩德羅·米格爾;德卡瓦略;Pedro,Jose Carlos,“非線性系統(tǒng)中信噪比和失真比退化的評(píng)估”,微波理論與技術(shù),IEEE Transactions on,vol.52,no.3,pp.813,822,2004年3月

[18A] 格雷,羅伯特·“量化噪聲光譜”;信息論,IEEE學(xué)報(bào);第36卷,第6期;1990年11月;第 1220 頁(yè)至第 1244 頁(yè)。

DAC 分析、模型、仿真、測(cè)試和規(guī)格

[19] 維克納;譚念祥,“電信用CMOS數(shù)模轉(zhuǎn)換器建模”,電路與系統(tǒng)II:模擬和數(shù)字信號(hào)處理,IEEE Transactions on ,vol.46,no.5,pp.489,499,1999年5月

[20] 安格里薩尼;D'Arco, M., “Modeling Timing 抖動(dòng)效應(yīng)in Digital--Analog Converters,” Instrumentation and Measurement, IEEE Transactions on, vol.58, no.2, pp.330,336, Feb. 2009

[21] 達(dá)普佐;達(dá)科;利卡多;Vadursi, M., “Modeling DAC 輸出波形,” Instrumentation and Measurement, IEEE Transactions on, vol.59, no.11, pp.2854,2862, Nov. 2010

[22] 米德里齊,I;Zeki, A, “電流控制數(shù)模轉(zhuǎn)換器:功能規(guī)范、設(shè)計(jì)基礎(chǔ)和行為建模”,天線和傳播雜志,IEEE,第 52 卷,第 4 期,第 197,208 頁(yè),2010 年 8 月

[23] 李相敏;塔萊,S.M.;薩里帕利;Dongwon Seo,“基帶無(wú)線發(fā)送器DAC的時(shí)鐘相位噪聲誘導(dǎo)TX泄漏估計(jì)”,電路和系統(tǒng)II:快速簡(jiǎn)報(bào),IEEE Transactions on ,vol.59,no.5,pp.277,281,2012年5月

[24] 納烏斯;莫爾切;德霍斯;巴拉克;Ghazel,A,“WirelessHD系統(tǒng)規(guī)范的新型行為DAC建模技術(shù)”,Electronics,Circuits,and Systems,2009。ICECS 2009。第16屆IEEE國(guó)際會(huì)議,第16卷,第543,546頁(yè),2009年12月13-16日

[25] 裴奇泰克;申昌永; Powers, EJ,“在存在非線性的情況下使用選定映射的 OFDM 系統(tǒng)的性能分析”,無(wú)線通信,IEEE 交易,第 12 卷,第 5 期,第 2314、2322 頁(yè),2013 年 5 月

[26] Ling, WA,“直接檢測(cè)離散多音中的整形量化噪聲和削波失真”,Lightwave Technology,Journal of,第 32 卷,第 9 期,第 1750、1758 頁(yè),2014 年 5 月 1 日

[27] 恩格爾,G.;德國(guó)法格; Toledano, A,“RF 數(shù)模轉(zhuǎn)換器支持通信信號(hào)的直接合成”,Communications Magazine,IEEE,第 50 卷,第 10 期,第 108,116 頁(yè),2012 年 10 月

[28] 皮爾遜,克里斯; “高速數(shù)模轉(zhuǎn)換器基礎(chǔ)知識(shí)”;德州儀器應(yīng)用報(bào)告 SLAA523A; 2012

[29]賈斯汀·蒙森; 《了解高速DAC測(cè)試與評(píng)估》; Analog Devices 應(yīng)用筆記 AN-928; 2013

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • adc
    adc
    +關(guān)注

    關(guān)注

    97

    文章

    6296

    瀏覽量

    542410
  • RF
    RF
    +關(guān)注

    關(guān)注

    65

    文章

    3029

    瀏覽量

    166297
  • 數(shù)據(jù)轉(zhuǎn)換器

    關(guān)注

    1

    文章

    350

    瀏覽量

    27898
  • 系統(tǒng)仿真
    +關(guān)注

    關(guān)注

    0

    文章

    17

    瀏覽量

    4599
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    時(shí)鐘發(fā)生性能對(duì)數(shù)據(jù)轉(zhuǎn)換器的影響

    時(shí)鐘發(fā)生、相位噪聲和抖動(dòng)對(duì)數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)的動(dòng)態(tài)范圍和線性度的影響。文中將就時(shí)鐘抖動(dòng)對(duì)轉(zhuǎn)換器SNR的影響進(jìn)行理論分析,同時(shí)介紹
    發(fā)表于 10-18 11:29

    如何對(duì)系統(tǒng)進(jìn)行最佳建模

    尋求IP。但如果出現(xiàn)問題,第三方IP將需要在實(shí)現(xiàn)方面提供幫助和支持。  TI自有的JESD204快速設(shè)計(jì)IP可針對(duì)您的FPGA平臺(tái)、數(shù)據(jù)轉(zhuǎn)換器和JESD204模式進(jìn)行預(yù)配置和優(yōu)化。我們的IP需要更少
    發(fā)表于 01-07 17:37

    何為降壓轉(zhuǎn)換器選擇正確的電容?

    何為降壓轉(zhuǎn)換器選擇正確的電容?
    發(fā)表于 06-08 07:18

    DC-DC轉(zhuǎn)換器建模的相關(guān)資料下載

    Matlab_DC-DC轉(zhuǎn)換器建模西安電子科技大學(xué) 微電子學(xué)院目 錄Xi Dian University School of Microelectronics背景知識(shí)DC/DC轉(zhuǎn)換器系統(tǒng)建模
    發(fā)表于 11-17 07:59

    對(duì)數(shù)DA轉(zhuǎn)換器的功能和特性

    對(duì)數(shù)D A轉(zhuǎn)換器的功能和特性:
    發(fā)表于 06-12 14:00 ?20次下載
    逆<b class='flag-5'>對(duì)數(shù)</b>DA<b class='flag-5'>轉(zhuǎn)換器</b>的功能和特性

    混合信號(hào)系統(tǒng)的VHDL-AMS建模仿真分析

    剖析硬件描述語(yǔ)言VHDL-AMS 的新特性。通過對(duì)A/D 轉(zhuǎn)換器和D/A 轉(zhuǎn)換器進(jìn)行建模仿真分析可以看出,VHDL-AMS 突破了VHDL
    發(fā)表于 07-08 09:49 ?22次下載

    LCC轉(zhuǎn)換器小信號(hào)建模

    本文檔介紹了LCC轉(zhuǎn)換器小信號(hào)建模的技術(shù)應(yīng)用及實(shí)現(xiàn),包含電路圖及原理圖、其他分析。
    發(fā)表于 08-31 10:06 ?43次下載
    LCC<b class='flag-5'>轉(zhuǎn)換器</b>小信號(hào)<b class='flag-5'>建模</b>

    音頻轉(zhuǎn)換器的作用是什么_音頻轉(zhuǎn)換器怎么使用

    音頻轉(zhuǎn)換器,是專門針對(duì)音頻的多媒體軟件,屬于多媒體術(shù)語(yǔ),常見的音頻轉(zhuǎn)換器包括MP3轉(zhuǎn)換器。音頻轉(zhuǎn)換器的主要功能,在于對(duì)音頻進(jìn)行編解碼,即
    的頭像 發(fā)表于 11-18 17:09 ?1.7w次閱讀

    AD9255:14位,125 MSPS/105 MSPS/80 MSPS,1.8 V對(duì)數(shù)轉(zhuǎn)換器數(shù)據(jù)Sheet

    AD9255:14位,125 MSPS/105 MSPS/80 MSPS,1.8 V對(duì)數(shù)轉(zhuǎn)換器數(shù)據(jù)Sheet
    發(fā)表于 03-22 19:50 ?8次下載
    AD9255:14位,125 MSPS/105 MSPS/80 MSPS,1.8 V<b class='flag-5'>對(duì)數(shù)</b>字<b class='flag-5'>轉(zhuǎn)換器</b><b class='flag-5'>數(shù)據(jù)</b>Sheet

    AD7118 LOGDAC CMOS對(duì)數(shù)D/A轉(zhuǎn)換器廢棄數(shù)據(jù)

    AD7118 LOGDAC CMOS對(duì)數(shù)D/A轉(zhuǎn)換器廢棄數(shù)據(jù)
    發(fā)表于 05-17 16:01 ?0次下載
    AD7118 LOGDAC CMOS<b class='flag-5'>對(duì)數(shù)</b>D/A<b class='flag-5'>轉(zhuǎn)換器</b>廢棄<b class='flag-5'>數(shù)據(jù)</b>表

    buck直流-直流轉(zhuǎn)換器的simulink建模

    buck直流-直流轉(zhuǎn)換器的simulink建模(ups不間斷電源技術(shù)參數(shù))-buck直流-直流轉(zhuǎn)換器的simulink建模 電壓反饋和電流反饋
    發(fā)表于 09-28 12:21 ?35次下載
    buck直流-直流<b class='flag-5'>轉(zhuǎn)換器</b>的simulink<b class='flag-5'>建模</b>

    時(shí)鐘發(fā)生性能對(duì)數(shù)據(jù)轉(zhuǎn)換器的影響

    數(shù)據(jù)轉(zhuǎn)換器是通信系統(tǒng)中的關(guān)鍵元件 在光纖等模擬傳輸介質(zhì)之間形成橋梁 光學(xué)、微波、射頻和數(shù)字處理模塊,如 FPGA。 和 DSP。 系統(tǒng)設(shè)計(jì)人員通常專注于選擇最 適合應(yīng)用的
    的頭像 發(fā)表于 01-08 16:55 ?1233次閱讀
    時(shí)鐘發(fā)生<b class='flag-5'>器</b>性能<b class='flag-5'>對(duì)數(shù)據(jù)</b><b class='flag-5'>轉(zhuǎn)換器</b>的影響

    使用有效位數(shù) (ENOB) 對(duì) ADC 進(jìn)行建模

    了解ENOB(有效位數(shù))的概念以及如何將其用于系統(tǒng)仿真中的數(shù)據(jù)轉(zhuǎn)換器建模。 在本系列的上一篇關(guān)于數(shù)據(jù)
    的頭像 發(fā)表于 01-27 09:17 ?1856次閱讀
    使用有效位數(shù) (ENOB) 對(duì) ADC <b class='flag-5'>進(jìn)行</b><b class='flag-5'>建模</b>

    應(yīng)如何對(duì)數(shù)據(jù)轉(zhuǎn)換器進(jìn)行建模進(jìn)行系統(tǒng)仿真

     對(duì)于誤碼率 (BER) 模擬,將發(fā)現(xiàn)的誤碼數(shù)除以總位數(shù)來計(jì)算 BER。對(duì)于統(tǒng)計(jì)上顯著的結(jié)果,應(yīng)該計(jì)算數(shù)百到一千個(gè)錯(cuò)誤。即使 BER 相當(dāng)高(10-4);計(jì)算 500 個(gè)錯(cuò)誤需要 500 萬(wàn)位。為了使仿真在合理的短時(shí)間內(nèi)運(yùn)行,必須找到一個(gè)相當(dāng)簡(jiǎn)單的模型
    發(fā)表于 10-04 17:43 ?201次閱讀
    應(yīng)如何<b class='flag-5'>對(duì)數(shù)據(jù)</b><b class='flag-5'>轉(zhuǎn)換器</b><b class='flag-5'>進(jìn)行</b><b class='flag-5'>建模</b>以<b class='flag-5'>進(jìn)行</b><b class='flag-5'>系統(tǒng)</b><b class='flag-5'>仿真</b>?

    DCDC轉(zhuǎn)換器仿真電路介紹

    DC-DC轉(zhuǎn)換器是一種廣泛應(yīng)用于電子設(shè)備中的電源管理組件,負(fù)責(zé)將一個(gè)直流電壓轉(zhuǎn)換成另一個(gè)級(jí)別的直流電壓。在設(shè)計(jì)過程中,熱仿真對(duì)于確保轉(zhuǎn)換器的效率和可靠性至關(guān)重要。由于功率
    的頭像 發(fā)表于 02-06 11:38 ?601次閱讀
    DCDC<b class='flag-5'>轉(zhuǎn)換器</b>熱<b class='flag-5'>仿真</b>電路介紹