0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

歐盟前沿性NimbleAI項目采用定制RISC-V處理器來支持神經(jīng)形態(tài)視覺與3D集成芯片

半導體芯科技SiSC ? 來源:半導體芯科技SiSC ? 作者:半導體芯科技SiS ? 2023-05-04 16:04 ? 次閱讀

作者:Codasip

隨著越來越多的研究伙伴加入以及新技術(shù)和新產(chǎn)品的不斷披露,歐盟于2022年底啟動的NimbleAI這一前沿項目在喧囂的GPT熱潮中,開始展現(xiàn)出一條新的智能化和數(shù)字化轉(zhuǎn)型之道。NimbleAI旨在推動神經(jīng)形態(tài)視覺(neuromorphic vision)傳感和處理技術(shù)的發(fā)展和研究。作為一種創(chuàng)新的視覺感知和處理技術(shù),神經(jīng)形態(tài)視覺參考了生物系統(tǒng)工作方式,通過檢測動態(tài)場景中的變化來決定是否更細致地查看捕捉到的內(nèi)容,而不是花費大量資源區(qū)連續(xù)分析整個場景,從而節(jié)省大量資源和大幅度縮短延遲。

盡管NimbleAI是一個啟動不久的新項目,它已經(jīng)在帶動許多新的計算和控制技術(shù)的研究和開發(fā)。例如,全球領(lǐng)先的定制處理器IP和開發(fā)工具提供商Codasip也一直關(guān)注和參與該領(lǐng)域的進展;作為Codasip的創(chuàng)新孵化器,該公司旗下的Codasip Labs不斷探索將未來新技術(shù)快速推進到應(yīng)用,因而于近期加入NimbleAI項目,為其開發(fā)一個RISC-V可定制內(nèi)核,賦能神經(jīng)形態(tài)傳感3D集成芯片。

歐盟的NimbleAI項目是一個為期3年、耗資1000萬歐元的研究項目,匯集了來自歐盟和英國的商業(yè)組織和學術(shù)界的合作伙伴共同參與研發(fā)。該項目由歐盟資助,旨在設(shè)計一種神經(jīng)形態(tài)視覺傳感和處理的3D集成芯片。在動輒需要上萬張高性能GPU卡和巨量存儲的GPT人工智能時代,這一靈感來自于眼睛對光線的探測和大腦對視覺信息處理的新機器視覺和智能技術(shù),以其對資源和算力的節(jié)省再加更低的延遲而廣受關(guān)注,因而NimbleAI項目也吸引了眾多的目光。

顯而易見,這是一個受生物學啟發(fā)的前沿技術(shù),目標是提高下一代基于事件的視覺傳感的神經(jīng)形態(tài)芯片的能源效率和性能。如果一切按計劃進行,那么會創(chuàng)建一種完整的神經(jīng)形態(tài)架構(gòu),賦能終端設(shè)備有效準確地運行和多樣化的計算機視覺算法。目前這些應(yīng)用設(shè)備通常在資源和面積上受到限制,典型的應(yīng)用領(lǐng)域包括手持和電池供電的醫(yī)療成像設(shè)備、自動駕駛車輛智能顯示器、可穿戴的眼球追蹤眼鏡等等。

將生物系統(tǒng)作為電子系統(tǒng)的“黃金基準”是近年來的一個技術(shù)趨勢。受到生物學的啟發(fā),NimbleAI正在利用生物眼腦系統(tǒng)作為其系統(tǒng)架構(gòu)。該項目正在實施一個始終在線的傳感模式,高度專業(yè)化的事件驅(qū)動處理內(nèi)核和神經(jīng)網(wǎng)絡(luò),以使用最少的能量對選定的刺激進行視覺推理。通過基于事件來決定應(yīng)該發(fā)送和分析什么信息,計算系統(tǒng)就可以選擇捕捉和分析有意義的特征信息,而不需要捕捉和分析所有信息。這種基于事件的方法可以大幅度降低資源需求,節(jié)省大量能耗,并減少延遲。

作為定制處理器專家,Codasip在該項目中積極探索RISC-V ISA在內(nèi)存加速器中的擴展,這些加速器由合作伙伴CEA提供。定制的RISC-V處理有助于提高神經(jīng)形態(tài)芯片的性能并降低其功耗。為了實現(xiàn)這一目標,項目選用了Codasip Studio工具和CodAL架構(gòu)描述語言,這些工具促使定制工作流程變得直接便捷。之后由Codasip開發(fā)的RISC-V內(nèi)核會被映射到Menta SAS嵌入式FPGA(eFPGA)模塊上。

改變游戲規(guī)則的定制處理器技術(shù)

目前在NimbleAI項目中,Codasip團隊正在開發(fā)基于RISC-V的下一代人工智能處理器。同時這也是Codasip Labs的系列項目中的一個完美案例。Codasip Labs專注于關(guān)鍵應(yīng)用領(lǐng)域,包括安全、功能安全和人工智能/機器學習(AI/ML)等等。以發(fā)現(xiàn)和打造創(chuàng)新技術(shù)來擴展定制計算的無限可能性為宗旨。在NimbleAI項目之前,Codasip的可定制RISC-V處理器IP和Codasip Studio定制開發(fā)工具已經(jīng)得到了實際應(yīng)用的廣泛驗證并獲得了多項業(yè)界大獎的褒嘉,搭載其IP的處理器的出貨量已超過20億顆。

NimbleAI項目正在證明一個新的趨勢:通過定制的、領(lǐng)域?qū)S玫奶幚砥髟O(shè)計,可以加快直接針對智能化應(yīng)用的定制化/差異化處理器產(chǎn)品的上市時間,并能夠以高性能和低功耗等特性來最終贏得市場青睞。在為期3年的NimbleAI項目結(jié)束時,與目前基于幀的CPU或GPU處理視頻標準相比,我們期望看到重大的性能提升。該項目將實現(xiàn)新的功能和實際實現(xiàn),以解鎖更先進的人工智能和計算機視覺算法和應(yīng)用。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19103

    瀏覽量

    228823
  • 芯片
    +關(guān)注

    關(guān)注

    452

    文章

    50220

    瀏覽量

    420968
  • RISC-V
    +關(guān)注

    關(guān)注

    44

    文章

    2208

    瀏覽量

    45959
收藏 人收藏

    評論

    相關(guān)推薦

    RISC-V指令集的特點總結(jié)

    實現(xiàn)的復雜,提高處理器的執(zhí)行效率和易于優(yōu)化。 模塊化 定義:RISC-V 指令集支持模塊化擴展,允許開發(fā)者根據(jù)具體應(yīng)用需求添加或定制特定的
    發(fā)表于 08-30 22:05

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    定、技術(shù)創(chuàng)新、社區(qū)建設(shè)、人才培養(yǎng)等方面全方位推動RISC-V生態(tài)發(fā)展,讓本土RISC-V創(chuàng)新成果走出國門,讓世界聽到RISC-V的中國聲音。 關(guān)于沁恒 南京沁恒微電子股份有限公司專注于連接技術(shù)和微
    發(fā)表于 08-30 17:37

    香蕉派 BPI-CanMV-K230D-Zero 采用嘉楠科技 K230D RISC-V芯片設(shè)計

    概述 Banana Pi BPI-CanMV-K230D-Zero 采用嘉楠科技 K230D RISC-V芯片設(shè)計,探索
    發(fā)表于 07-30 17:43

    rIsc-v的缺的是什么?

    通過軟件模擬或復雜的指令序列實現(xiàn)一些高級功能,這可能會增加執(zhí)行時間和功耗。 2. 生態(tài)系統(tǒng)支持不足 軟件和工具鏈的可用:盡管RISC-V社區(qū)在快速發(fā)展,但與成熟的ARM等架構(gòu)相比,
    發(fā)表于 07-29 17:18

    RISC-V適合什么樣的應(yīng)用場景

    設(shè)計使得開發(fā)者可以靈活選擇所需的指令集和模塊,以滿足嵌入式系統(tǒng)的各種性能要求。 3. 人工智能(AI)和機器學習(ML) 高性能計算:RISC-V結(jié)合AI加速或協(xié)處理器,可以提供高效
    發(fā)表于 07-29 17:16

    淺析RISC-V領(lǐng)先ARM的優(yōu)勢

    處理器,無需支付高額的授權(quán)費用。 相比之下,ARM雖然也基于精簡指令集計算(RISC)原理,但其指令集架構(gòu)是閉源的,并且需要付費獲取授權(quán)。這種閉源和商業(yè)授權(quán)模式限制了ARM在某些領(lǐng)域,尤其是學術(shù)研究
    發(fā)表于 06-27 08:45

    請問ESP32s3 ULP RISC-V協(xié)處理器是否支持ADC的讀?。?/a>

    我在ULP RISC-V協(xié)處理器的例程中,沒有發(fā)現(xiàn)有對ADC的操作,請問RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。
    發(fā)表于 06-14 07:38

    risc-v的mcu對RTOS兼容如何

    是否支持特定的RISC-V變種。 大多數(shù)現(xiàn)代RTOS都支持多種處理器架構(gòu),包括RISC-V。例如,F(xiàn)reeRTOS、RT-Thread等RT
    發(fā)表于 05-27 16:26

    RISC-V有哪些優(yōu)缺點?是堅持ARM方向還是投入risc-V的懷抱?

    。這種模塊化設(shè)計提高了RISC-V的適應(yīng)和靈活性。 簡潔的指令集 :RISC-V的設(shè)計簡潔,指令數(shù)量相對較少,這有助于提高處理器的執(zhí)行速度和降低功耗。 強大的社區(qū)
    發(fā)表于 04-28 08:51

    Achronix FPGA增加對Bluespec提供的基于Linux的RISC-V處理器支持,以實現(xiàn)可擴展數(shù)據(jù)處理

    Bluespec支持加速功能的RISC-V處理器將Achronix的FPGA轉(zhuǎn)化為可編程SoC 近日,高性能FPGA芯片和嵌入式FPGA(
    的頭像 發(fā)表于 04-19 18:08 ?669次閱讀

    中國工程師最喜歡的10大RISC-V芯片

    數(shù)據(jù)記錄等。 全志科技****D1 【RISC-V內(nèi)核】 全志科技的D1芯片采用平頭哥玄鐵C
    發(fā)表于 04-17 11:04

    國產(chǎn)RISC-V MCU推薦

    ESP32-C3很好,物聯(lián)網(wǎng)小產(chǎn)品首選,單芯片搞定Wi-Fi和藍牙,夠用好用,現(xiàn)在已經(jīng)用到產(chǎn)品中了。 ESP32-C3系列芯片搭載低功耗RISC-V
    發(fā)表于 04-17 11:00

    賽昉基于RISC-V的JH-7110智能視覺處理平臺采用了芯原的顯示處理器IP

    芯原股份(芯原,股票代碼:688521.SH)今日宣布賽昉科技(簡稱“賽昉”)基于RISC-V架構(gòu)的量產(chǎn)SoC昉·驚鴻-7110(JH-7110)采用了芯原的顯示處理器IP DC8200。該SoC
    的頭像 發(fā)表于 03-22 13:47 ?370次閱讀

    科技正式發(fā)布基于RISC-V處理器的HSM子系統(tǒng)解決方案

    本土RISC-V CPU IP領(lǐng)軍企業(yè)——芯科技正式發(fā)布基于RISC-V處理器的HSM子系統(tǒng)解決方案,提供專業(yè)有效的信息安全保護以及加解密功能。
    的頭像 發(fā)表于 03-11 11:01 ?1251次閱讀
    芯<b class='flag-5'>來</b>科技正式發(fā)布基于<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>的HSM子系統(tǒng)解決方案

    定制化物聯(lián)網(wǎng)/汽車芯片,Codasip RISC-V處理器IP與開發(fā)工具的組合拳

    移動和物聯(lián)網(wǎng)。10月高通聯(lián)合谷歌開發(fā)基于RISC-V架構(gòu)的Snapdragon Wear芯片,用于下一代Wear OS手表。RISC-V應(yīng)用在巨頭們的引領(lǐng)下加速發(fā)展。 ? 總部位于歐洲的Codasip公司是
    的頭像 發(fā)表于 11-29 10:40 ?1314次閱讀
    <b class='flag-5'>定制</b>化物聯(lián)網(wǎng)/汽車<b class='flag-5'>芯片</b>,Codasip <b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>IP與開發(fā)工具的組合拳