0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

雙JK觸發(fā)器的工作原理和應(yīng)用電路詳解

pecron ? 來(lái)源:采芯網(wǎng)FindIC ? 2023-05-05 09:26 ? 次閱讀

今天是 74LS76雙JK觸發(fā)器,主要是以下幾個(gè)方面:

1、74LS76 是什么芯片?

2、74LS76 雙JK 觸發(fā)器 引腳排列

3、74LS76雙JK觸發(fā)器工作原理

4、74LS76 雙JK觸發(fā)器 規(guī)格參數(shù)

5、74LS76雙JK觸發(fā)器特性

6、74LS76雙JK觸發(fā)器等效替代

7、74LS76雙JK觸發(fā)器應(yīng)用電路

一、74LS76 是什么芯片?

74LS76 帶有獨(dú)立的 JK 時(shí)鐘脈沖、直接清除輸入和直接設(shè)置的雙JK觸發(fā)器。觸發(fā)器的開發(fā)方式是,當(dāng)時(shí)鐘設(shè)置為高電平時(shí),將接收數(shù)據(jù)使能輸入。

74LS76 IC 中的 JK 觸發(fā)器還具有預(yù)設(shè)和清除功能,允許 IC 繞過(guò)時(shí)鐘和輸入并提供不同的輸出。74LS76 是基于 TTL 的,可以與任何基于 TTL 的設(shè)備或任何微控制器一起操作。IC 有多種封裝形式,使 IC 可以根據(jù)要求使用任何硬件。如有必要,可以使用多個(gè) IC 制作更多 IC。

74LS76 的實(shí)際應(yīng)用是在位的存儲(chǔ)中,盡管它對(duì)其他應(yīng)用也很有價(jià)值。幾個(gè)特性使 Jk 觸發(fā)器成為最常見(jiàn)的類型之一。它們包括以下內(nèi)容:

時(shí)鐘輸入屬性

預(yù)設(shè)輸入引腳的存在

同樣值得注意的是,JK 觸發(fā)器可以通過(guò)施加時(shí)鐘脈沖信號(hào)來(lái)改變它們的狀態(tài)。請(qǐng)注意,此時(shí)鐘信號(hào)可以是上升沿或下降沿。此外,74LS76 能夠忽略無(wú)效輸出。

二、74LS76 雙JK觸發(fā)器引腳排列

90fe6c16-eac3-11ed-90ce-dac502259ad0.jpg

74LS76 雙JK觸發(fā)器引腳排列

911b2cca-eac3-11ed-90ce-dac502259ad0.jpg

74LS76 雙JK觸發(fā)器引腳排列

912f98d6-eac3-11ed-90ce-dac502259ad0.jpg

74LS76 雙JK觸發(fā)器引腳說(shuō)明

914d0bd2-eac3-11ed-90ce-dac502259ad0.jpg

74LS76 雙JK觸發(fā)器引腳說(shuō)明

三、74LS76 雙JK觸發(fā)器工作原理

正如前面說(shuō)的,我們?cè)谠?IC 中有兩個(gè) JK 觸發(fā)器,該 IC 通常由 +5V 供電。輸入 (J, K) 引腳和輸出 (Q, Q bar) 引腳的最小和最大輸入和輸出電壓在上述規(guī)格中進(jìn)行了討論。JK觸發(fā)器的工作原理如下圖所示 。

916169ce-eac3-11ed-90ce-dac502259ad0.jpg

74LS76 雙JK觸發(fā)器工作原理圖 預(yù)設(shè)和清除是異步低電平有效輸入。當(dāng)預(yù)設(shè)和清除設(shè)置為低時(shí),它們會(huì)覆蓋時(shí)鐘和 JK 輸入,強(qiáng)制輸出達(dá)到穩(wěn)態(tài)電平。 74LS76 有 5 個(gè)輸入引腳和兩個(gè)輸出引腳。輸出將取決于幾乎每個(gè)輸入引腳。當(dāng) IC 在復(fù)位引腳處于低電平狀態(tài)時(shí),輸出引腳將為低電平,在反相輸出時(shí),狀態(tài)將為高電平。 現(xiàn)在另一個(gè)輸入引腳知道為預(yù)設(shè)。當(dāng)預(yù)設(shè)將處于高電平狀態(tài)時(shí),輸出引腳將為高電平,而在反相輸出時(shí),狀態(tài)將為低電平。要使用 IC,我們需要將它們保持在低電平,如果兩個(gè)引腳上的高電平狀態(tài),輸出和反相輸出都會(huì)給出高電平狀態(tài)。復(fù)位引腳和清除將在不同輸入處具有這些狀態(tài)。

918303f4-eac3-11ed-90ce-dac502259ad0.jpg

74LS76 雙JK觸發(fā)器工作原理 當(dāng) clear = 1 和 preset = 1 時(shí),輸出將根據(jù) J 和 K 輸入在 HIGH 到 LOW 時(shí)鐘脈沖上變化。當(dāng) J 和 K 兩個(gè)輸入都為低電平時(shí),輸出不會(huì)有任何變化。輸出將取決于先前的狀態(tài)。在 J = 1 和 K = 1 的情況下,輸出將在每個(gè)時(shí)鐘脈沖處保持翻轉(zhuǎn)。 其他狀態(tài)將根據(jù)下面的真值表。

9191e612-eac3-11ed-90ce-dac502259ad0.jpg

74LS76 雙JK觸發(fā)器工作原理 上面兩張表解釋了 JK FF 的一般工作,這個(gè)真值表描述了 74LS76 的功能,具有清晰和預(yù)設(shè)的特征。

919f9bcc-eac3-11ed-90ce-dac502259ad0.jpg

74LS76 雙JK觸發(fā)器工作原理

四、74LS76 雙 JK觸發(fā)器 規(guī)則參數(shù)

雙 JK 觸發(fā)器封裝 IC

工作電壓:2V 至 6V

最小高電平輸入電壓:2 V

最大低電平輸入電壓:0.8 V

最小高電平輸出電壓:3.5 V

最大低電平輸出電壓:0.25V

工作溫度 -55 至 -125°C

提供 14 引腳 PDIP、GDIP、PDSO 封裝

五、74LS76 雙JK觸發(fā)器特性

首先,它是一個(gè)雙 JK 觸發(fā)器,但在 1 個(gè) IC 內(nèi)。

具有 J、K 時(shí)鐘、置位和清零輸入的兩個(gè)獨(dú)立觸發(fā)器。

7476A 具有多個(gè)帶有 14 引腳 PDIP、GDIP 和 PDSO 的封裝。

功能清除和預(yù)設(shè)是 74LS76 的兩個(gè)基本屬性。

IC 是TTL輸出形式的代名詞。因此,它與微控制器和 TTL 設(shè)備兼容。

你可以將 IC 74LS76 作為單個(gè)觸發(fā)器操作,而不會(huì)中斷其他觸發(fā)器的工作。

標(biāo)準(zhǔn) TTL 開關(guān)電壓。

六、74LS76JK觸發(fā)器等效替代

等效于 74LS76:74LS73、MC74HC73A、SN7476 替代品 JK 觸發(fā)器:74LS107、4027B

七、74LS76 雙JK觸發(fā)器應(yīng)用電路

1、74LS76 的 0-9 計(jì)數(shù)器示例

在此示例中,我們將使用 JK 觸發(fā)器構(gòu)建一個(gè) 3 位計(jì)數(shù)器,然后我們將通過(guò)將其轉(zhuǎn)換為 7 段上的十進(jìn)制來(lái)顯示該值。要設(shè)計(jì)一個(gè)三位計(jì)數(shù)器,我們需要一個(gè)額外的組件,即與門,然后我們將使用四個(gè) JK 觸發(fā)器。在設(shè)計(jì)完位計(jì)數(shù)器后,我們將使用 IC74LS76 將二進(jìn)制數(shù)據(jù)轉(zhuǎn)換為共陰極7 段。時(shí)鐘脈沖將產(chǎn)生輸出,IC 將顯示 7 段數(shù)據(jù)。這是圖像。

91fb2ffa-eac3-11ed-90ce-dac502259ad0.jpg

74LS76 的 0-9 計(jì)數(shù)器示例 在三位數(shù)據(jù)中,我們可以存儲(chǔ) 000 到 111 的數(shù)據(jù),即 8 個(gè)值,并且 7 段以十進(jìn)制顯示從 0 到 7 的值。JK 觸發(fā)器存儲(chǔ)每個(gè)值并在每個(gè)時(shí)鐘脈沖上生成新值。74LS48 用作 BCD 到 7 段解碼器,我們可以在時(shí)鐘脈沖改變之前的任何時(shí)間接收到這個(gè)值。在微處理器控制器中,時(shí)鐘引腳由手動(dòng)信號(hào)控制以替換數(shù)據(jù),直到數(shù)據(jù)保持存儲(chǔ),這個(gè)過(guò)程使觸發(fā)器最適合在多個(gè)設(shè)備中臨時(shí)存儲(chǔ)數(shù)據(jù)。

2、其他應(yīng)用

可用于設(shè)計(jì)移位寄存器和EEPROM。

它用于將電荷存儲(chǔ)在 RAMS 中。

74LS76 也使用了一個(gè)鎖存器。

IC可用于設(shè)計(jì)計(jì)數(shù)器。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    5787

    瀏覽量

    174364
  • 應(yīng)用電路
    +關(guān)注

    關(guān)注

    9

    文章

    428

    瀏覽量

    49432
  • TTL
    TTL
    +關(guān)注

    關(guān)注

    6

    文章

    493

    瀏覽量

    69873
  • 引腳
    +關(guān)注

    關(guān)注

    16

    文章

    1130

    瀏覽量

    49739
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    1990

    瀏覽量

    60869

原文標(biāo)題:雙JK觸發(fā)器工作原理+應(yīng)用電路詳解

文章出處:【微信號(hào):電路一點(diǎn)通,微信公眾號(hào):電路一點(diǎn)通】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    JK觸發(fā)器基本教程,講的超詳細(xì)??!

    或重置更改狀態(tài),則可能不會(huì)發(fā)生正確的閂鎖動(dòng)作然后,為了克服SR觸發(fā)器設(shè)計(jì)的這兩個(gè)基本設(shè)計(jì)問(wèn)題,開發(fā)了JK觸發(fā)器。這種簡(jiǎn)單的JK觸發(fā)器是所有
    發(fā)表于 02-01 09:15

    主從jk觸發(fā)器電路工作原理

    主從jk觸發(fā)器電路工作原理
    發(fā)表于 01-21 14:00 ?1.7w次閱讀
    主從<b class='flag-5'>jk</b><b class='flag-5'>觸發(fā)器</b><b class='flag-5'>電路</b>及<b class='flag-5'>工作原理</b>

    CMOS觸發(fā)器的結(jié)構(gòu)與工作原理

    CMOS觸發(fā)器的結(jié)構(gòu)與工作原理     CMOS D觸發(fā)器足主-從結(jié)構(gòu)形式的一種邊沿觸發(fā)器,CMOS T型觸發(fā)器
    發(fā)表于 10-17 08:52 ?7431次閱讀
    CMOS<b class='flag-5'>觸發(fā)器</b>的結(jié)構(gòu)與<b class='flag-5'>工作原理</b>

    JK觸發(fā)器,JK觸發(fā)器是什么意思

    JK觸發(fā)器,JK觸發(fā)器是什么意思 1.主從JK觸發(fā)器主從結(jié)構(gòu)
    發(fā)表于 03-08 13:36 ?6620次閱讀

    JK觸發(fā)器原理是什么?

    JK觸發(fā)器原理是什么? JK觸發(fā)器是一種功能較完善,應(yīng)用很廣泛的雙穩(wěn)態(tài)觸發(fā)器。圖9-5(a)所示是一種典型結(jié)構(gòu)的
    發(fā)表于 03-08 13:41 ?2.4w次閱讀

    JK觸發(fā)器工作原理詳細(xì)介紹

    JK觸發(fā)器工作原理詳細(xì)介紹 JK觸發(fā)器,采用與或非電路結(jié)構(gòu),它的
    發(fā)表于 03-08 13:47 ?5.3w次閱讀

    jk觸發(fā)器是什么原理_jk觸發(fā)器特性表和狀態(tài)轉(zhuǎn)換圖

    JK觸發(fā)器是數(shù)字電路觸發(fā)器中的一種基本電路單元。JK觸發(fā)器
    發(fā)表于 12-25 17:30 ?18.7w次閱讀
    <b class='flag-5'>jk</b><b class='flag-5'>觸發(fā)器</b>是什么原理_<b class='flag-5'>jk</b><b class='flag-5'>觸發(fā)器</b>特性表和狀態(tài)轉(zhuǎn)換圖

    施密特觸發(fā)器電路工作原理詳解_施密特觸發(fā)器特點(diǎn)_施密特觸發(fā)器的作用

    本文介紹了什么是施密特觸發(fā)器、施密特觸發(fā)器的主要特點(diǎn),其次介紹了施密特觸發(fā)器電路工作原理詳解,最
    發(fā)表于 01-16 11:50 ?4.5w次閱讀
    施密特<b class='flag-5'>觸發(fā)器</b><b class='flag-5'>電路</b>及<b class='flag-5'>工作原理</b><b class='flag-5'>詳解</b>_施密特<b class='flag-5'>觸發(fā)器</b>特點(diǎn)_施密特<b class='flag-5'>觸發(fā)器</b>的作用

    jk邊沿觸發(fā)器工作原理

    本文開始介紹了JK觸發(fā)器工作特性與邊沿JK觸發(fā)器的特點(diǎn),其次介紹了邊沿JK
    發(fā)表于 01-30 17:17 ?3.7w次閱讀
    <b class='flag-5'>jk</b>邊沿<b class='flag-5'>觸發(fā)器</b><b class='flag-5'>工作原理</b>

    主從jk觸發(fā)器工作原理

    為了解決輸入信號(hào)之間的約束問(wèn)題,避免輸入端r、s出現(xiàn)全1的情況,可將電路改進(jìn)為主從型jk觸發(fā)器,簡(jiǎn)稱為jk觸發(fā)器。
    的頭像 發(fā)表于 08-05 15:49 ?4.2w次閱讀
    主從<b class='flag-5'>jk</b><b class='flag-5'>觸發(fā)器</b><b class='flag-5'>工作原理</b>

    JK觸發(fā)器邏輯符號(hào)_jk觸發(fā)器的特性方程

    JK觸發(fā)器是數(shù)字電路觸發(fā)器中的一種基本電路單元。JK觸發(fā)器
    的頭像 發(fā)表于 11-08 14:48 ?9.1w次閱讀
    <b class='flag-5'>JK</b><b class='flag-5'>觸發(fā)器</b>邏輯符號(hào)_<b class='flag-5'>jk</b><b class='flag-5'>觸發(fā)器</b>的特性方程

    t觸發(fā)器jk觸發(fā)器的區(qū)別和聯(lián)系

    觸發(fā)器是數(shù)字電路中常用的組合邏輯電路,在現(xiàn)代電子系統(tǒng)中有著廣泛的應(yīng)用。其中,最常用的兩種觸發(fā)器是T觸發(fā)器
    的頭像 發(fā)表于 02-06 14:04 ?4443次閱讀

    jk觸發(fā)器上升沿和下降沿怎么判斷

    是一種具有兩個(gè)穩(wěn)定狀態(tài)的觸發(fā)器,它可以通過(guò)輸入信號(hào)的變化來(lái)改變其輸出狀態(tài)。JK觸發(fā)器的特點(diǎn)是具有兩個(gè)輸入端,分別標(biāo)記為J和K,以及一個(gè)輸出端,標(biāo)記為Q。JK
    的頭像 發(fā)表于 07-23 11:19 ?502次閱讀

    jk觸發(fā)器和t觸發(fā)器工作原理、特點(diǎn)和應(yīng)用

    JK觸發(fā)器和T觸發(fā)器都是數(shù)字電路中常用的觸發(fā)器,它們?cè)诖鎯?chǔ)和傳遞信息方面發(fā)揮著重要作用。然而,它們?cè)诠δ芎蛻?yīng)用上存在一定的差異。 一、
    的頭像 發(fā)表于 08-28 09:43 ?208次閱讀

    jk觸發(fā)器的功能有哪些

    JK觸發(fā)器是一種具有兩個(gè)穩(wěn)定狀態(tài)的雙穩(wěn)態(tài)電路,廣泛應(yīng)用于數(shù)字電路設(shè)計(jì)中。本文將詳細(xì)介紹JK觸發(fā)器
    的頭像 發(fā)表于 08-28 09:48 ?181次閱讀