今天是 74LS76雙JK觸發(fā)器,主要是以下幾個(gè)方面:
1、74LS76 是什么芯片?
2、74LS76 雙JK 觸發(fā)器 引腳排列
3、74LS76雙JK觸發(fā)器工作原理
4、74LS76 雙JK觸發(fā)器 規(guī)格參數(shù)
5、74LS76雙JK觸發(fā)器特性
6、74LS76雙JK觸發(fā)器等效替代
7、74LS76雙JK觸發(fā)器應(yīng)用電路
一、74LS76 是什么芯片?
74LS76 帶有獨(dú)立的 JK 時(shí)鐘脈沖、直接清除輸入和直接設(shè)置的雙JK觸發(fā)器。觸發(fā)器的開發(fā)方式是,當(dāng)時(shí)鐘設(shè)置為高電平時(shí),將接收數(shù)據(jù)使能輸入。
74LS76 IC 中的 JK 觸發(fā)器還具有預(yù)設(shè)和清除功能,允許 IC 繞過(guò)時(shí)鐘和輸入并提供不同的輸出。74LS76 是基于 TTL 的,可以與任何基于 TTL 的設(shè)備或任何微控制器一起操作。IC 有多種封裝形式,使 IC 可以根據(jù)要求使用任何硬件。如有必要,可以使用多個(gè) IC 制作更多 IC。
74LS76 的實(shí)際應(yīng)用是在位的存儲(chǔ)中,盡管它對(duì)其他應(yīng)用也很有價(jià)值。幾個(gè)特性使 Jk 觸發(fā)器成為最常見(jiàn)的類型之一。它們包括以下內(nèi)容:
時(shí)鐘輸入屬性
預(yù)設(shè)輸入引腳的存在
同樣值得注意的是,JK 觸發(fā)器可以通過(guò)施加時(shí)鐘脈沖信號(hào)來(lái)改變它們的狀態(tài)。請(qǐng)注意,此時(shí)鐘信號(hào)可以是上升沿或下降沿。此外,74LS76 能夠忽略無(wú)效輸出。
二、74LS76 雙JK觸發(fā)器引腳排列
74LS76 雙JK觸發(fā)器引腳排列
74LS76 雙JK觸發(fā)器引腳排列
74LS76 雙JK觸發(fā)器引腳說(shuō)明
74LS76 雙JK觸發(fā)器引腳說(shuō)明
三、74LS76 雙JK觸發(fā)器工作原理
正如前面說(shuō)的,我們?cè)谠?IC 中有兩個(gè) JK 觸發(fā)器,該 IC 通常由 +5V 供電。輸入 (J, K) 引腳和輸出 (Q, Q bar) 引腳的最小和最大輸入和輸出電壓在上述規(guī)格中進(jìn)行了討論。JK觸發(fā)器的工作原理如下圖所示 。
74LS76 雙JK觸發(fā)器工作原理圖 預(yù)設(shè)和清除是異步低電平有效輸入。當(dāng)預(yù)設(shè)和清除設(shè)置為低時(shí),它們會(huì)覆蓋時(shí)鐘和 JK 輸入,強(qiáng)制輸出達(dá)到穩(wěn)態(tài)電平。 74LS76 有 5 個(gè)輸入引腳和兩個(gè)輸出引腳。輸出將取決于幾乎每個(gè)輸入引腳。當(dāng) IC 在復(fù)位引腳處于低電平狀態(tài)時(shí),輸出引腳將為低電平,在反相輸出時(shí),狀態(tài)將為高電平。 現(xiàn)在另一個(gè)輸入引腳知道為預(yù)設(shè)。當(dāng)預(yù)設(shè)將處于高電平狀態(tài)時(shí),輸出引腳將為高電平,而在反相輸出時(shí),狀態(tài)將為低電平。要使用 IC,我們需要將它們保持在低電平,如果兩個(gè)引腳上的高電平狀態(tài),輸出和反相輸出都會(huì)給出高電平狀態(tài)。復(fù)位引腳和清除將在不同輸入處具有這些狀態(tài)。
74LS76 雙JK觸發(fā)器工作原理 當(dāng) clear = 1 和 preset = 1 時(shí),輸出將根據(jù) J 和 K 輸入在 HIGH 到 LOW 時(shí)鐘脈沖上變化。當(dāng) J 和 K 兩個(gè)輸入都為低電平時(shí),輸出不會(huì)有任何變化。輸出將取決于先前的狀態(tài)。在 J = 1 和 K = 1 的情況下,輸出將在每個(gè)時(shí)鐘脈沖處保持翻轉(zhuǎn)。 其他狀態(tài)將根據(jù)下面的真值表。
74LS76 雙JK觸發(fā)器工作原理 上面兩張表解釋了 JK FF 的一般工作,這個(gè)真值表描述了 74LS76 的功能,具有清晰和預(yù)設(shè)的特征。
74LS76 雙JK觸發(fā)器工作原理
四、74LS76 雙 JK觸發(fā)器 規(guī)則參數(shù)
雙 JK 觸發(fā)器封裝 IC
工作電壓:2V 至 6V
最小高電平輸入電壓:2 V
最大低電平輸入電壓:0.8 V
最小高電平輸出電壓:3.5 V
最大低電平輸出電壓:0.25V
工作溫度 -55 至 -125°C
提供 14 引腳 PDIP、GDIP、PDSO 封裝
五、74LS76 雙JK觸發(fā)器特性
首先,它是一個(gè)雙 JK 觸發(fā)器,但在 1 個(gè) IC 內(nèi)。
具有 J、K 時(shí)鐘、置位和清零輸入的兩個(gè)獨(dú)立觸發(fā)器。
7476A 具有多個(gè)帶有 14 引腳 PDIP、GDIP 和 PDSO 的封裝。
功能清除和預(yù)設(shè)是 74LS76 的兩個(gè)基本屬性。
IC 是TTL輸出形式的代名詞。因此,它與微控制器和 TTL 設(shè)備兼容。
你可以將 IC 74LS76 作為單個(gè)觸發(fā)器操作,而不會(huì)中斷其他觸發(fā)器的工作。
標(biāo)準(zhǔn) TTL 開關(guān)電壓。
六、74LS76JK觸發(fā)器等效替代
等效于 74LS76:74LS73、MC74HC73A、SN7476 替代品 JK 觸發(fā)器:74LS107、4027B
七、74LS76 雙JK觸發(fā)器應(yīng)用電路
1、74LS76 的 0-9 計(jì)數(shù)器示例
在此示例中,我們將使用 JK 觸發(fā)器構(gòu)建一個(gè) 3 位計(jì)數(shù)器,然后我們將通過(guò)將其轉(zhuǎn)換為 7 段上的十進(jìn)制來(lái)顯示該值。要設(shè)計(jì)一個(gè)三位計(jì)數(shù)器,我們需要一個(gè)額外的組件,即與門,然后我們將使用四個(gè) JK 觸發(fā)器。在設(shè)計(jì)完位計(jì)數(shù)器后,我們將使用 IC74LS76 將二進(jìn)制數(shù)據(jù)轉(zhuǎn)換為共陰極7 段。時(shí)鐘脈沖將產(chǎn)生輸出,IC 將顯示 7 段數(shù)據(jù)。這是圖像。
74LS76 的 0-9 計(jì)數(shù)器示例 在三位數(shù)據(jù)中,我們可以存儲(chǔ) 000 到 111 的數(shù)據(jù),即 8 個(gè)值,并且 7 段以十進(jìn)制顯示從 0 到 7 的值。JK 觸發(fā)器存儲(chǔ)每個(gè)值并在每個(gè)時(shí)鐘脈沖上生成新值。74LS48 用作 BCD 到 7 段解碼器,我們可以在時(shí)鐘脈沖改變之前的任何時(shí)間接收到這個(gè)值。在微處理器和控制器中,時(shí)鐘引腳由手動(dòng)信號(hào)控制以替換數(shù)據(jù),直到數(shù)據(jù)保持存儲(chǔ),這個(gè)過(guò)程使觸發(fā)器最適合在多個(gè)設(shè)備中臨時(shí)存儲(chǔ)數(shù)據(jù)。
2、其他應(yīng)用
它用于將電荷存儲(chǔ)在 RAMS 中。
74LS76 也使用了一個(gè)鎖存器。
IC可用于設(shè)計(jì)計(jì)數(shù)器。
審核編輯:湯梓紅
-
IC
+關(guān)注
關(guān)注
36文章
5787瀏覽量
174364 -
應(yīng)用電路
+關(guān)注
關(guān)注
9文章
428瀏覽量
49432 -
TTL
+關(guān)注
關(guān)注
6文章
493瀏覽量
69873 -
引腳
+關(guān)注
關(guān)注
16文章
1130瀏覽量
49739 -
觸發(fā)器
+關(guān)注
關(guān)注
14文章
1990瀏覽量
60869
原文標(biāo)題:雙JK觸發(fā)器工作原理+應(yīng)用電路詳解
文章出處:【微信號(hào):電路一點(diǎn)通,微信公眾號(hào):電路一點(diǎn)通】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論