0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速電路設(shè)計阻抗匹配的幾種方法

射頻問問 ? 來源:射頻問問 ? 作者:射頻問問 ? 2023-05-08 11:32 ? 次閱讀

為什么要阻抗匹配?

在高速數(shù)字電路系統(tǒng)中,電路數(shù)據(jù)傳輸線上阻抗如果不匹配會引起數(shù)據(jù)信號反射,造成過沖、下沖和振鈴等信號畸變,當(dāng)然信號沿傳輸線傳播過程當(dāng)中,如果傳輸線上各處具有一致的信號傳播速度,并且單位長度上的電容也一樣,那么信號在傳播過程中總是看到完全一致的瞬間阻抗。 由于在整個傳輸線上阻抗維持恒定不變,我們給出一個特定的名稱,來表示特定的傳輸線的這種特征或者是特性,稱之為該傳輸線的特征阻抗。

特征阻抗是指信號沿傳輸線傳播時,信號感受的瞬間阻抗的值。 特征阻抗主要參數(shù)PCB導(dǎo)線所在的板層、PCB所用的材質(zhì)(介電常數(shù))、走線寬度、導(dǎo)線與平面的距離等因素有關(guān),與走線長度無關(guān)。 特征阻抗可以使用軟件計算。 高速PCB布線中,一般把數(shù)字信號的走線阻抗設(shè)計為50歐姆,這是個大約的數(shù)字。 一般規(guī)定同軸電纜基帶50歐姆,頻帶75歐姆,對絞線(差分)為100歐姆。

而減小反射的方法是根據(jù)傳輸線的特性阻抗在其發(fā)送端串聯(lián)端接使源阻抗與傳輸線阻抗匹配或者在接收端并聯(lián)端接使負(fù)載阻抗與傳輸線阻抗匹配,從而使源反射系數(shù)或者負(fù)載反射系數(shù)為零。 常用的端接方式為:串聯(lián)端接、簡單的并聯(lián)端接、戴維寧端接、RC網(wǎng)絡(luò)端接等。

下面我們將分別對這幾種端接方式進(jìn)行分析

1、串聯(lián)端接

82ea2202-ed23-11ed-90ce-dac502259ad0.png

串聯(lián)端接

在信號源端阻抗低于傳輸線特征阻抗的條件下,在信號的源端和傳輸線之間串接一個電阻R,使源端的輸出阻抗與傳輸線的特征阻抗相匹配,抑制從負(fù)載端反射回來的信號發(fā)生再次反射。

匹配電阻選擇原則:匹配電阻值與驅(qū)動器的輸出阻抗之和等于傳輸線的特征阻抗。 常見的CMOS和TTL驅(qū)動器,其輸出阻抗會隨信號的電平大小變化而變化。 因此,對TTL或CMOS電路來說,不可能有十分正確的匹配電阻,只能折中考慮。 鏈狀拓?fù)浣Y(jié)構(gòu)的信號網(wǎng)路不適合使用串聯(lián)終端匹配,所有的負(fù)載必須接到傳輸線的末端。

串聯(lián)匹配是最常用的終端匹配方法。 它的優(yōu)點(diǎn)是功耗小,不會給驅(qū)動器帶來額外的直流負(fù)載,也不會在信號和地之間引入額外的阻抗,而且只需要一個電阻元件。

常見應(yīng)用:一般的CMOS、TTL電路的阻抗匹配。 USB信號也采樣這種方法做阻抗匹配。

2、簡單的并聯(lián)端接

82fc1e94-ed23-11ed-90ce-dac502259ad0.png

并聯(lián)端接

在信號源端阻抗很小的情況下,通過增加并聯(lián)電阻使負(fù)載端輸入阻抗與傳輸線的特征阻抗相匹配,達(dá)到消除負(fù)載端反射的目的。 實(shí)現(xiàn)形式分為單電阻和雙電阻兩種形式。

匹配電阻選擇原則:在芯片的輸入阻抗很高的情況下,對單電阻形式來說,負(fù)載端的并聯(lián)電阻值必須與傳輸線的特征阻抗相近或相等; 對雙電阻形式來說,每個并聯(lián)電阻值為傳輸線特征阻抗的兩倍。

并聯(lián)終端匹配優(yōu)點(diǎn)是簡單易行,顯而易見的缺點(diǎn)是會帶來直流功耗:單電阻方式的直流功耗與信號的占空比緊密相關(guān); 雙電阻方式則無論信號是高電平還是低電平都有直流功耗,但電流比單電阻方式少一半。

常見應(yīng)用:以高速信號應(yīng)用較多。

(1) DDR、DDR2等SSTL驅(qū)動器。 采用單電阻形式,并聯(lián)到VTT(一般為IOVDD的一半)。 其中DDR2數(shù)據(jù)信號的并聯(lián)匹配電阻是內(nèi)置在芯片中的。

(2) TMDS等高速串行數(shù)據(jù)接口。 采用單電阻形式,在接收設(shè)備端并聯(lián)到IOVDD,單端阻抗為50歐姆(差分對間為100歐姆)。

3、戴維寧端接

8317f8d0-ed23-11ed-90ce-dac502259ad0.png

戴維寧端接

上拉端接會拉高低電平,下拉端接會降低高電平,這兩種端接方式雖然都可以抑制過沖和振鈴,但同時也會減小信號裕量,如果使用不當(dāng)還會造成信號電平的誤觸發(fā)。 戴維南端接方式既可以抑制過沖,又沒有這些缺陷。

常見應(yīng)用:以DDR2地址、控制命令等信號。

以上三終端接比較

8330115e-ed23-11ed-90ce-dac502259ad0.jpg

戴維南端接優(yōu)勢更大

缺點(diǎn)就是在邏輯高和邏輯低狀態(tài)下,都有直流功耗,所以該端接方式功耗較大,同時所用器件 較多,容易造成PCB布線緊張。

4、RC端接

戴維南端接在電路沒有工作的時候,上拉電阻和下拉電阻上依然會有電流,這樣會增加電路的功率消耗。 為了解決這個問題,RC端接被派上了用場。 有些地方也叫AC端接,其實(shí)就是在并聯(lián)端接的基礎(chǔ)上增加了一個電容,電容一般采用0.1uF多層陶瓷電容,由于電容通低頻阻高頻的作用,因此電阻不是驅(qū)動源的直流負(fù)載,故這種端接方式無任何直流功耗,交流功耗也非常小,該端接主要用于時鐘電路。

83495290-ed23-11ed-90ce-dac502259ad0.png

RC端接

為實(shí)現(xiàn)阻抗匹配,R的電阻值也要等于傳輸線的阻抗值。 電容的容值對信號有什么影響呢

83671884-ed23-11ed-90ce-dac502259ad0.jpg

RC端接電容的影響

藍(lán)色波形是傳統(tǒng)的下拉端接。 綠色,紫色和紅色,分別是電容取100pF,150pF和200pF的時候?qū)?yīng)的波形。

需注意,此RC電路可能會因此電路上升沿變換,雖然會降低EMC,但如果過緩,則會引起數(shù)據(jù)線是敘問題。 在數(shù)據(jù)線上使用這種電路時,需特別小心。

5、終端肖特基并聯(lián)端接

8384715e-ed23-11ed-90ce-dac502259ad0.png

肖特基端接

又叫二極管并聯(lián)端接,通常應(yīng)用在器件內(nèi)部。 現(xiàn)在很多器件自帶有輸入保護(hù)二極管,該端接能有效減小信號過沖和下沖,但并不能消除反射; 同時二極管的開關(guān)速度會限制響應(yīng)時間,所以較高速系統(tǒng)不合適。

最后,在實(shí)際的工程應(yīng)用中,具體使用哪種端接,需要具體問題具體分析。 信號性質(zhì)不同,對信號質(zhì)量的要求也不同。 最主要的是需要了解各種端接的優(yōu)缺點(diǎn)以及系統(tǒng)對信號的要求,來最后確定使用那種端接方案。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 二極管
    +關(guān)注

    關(guān)注

    147

    文章

    9534

    瀏覽量

    165562
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4315

    文章

    22941

    瀏覽量

    395626
  • 電路設(shè)計
    +關(guān)注

    關(guān)注

    6659

    文章

    2421

    瀏覽量

    202846
  • 阻抗匹配
    +關(guān)注

    關(guān)注

    14

    文章

    348

    瀏覽量

    30715
  • 高速電路
    +關(guān)注

    關(guān)注

    8

    文章

    157

    瀏覽量

    24217

原文標(biāo)題:高速電路設(shè)計阻抗匹配的幾種方法

文章出處:【微信號:射頻問問,微信公眾號:射頻問問】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    如何處理高速電路阻抗匹配?看完本文就懂了

    先說說電路為什么需要端接?眾所周知,電路中如果阻抗不連續(xù),就會造成信號的反射,引起上沖下沖、振鈴等信號失真,嚴(yán)重影響信號質(zhì)量。所以在進(jìn)行電路設(shè)計的時候
    發(fā)表于 02-26 08:00

    PCB阻抗匹配方法

    PCB工程師每天會遇到不同的問題,而我們要解決的就是阻抗匹配這一問題。很多人對這個問題不是很清楚,到底什么是阻抗匹配?阻抗匹配重要性在哪里?阻抗匹配
    發(fā)表于 11-02 07:20

    什么是阻抗匹配? 阻抗匹配分為哪幾種?

    什么是阻抗匹配?阻抗匹配分為哪幾種?關(guān)于阻抗匹配有什么研究?串聯(lián)終端匹配后的信號傳輸具有哪些特點(diǎn)?并聯(lián)終端
    發(fā)表于 04-19 10:13

    電路阻抗匹配設(shè)計

    電路阻抗匹配設(shè)計
    發(fā)表于 08-12 18:37 ?0次下載

    消除反射的方法阻抗匹配

    消除反射的方法阻抗匹配
    發(fā)表于 06-18 07:49 ?1878次閱讀
    消除反射的<b class='flag-5'>方法</b>-<b class='flag-5'>阻抗匹配</b>

    分立元件組成的阻抗匹配電路

    分立元件組成的阻抗匹配電路 為了找到一種合適的阻抗匹配電路,筆者對幾種阻抗匹配電路進(jìn)行了調(diào)試和比較,其中分別包括分立器件和集成芯片所構(gòu)成的電路
    發(fā)表于 12-07 22:53 ?1405次閱讀
    分立元件組成的<b class='flag-5'>阻抗匹配電路</b>

    關(guān)于高速設(shè)計中的阻抗匹配的問題

    關(guān)于高速設(shè)計中的阻抗匹配的問題 一.阻抗匹配的研究  在高速的設(shè)計中,阻抗匹配與否關(guān)系到信號
    發(fā)表于 03-15 10:35 ?1328次閱讀

    高速PCB中的阻抗匹配

    阻抗匹配是指在能量傳輸時,要求負(fù)載阻抗要和傳輸線的特征阻抗相等,此時的傳輸不會產(chǎn)生反射,這表明所有能量都被負(fù)載吸收了。反之則在傳輸中有能量損失。在高速 PCB 設(shè)計中,
    發(fā)表于 08-28 16:33 ?26次下載
    <b class='flag-5'>高速</b>PCB中的<b class='flag-5'>阻抗匹配</b>

    怎樣理解阻抗匹配_pcb阻抗匹配如何計算

    本文主要介紹的是阻抗匹配,首先介紹了阻抗匹配條件,其次闡述了如何理解阻抗匹配及常見阻抗匹配的方式,最后介紹了pcb阻抗匹配如何計算,具體的跟
    發(fā)表于 05-02 17:11 ?4.2w次閱讀
    怎樣理解<b class='flag-5'>阻抗匹配</b>_pcb<b class='flag-5'>阻抗匹配</b>如何計算

    阻抗匹配是什么意思_阻抗匹配原理詳解

    本文主要詳解什么是阻抗匹配,首先介紹了輸入及輸出阻抗是什么,其次介紹了阻抗匹配的原理,最后闡述了阻抗匹配的應(yīng)用領(lǐng)域,具體的跟隨小編一起來了解一下吧。
    的頭像 發(fā)表于 05-03 11:42 ?5w次閱讀
    <b class='flag-5'>阻抗匹配</b>是什么意思_<b class='flag-5'>阻抗匹配</b>原理詳解

    同時實(shí)現(xiàn)阻抗匹配和噪聲匹配方法

    同時實(shí)現(xiàn)阻抗匹配和噪聲匹配方法介紹
    發(fā)表于 07-31 16:18 ?9次下載

    窄帶阻抗匹配電路設(shè)計

    窄帶阻抗匹配電路設(shè)計
    的頭像 發(fā)表于 05-15 16:48 ?974次閱讀
    窄帶<b class='flag-5'>阻抗匹配電路設(shè)計</b>

    高低頻的阻抗匹配電路概念及要點(diǎn) 高速電路的振鈴產(chǎn)生原因及解決辦法

    本文將帶你了解高低頻的阻抗匹配電路概念及要點(diǎn),最后從阻抗匹配的角度分析高速電路的振鈴產(chǎn)生原因及解決辦法。
    的頭像 發(fā)表于 09-22 17:32 ?7395次閱讀
    高低頻的<b class='flag-5'>阻抗匹配電路</b>概念及要點(diǎn) <b class='flag-5'>高速</b><b class='flag-5'>電路</b>的振鈴產(chǎn)生原因及解決辦法

    什么是阻抗匹配高速PCB設(shè)計為什么要控制阻抗匹配?

    什么是阻抗匹配?高速PCB設(shè)計為什么要控制阻抗匹配? 阻抗匹配是指在電路傳輸信號時,控制電路中信
    的頭像 發(fā)表于 10-30 10:03 ?2224次閱讀

    電路阻抗如何匹配

    。這在射頻電路高速數(shù)字電路設(shè)計中非常關(guān)鍵。以下是實(shí)現(xiàn)阻抗匹配的一些基本方法:1.傳輸線匹配:保
    的頭像 發(fā)表于 06-28 08:29 ?1789次閱讀
    <b class='flag-5'>電路</b>的<b class='flag-5'>阻抗</b>如何<b class='flag-5'>匹配</b>