0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence發(fā)布面向TSMC 3nm工藝的112G-ELR SerDes IP展示

Cadence楷登 ? 來源:Cadence楷登 ? 2023-05-19 15:23 ? 次閱讀

本文翻譯轉(zhuǎn)載于:Cadence blog

作者:Vinod Khera

3nm 時(shí)代來臨了!Cadence 在 2023 年 TSMC 北美技術(shù)研討會期間發(fā)布了面向臺積電 3nm 工藝(N3E)的 112G 超長距離(112G-ELR)SerDes IP 展示,這是 Cadence 112G-ELR SerDes IP 系列產(chǎn)品的新成員。

在后摩爾時(shí)代的趨勢下,F(xiàn)inFET 晶體管的體積在 TSMC 3nm 工藝下進(jìn)一步縮小,進(jìn)一步采用系統(tǒng)級封裝設(shè)計(jì)(SiP)。通過結(jié)合工藝技術(shù)的優(yōu)勢與Cadence業(yè)界領(lǐng)先的數(shù)字信號處理(DSP)SerDes 架構(gòu),全新的 112G-ELR SerDes IP 可以支持 45dB 插入損耗,擁有卓越的功耗、性能、面積(PPA)指標(biāo),是超大規(guī)模 ASICs,人工智能/機(jī)器學(xué)習(xí)AI/ML)加速器,交換矩陣片上系統(tǒng)(SoCs)和 5G 基礎(chǔ)設(shè)施應(yīng)用的理想選擇。

c886562e-f614-11ed-90ce-dac502259ad0.jpg

Cadence112G-ELRSerDes

在 TSMC3nm 工藝環(huán)境下的眼圖

(106.25 GbpsPAM4)

ELR SerDes PHY 符合 IEEE 和 OIF 長距離(LR)標(biāo)準(zhǔn),在基礎(chǔ)規(guī)格之外提供了額外的性能裕度。上方圖片展示了三個(gè)張大的眼圖,它們在 PAM4 模式下具有良好的對稱性,將四個(gè)信號電平分開。3nm 演示展示了 E-10 級的卓越誤碼率 (BER)性能以及 39dB bump 間通道,與 28dB Ball 間插損誤碼率小于 1E-4 的標(biāo)準(zhǔn)規(guī)格相比提供了充足的性能余量。

c8935e82-f614-11ed-90ce-dac502259ad0.jpg

TSMC3nm 工藝環(huán)境下

Cadence112G-ELRSerDes 測試板

112G-ELR SerDes IP 同時(shí)支持中距離(MR)和超短距離(VSR)應(yīng)用,實(shí)現(xiàn)不同信道更靈活的功耗節(jié)省。NRZ 和 PAM4 信號下的數(shù)據(jù)傳輸速率從 1G到 112G,實(shí)現(xiàn)背板,直連線纜(DAC),芯片間以及芯片到模塊的可靠高速數(shù)據(jù)傳輸。

SerDes IP 采用領(lǐng)先的基于 DSP 的架構(gòu),通過最大可能性序列檢測(MLSD)和反射抵消技術(shù)實(shí)現(xiàn)損耗及反射信道的系統(tǒng)穩(wěn)定。MLSD 技術(shù)可以優(yōu)化 BER,提供更強(qiáng)大的突發(fā)性錯誤處理能力。通過專有的實(shí)現(xiàn)技術(shù),Cadence 能確保 MLSD 的功耗開銷最小。反射消除技術(shù)消除了具有實(shí)際走線和連接器的產(chǎn)品環(huán)境中的雜散、遠(yuǎn)距離反射,從而提供穩(wěn)健的 BER 結(jié)果。

3nm 工藝下的 Cadence 112G-ELR SerDes 解決方案進(jìn)一步強(qiáng)化了我們在高性能互聯(lián) IP 領(lǐng)域的領(lǐng)導(dǎo)力,是大規(guī)模數(shù)據(jù)中心的理想選擇,客戶也可以從 TSMC 的 3nm 工藝中獲得更顯著的功耗和性能優(yōu)化,是目前在 PPA 和晶體管領(lǐng)域最先進(jìn)的技術(shù)。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 臺積電
    +關(guān)注

    關(guān)注

    43

    文章

    5595

    瀏覽量

    165966
  • 工藝
    +關(guān)注

    關(guān)注

    4

    文章

    567

    瀏覽量

    28736
  • Cadence
    +關(guān)注

    關(guān)注

    64

    文章

    911

    瀏覽量

    141780
  • 3nm
    3nm
    +關(guān)注

    關(guān)注

    3

    文章

    230

    瀏覽量

    13945

原文標(biāo)題:Cadence 發(fā)布面向 TSMC 3nm 工藝的 112G-ELR SerDes IP 展示

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    性能殺手锏!臺積電3nm工藝迭代,新一代手機(jī)芯片交戰(zhàn)

    電子發(fā)燒友網(wǎng)報(bào)道(文/李彎彎)近日消息,聯(lián)發(fā)科、高通新一波5G手機(jī)旗艦芯片將于第四季推出,兩大廠新芯片都以臺積電3nm制程生產(chǎn),近期進(jìn)入投片階段。 ? 在臺積電3nm制程加持之下,天璣9400的各
    的頭像 發(fā)表于 07-09 00:19 ?5021次閱讀

    聯(lián)發(fā)科將發(fā)布安卓陣營首顆3nm芯片

    聯(lián)發(fā)科正式宣告,將于10月9日盛大揭幕其新一代MediaTek天璣旗艦芯片發(fā)布會,屆時(shí)將震撼推出天璣9400移動平臺。這款芯片不僅是聯(lián)發(fā)科迄今為止最為強(qiáng)大的手機(jī)處理器,更標(biāo)志著安卓陣營正式邁入3nm工藝時(shí)代,成為業(yè)界首顆采用臺積
    的頭像 發(fā)表于 09-24 15:15 ?498次閱讀

    臺積電3nm制程需求激增,全年?duì)I收預(yù)期上調(diào)

    臺積電近期迎來3nm制程技術(shù)的出貨高潮,預(yù)示著其在半導(dǎo)體制造領(lǐng)域的領(lǐng)先地位進(jìn)一步鞏固。隨著蘋果iPhone 16系列新機(jī)發(fā)布,預(yù)計(jì)搭載的A18系列處理器將采用臺積電3nm工藝,這一消息
    的頭像 發(fā)表于 09-10 16:56 ?604次閱讀

    Cadence展示完整的PCIe 7.0 IP解決方案

    十多年來,Cadence 對 PCIe 技術(shù)的堅(jiān)定承諾和支持,在業(yè)界有目共睹。我們深知強(qiáng)大 PCIe 生態(tài)系統(tǒng)的重要性,并感謝 PCI-SIG 提供的平臺。在 PCI-SIG 開發(fā)者大會迎來 32 周年之際,Cadence布面向
    的頭像 發(fā)表于 08-29 09:14 ?387次閱讀
    <b class='flag-5'>Cadence</b><b class='flag-5'>展示</b>完整的PCIe 7.0 <b class='flag-5'>IP</b>解決方案

    消息稱臺積電3nm/5nm將漲價(jià),終端產(chǎn)品或受影響

    據(jù)業(yè)內(nèi)手機(jī)晶片領(lǐng)域的資深人士透露,臺積電計(jì)劃在明年1月1日起對旗下的先進(jìn)工藝制程進(jìn)行價(jià)格調(diào)整,特別是針對3nm和5nm工藝制程,而其他工藝
    的頭像 發(fā)表于 07-04 09:22 ?611次閱讀

    臺積電3nm工藝穩(wěn)坐釣魚臺,三星因良率問題遇冷

    近日,全球芯片代工領(lǐng)域掀起了不小的波瀾。據(jù)媒體報(bào)道,臺積電在3nm制程的芯片代工價(jià)格上調(diào)5%之后,依然收獲了供不應(yīng)求的訂單局面。而與此同時(shí),韓國的三星電子在3nm工藝上卻遭遇了前所未有的尷尬,其
    的頭像 發(fā)表于 06-22 14:23 ?1106次閱讀

    臺積電3nm產(chǎn)能供不應(yīng)求,驍龍8 Gen44成本或增

    在半導(dǎo)體行業(yè)的最新動態(tài)中,三星的3nm GAA工藝量產(chǎn)并未如預(yù)期般成功,其首個(gè)3nm工藝節(jié)點(diǎn)SF3E的市場應(yīng)用范圍相對有限。這一現(xiàn)狀促使了科
    的頭像 發(fā)表于 06-15 10:32 ?744次閱讀

    臺積電3nm工藝產(chǎn)能緊俏,蘋果等四巨頭瓜分

    據(jù)臺灣媒體報(bào)道,近期全球芯片制造巨頭臺積電面臨了3nm系列工藝產(chǎn)能的激烈競爭。據(jù)悉,蘋果、高通、英偉達(dá)和AMD這四大科技巨頭已經(jīng)率先瓜分完了臺積電當(dāng)前的3nm系列工藝產(chǎn)能,導(dǎo)致其他廠商
    的頭像 發(fā)表于 06-12 10:47 ?593次閱讀

    三星電子開始量產(chǎn)其首款3nm Gate All Around工藝的片上系統(tǒng)

    據(jù)外媒報(bào)道,三星電子已開始量產(chǎn)其首款3nm Gate All Around(GAA)工藝的片上系統(tǒng)(SoC),預(yù)計(jì)該芯片預(yù)計(jì)將用于Galaxy S25系列。
    的頭像 發(fā)表于 05-08 15:24 ?551次閱讀

    臺積電3nm工藝迎來黃金期,蘋果等巨頭推動需求飆升

    為加速其AI技術(shù)的突破,蘋果計(jì)劃在今年顯著提升對臺積電3nm晶圓的采購規(guī)模。即便蘋果已獨(dú)占臺積電全部3nm產(chǎn)能,其訂單量預(yù)計(jì)仍將較去年激增50%。
    的頭像 發(fā)表于 04-17 09:52 ?649次閱讀

    三星電子澄清:3nm芯片并非更名2nm,下半年將量產(chǎn)

    李時(shí)榮聲稱,“客戶對代工企業(yè)的產(chǎn)品競爭力與穩(wěn)定供應(yīng)有嚴(yán)格要求,而4nm工藝已步入成熟良率階段。我們正積極籌備后半年第二代3nm工藝及明年2nm
    的頭像 發(fā)表于 03-21 15:51 ?555次閱讀

    三星電子3nm工藝良率低迷,始終在50%左右徘徊

    據(jù)韓國媒體報(bào)道稱,三星電子旗下的3納米工藝良品比例仍是一個(gè)問題。報(bào)道中僅提及了“3nm”這一籠統(tǒng)概念,并沒有明確指出具體的工藝類型。知情者透露,盡管有部分分析師認(rèn)為其已經(jīng)超過60%
    的頭像 發(fā)表于 03-07 15:59 ?692次閱讀

    臺積電3nm工藝預(yù)計(jì)2024年產(chǎn)量達(dá)80%

    據(jù)悉,2024年臺積電的第二代3nm工藝(稱為N3E)有望得到更廣泛運(yùn)用。此前只有蘋果有能力訂購第一代N3B高端晶圓。經(jīng)過解決工藝難題及提升
    的頭像 發(fā)表于 01-03 14:15 ?764次閱讀

    2nm意味著什么?2nm何時(shí)到來?它與3nm有何不同?

    3nm工藝剛量產(chǎn),業(yè)界就已經(jīng)在討論2nm了,并且在調(diào)整相關(guān)的時(shí)間表。2nm工藝不僅對晶圓廠來說是一個(gè)重大挑戰(zhàn),同樣也考驗(yàn)著EDA公司,以及在
    的頭像 發(fā)表于 12-06 09:09 ?2381次閱讀

    今日看點(diǎn)丨消息稱英偉達(dá) RTX 50 顯卡采用臺積電 3nm 工藝;起亞稱不放棄中國市場,正與百度研發(fā)車機(jī)系統(tǒng)

    1. 消息稱英偉達(dá) RTX 50 顯卡采用臺積電 3nm 工藝 ? 據(jù)報(bào)道,英偉達(dá) RTX 50 系列顯卡所采用的 GB200 系列 GPU 將采用臺積電 3nm 工藝。 ? 據(jù)此前相
    發(fā)表于 11-20 11:05 ?809次閱讀