JESD204B規(guī)范是JEDEC標(biāo)準(zhǔn)發(fā)布的較新版本,適用于數(shù)據(jù)轉(zhuǎn)換器和邏輯器件。如果您正在使用FPGA進(jìn)行高速數(shù)據(jù)采集設(shè)計(jì),您會聽到新的流行詞“JESD204B”。與LVDS和CMOS接口相比,這一較新的版本具有顯著的優(yōu)勢,因?yàn)樗ǜ唵蔚牟季趾透俚囊_數(shù)。JESD204B標(biāo)準(zhǔn)采用分層架構(gòu),由3層組成,從頂部的傳輸層開始,延伸到中間的鏈路層和底部的物理層。鏡像是接收器側(cè)的結(jié)構(gòu),采用自下而上的方法(物理層->鏈路層->傳輸層)。每一層都有一個獨(dú)特的功能要執(zhí)行。
JESD204B 變送器流量
傳輸層將轉(zhuǎn)換樣本映射到成幀非加擾八位字節(jié)和從中映射轉(zhuǎn)換樣本。加擾層可以選擇采用這些八位字節(jié)并對其進(jìn)行加擾或解擾,以便通過擴(kuò)展頻譜峰值來降低EMI效應(yīng)。加擾將在發(fā)射器中完成,解擾將在接收器中完成。數(shù)據(jù)鏈路層是將可選的加擾八位字節(jié)編碼為 10 位字符的位置。該層也是進(jìn)行控制字符生成或檢測的地方,以進(jìn)行車道對齊監(jiān)控和維護(hù)。物理層是串行器/解串器或(SERDES)層,負(fù)責(zé)以線速發(fā)送或接收字符。JESD204B協(xié)議棧在發(fā)送路徑中有<>個功能塊,在接收路徑中有<>個功能塊,如下圖所示。
JESD204B協(xié)議棧
JESD204B尋址數(shù)據(jù)同步,正被汽車、醫(yī)療成像、雷達(dá)和其他軍用航空和工業(yè)應(yīng)用所采用。JESD204B正在迅速獲得模擬供應(yīng)商的支持,這些供應(yīng)商正在考慮將高速ADC和DAC與可編程SOC連接,所有這些SOC均可與片上串行收發(fā)器配合使用,以充分利用JESD204B串行帶寬。
Synopsys 為 JESD100A/B 提供 204% 基于原生 SystemVerilog/UVM 的 VIP,具有一套全面的協(xié)議、方法、驗(yàn)證和生產(chǎn)力功能,可加速驗(yàn)證收斂。VIP中的每一層都滿足特定需求,傳輸層定義數(shù)據(jù)>八位字節(jié)>幀的映射,并由傳輸層參數(shù)匯總。鏈路布局主要由 8b/10b 編碼、鏈路同步和鏈路監(jiān)控的定義組成。該層通過 SYNC~ 接口檢測并報(bào)告各種鏈路錯誤。
審核編輯:郭婷
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報(bào)投訴
相關(guān)推薦
作者:Sureena Gupta如果您有接觸使用 FPGA 的高速數(shù)據(jù)采集設(shè)計(jì),沒準(zhǔn)聽說過新術(shù)語“JESD204B”。我在工作中看到過很多工程師詢問有關(guān) JESD204B 接口的信息以及它如何同
發(fā)表于 09-18 11:29
具有可重復(fù)的確定性延遲。隨著轉(zhuǎn)換器的速度和分辨率不斷提升,JESD204B接口在ADI高速轉(zhuǎn)換器和集成RF收發(fā)器中也變得更為常見。此外,FPGA和ASIC中靈活的串行器/解串器(SER
發(fā)表于 10-16 06:02
因素。JESD204B串行接口規(guī)范專為解決這一關(guān)鍵數(shù)據(jù)鏈路的問題而建立。圖1表示使用JESD204A/B的典型高速轉(zhuǎn)換器至FPGA互連配置。本文余下篇幅將探討推動該規(guī)范發(fā)展的某些關(guān)鍵的
發(fā)表于 05-29 05:00
。2.2 通用的LVDS 時鐘芯片 在某些應(yīng)用中客戶的系統(tǒng)上既有JESD204B 的數(shù)模轉(zhuǎn)換器,也有LVDS 接口的數(shù)模轉(zhuǎn)換器,或者客戶需要用到連續(xù)模式的SYSREF,這時LMK04800 系列的時鐘
發(fā)表于 06-19 05:00
JESD204B的工作原理JESD204B的控制字符
發(fā)表于 04-06 06:01
的模數(shù)轉(zhuǎn)換器(ADC)和數(shù)模轉(zhuǎn)換器(DAC)支持最新的JESD204B串行接口標(biāo)準(zhǔn),出現(xiàn)了FPGA與這些模擬產(chǎn)品的最佳接口方式問題。FPGA一直支持千兆串行/解串(SERDES)收發(fā)器。然而在過去,大多數(shù)ADC
發(fā)表于 04-06 09:46
在使用最新模數(shù)轉(zhuǎn)換器 (ADC) 和數(shù)模轉(zhuǎn)換器 (DAC) 設(shè)計(jì)系統(tǒng)時,我已知道了很多有關(guān) JESD204B 接口標(biāo)準(zhǔn)的信息,這些器件使用該協(xié)議與 FPGA 通信。那么在解決 ADC 至 FPGA
發(fā)表于 04-06 06:53
JESD204B數(shù)模轉(zhuǎn)換器的時鐘規(guī)范是什么?JESD204B數(shù)模轉(zhuǎn)換器有哪些優(yōu)勢?如何去實(shí)現(xiàn)JESD204B時鐘?
發(fā)表于 05-18 06:06
在使用我們的最新模數(shù)轉(zhuǎn)換器 (ADC) 和數(shù)模轉(zhuǎn)換器 (DAC) 設(shè)計(jì)系統(tǒng)時,我已知道了很多有關(guān) JESD204B 接口標(biāo)準(zhǔn)的信息,這些器件使用該協(xié)議與 FPGA 通信。此外,我還在 E2E 上的該
發(fā)表于 11-21 07:02
如果您有接觸使用 FPGA 的高速數(shù)據(jù)采集設(shè)計(jì),沒準(zhǔn)聽說過新術(shù)語“JESD204B”。我在工作中看到過很多工程師詢問有關(guān) JESD204B 接口的信息以及它如何同 FPGA 協(xié)作。他們
發(fā)表于 11-23 06:35
和RTL代碼的編寫。設(shè)計(jì)以最新的版本JESD204B.01(July 2011)為參考,設(shè)計(jì)根據(jù)數(shù)據(jù)流的傳輸分為傳輸層、數(shù)據(jù)鏈路層、物理成進(jìn)行代碼的編寫,其中JESD204B的模擬特性在本設(shè)計(jì)中因?yàn)闊o法實(shí)現(xiàn),所以并沒有做過多的描
發(fā)表于 11-17 09:36
?3223次閱讀
在從事高速數(shù)據(jù)擷取設(shè)計(jì)時使用FPGA的人大概都聽過新JEDEC標(biāo)準(zhǔn)「JESD204B」的名號。近期許多工程師均聯(lián)絡(luò)德州儀器,希望進(jìn)一步了解 JESD204B 接口,包括與FPGA如何互
發(fā)表于 11-18 02:57
?1.4w次閱讀
TR0033: PolarFire FPGA JESD204B Interoperability Test Report
發(fā)表于 02-03 15:30
?4次下載
理解JESD204B協(xié)議
發(fā)表于 11-04 09:52
?4次下載
JESD204B:適合您嗎?
發(fā)表于 11-07 08:07
?0次下載
評論