0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ADALM2000實(shí)驗(yàn):鎖相環(huán)

星星科技指導(dǎo)員 ? 來源:ADI ? 作者:Antoniu Miclaus 和 D ? 2023-05-29 14:15 ? 次閱讀

目標(biāo)

本實(shí)驗(yàn)活動(dòng)介紹鎖相環(huán)(PLL)。PLL電路有一些重要的應(yīng)用,例如信號(hào)調(diào)制/解調(diào)(主要是頻率和相位調(diào)制)、同步、時(shí)鐘和數(shù)據(jù)恢復(fù),以及倍頻和頻率合成。在這項(xiàng)實(shí)驗(yàn)中,您將建立一個(gè)簡(jiǎn)單的PLL電路,讓您對(duì)PLL操作有基本的了解

背景知識(shí)

PLL是一種反饋系統(tǒng),用于調(diào)節(jié)或鎖定壓控振蕩器(VCO)輸出與輸入基準(zhǔn)信號(hào)之間的相位差,如圖1所示。VCO是一種振蕩器,其輸出頻率是某個(gè)輸入控制電壓的函數(shù)。通常,當(dāng)VCO用于PLL等反饋環(huán)路時(shí),電壓頻率轉(zhuǎn)換函數(shù)必須至少是單調(diào)的。VCO的一個(gè)特例是電壓頻率轉(zhuǎn)換器(VFC),其電壓/頻率特性是線性的。反饋環(huán)路中的分頻器的分頻系數(shù)N一般是整數(shù),包括1,若為1則與沒有分頻器或從VCO輸出直連鑒相器輸入的情況相同。

wKgaomR0R-SAWEj4AAAvr7oQnO8857.png

圖1.PLL基本框圖

PLL是許多深?yuàn)W書籍和討論的主題,非常復(fù)雜,無法在這幾頁(yè)中詳盡說明。本實(shí)驗(yàn)的末尾有額外閱讀材料的鏈接。

材料

ADALM2000 主動(dòng)學(xué)習(xí)模塊

無焊試驗(yàn)板

跳線

一個(gè)2.2 kΩ電阻

一個(gè)47 kΩ電阻

一個(gè)10 kΩ電阻

一個(gè)4.7 nF電容(標(biāo)記為472)

一個(gè)100 pF電容(標(biāo)記為101)

一個(gè)CD4007 CMOS陣列

2個(gè)ZVN2110A NMOS晶體管

2個(gè)ZVP2110A PMOS晶體管

一個(gè) AD654 VFC

一節(jié)9 V電池(帶連接器

第1步指導(dǎo)

在無焊試驗(yàn)板上,首先基于AD654搭建VFC電路,如圖2所示。將電路搭建到試驗(yàn)板的一側(cè),以便為PLL的其他部件留出空間,我們將在本實(shí)驗(yàn)活動(dòng)的后續(xù)步驟中添加這些部件??刂齐妷和ㄟ^由R1和C1組成的單極點(diǎn)低通濾波器施加。這相當(dāng)于圖1中饋送至VCO模塊的低通濾波器模塊。

wKgaomR0SFCAZfAFAABHcgPohs4210.png

圖2.VFC電路

硬件設(shè)置

開啟固定5 V電源,并將9 V電池連接到電路。將AWG1輸出連接到VIN,如圖2所示。將AWG1配置為DC源,初始設(shè)置為2.5 V。將示波器通道輸入CH1+連接到VSQR輸出,如圖2所示。還應(yīng)將CH1-輸入接地。

wKgZomR0SFaAZPn3AAJXjsM3XOs101.png

圖3.VFC試驗(yàn)板電路

程序步驟

使用AWG 1直流偏置控制,將VIN電壓從1 V調(diào)整到4 V,同時(shí)在VSQR觀察VFC輸出的頻率。使用示波器控制屏幕上的頻率測(cè)量功能來完成此操作。根據(jù)公式1,圖2中的Rt和Ct設(shè)置VFC的標(biāo)稱輸出頻率。

wKgZomR0SFyAazf_AAAKW7BoyjA305.png

例如,VIN為設(shè)置范圍的中間值2.5V,并給定Rt Ct值(2.5/(10 × 10 kΩ × 100 pF)),輸出頻率應(yīng)接近250 kHz。驗(yàn)證您的測(cè)量結(jié)果是否與該值一致。如果不一致,請(qǐng)重新檢查電路連接和元件值。

wKgaomR0QuOAJ0XkAABItg4COOw324.jpg

圖4.VFC輸出

第2步指導(dǎo)

接下來,在試驗(yàn)板上添加來自上一個(gè)實(shí)驗(yàn)的異或門鑒相器電路,如圖5所示。構(gòu)建異或門后,將其連接到V轉(zhuǎn)F電路,如圖6所示,以構(gòu)成完整的PLL。在給電路添加任何東西之前,務(wù)必關(guān)閉5 V電源并斷開9 V電池。

wKgaomR0SGSAS55KAABblbJ6Cw0205.png

圖5.添加XOR鑒相器

wKgZomR0SGuAa7T8AABPhlwY0pQ424.png

圖6.完整PLL電路

硬件設(shè)置

開啟固定5 V電源,并將9 V電池連接到電路。將AWG1輸出連接到FREF,如圖4所示。將AWG1配置為方波,其幅度為5 V峰峰值,偏置為2.5 V(0 V至5 V擺幅);將初始頻率設(shè)置為第1步中測(cè)得的值(即VIN設(shè)置為2.5 V時(shí),應(yīng)在250 kHz左右)。將示波器通道輸入CH1+連接到FREF輸入,并將示波器通道CH2+連接到VSQR輸出,如圖6所示。還應(yīng)該將CH1-和CH2-輸入接地。將示波器設(shè)置為在通道1(FREF信號(hào))的上升沿觸發(fā)。

wKgaomR0SHKASNdpAAKXTtVEYQ0471.png

圖7.完整的PLL試驗(yàn)板電路

程序步驟

在FREF的頻率設(shè)為對(duì)應(yīng)于AD654引腳4上2.5 V控制電壓的情況下,VSQR處看到的輸出頻率應(yīng)鎖定輸入基準(zhǔn)頻率FREF。在示波器屏幕上,您應(yīng)該看到兩個(gè)方波是穩(wěn)定的(即彼此鎖定),并且VSQR相對(duì)于FREF偏移約90°。請(qǐng)記住,當(dāng)XOR鑒相器的兩個(gè)輸入相差90°時(shí),其濾波輸出將處于其輸出范圍的一半或約2.5 V。

wKgZomR0SHmAVWv5AADDcGTAEvY072.png

圖8.完整的PLL FREF和VSQR曲線

以小增量增大和減小基準(zhǔn)頻率FREF,以確定PLL會(huì)鎖定的最小和最大頻率。當(dāng)更改基準(zhǔn)輸入的頻率時(shí),注意FREF和VSQR之間的相對(duì)相位差。執(zhí)行此操作時(shí),測(cè)量AD654引腳4上的濾波直流控制電壓,并將這些讀數(shù)與步驟1中掃描VFC直流控制電壓時(shí)測(cè)得的讀數(shù)進(jìn)行比較。

將示波器通道2連接到圖6中C點(diǎn)處異或門的輸出端。將所看到的方波與異或門A (VSQR)和門B (FREF)的輸入進(jìn)行比較。當(dāng)PLL鎖定在最小和最大鎖定頻率以及鎖定范圍的中心頻率時(shí),C處的波形如何變化?

附加第3步指導(dǎo)

圖6中的簡(jiǎn)單PLL電路不是十分有意義,因?yàn)檩敵鲂盘?hào)只是輸入信號(hào)的相移版本。如圖1所示,如果在從VFC輸出端到鑒相器輸入端的反饋路徑中插入一個(gè)數(shù)字分頻器模塊,則輸出信號(hào)將是一個(gè)更高的倍頻信號(hào)。使用任何可用的數(shù)字分頻器IC,如CD4020、CD4040、CD4060甚至SN7490(幾乎任何分頻器IC都可以),斷開與異或輸入A的連接,并插入分頻器模塊,如圖9所示。

wKgaomR0SICAP0K2AABPVxSkCQY907.png

圖9.PLL倍頻器

根據(jù)您構(gòu)建的分頻器的分頻系數(shù)N,您需要相應(yīng)地改變FREF輸入頻率。例如,當(dāng)N=8時(shí),如果FREF之前是250 kHz,新的FREF將是250/8或31.25 kHz。異或門鑒相器輸出端的脈沖頻率也將是原來的八分之一。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 振蕩器
    +關(guān)注

    關(guān)注

    28

    文章

    3803

    瀏覽量

    138809
  • 分頻器
    +關(guān)注

    關(guān)注

    43

    文章

    447

    瀏覽量

    49752
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    774

    瀏覽量

    135006
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    鎖相環(huán)電路

    鎖相環(huán)電路 鎖相環(huán)
    發(fā)表于 09-25 14:28 ?7178次閱讀
    <b class='flag-5'>鎖相環(huán)</b>電路

    什么是鎖相環(huán) 鎖相環(huán)的組成 鎖相環(huán)選型原則有哪些呢?

    大家都知道鎖相環(huán)很重要,它是基石,鎖相環(huán)決定了收發(fā)系統(tǒng)的基礎(chǔ)指標(biāo),那么如此重要的鎖相環(huán)選型原則有哪些呢?
    的頭像 發(fā)表于 08-01 09:37 ?5244次閱讀
    什么是<b class='flag-5'>鎖相環(huán)</b> <b class='flag-5'>鎖相環(huán)</b>的組成 <b class='flag-5'>鎖相環(huán)</b>選型原則有哪些呢?

    ADALM2000實(shí)驗(yàn):調(diào)諧放大器級(jí)(二)

    實(shí)驗(yàn)活動(dòng)的目標(biāo)是延續(xù)“ADALM2000實(shí)驗(yàn):調(diào)諧放大器級(jí)”中開始的調(diào)諧放大器級(jí)研究。
    發(fā)表于 10-16 17:56 ?650次閱讀

    學(xué)子專區(qū)—ADALM2000實(shí)驗(yàn):BJT差分對(duì)

    本次實(shí)驗(yàn)旨在研究一個(gè)使用NPN晶體管的簡(jiǎn)單差分放大器。首先,我們需要做一些關(guān)于硬件限制問題的說明。ADALM2000系統(tǒng)中的波形發(fā)生器具有高輸出帶寬,該高帶寬代來了寬帶噪聲。
    發(fā)表于 12-14 10:47 ?2717次閱讀
    學(xué)子專區(qū)—<b class='flag-5'>ADALM2000</b><b class='flag-5'>實(shí)驗(yàn)</b>:BJT差分對(duì)

    齊納二極管穩(wěn)壓器ADALM2000應(yīng)用示例

    齊納二極管穩(wěn)壓器ADALM2000應(yīng)用示例
    發(fā)表于 06-17 08:53

    模擬鎖相環(huán)應(yīng)用實(shí)驗(yàn)

    一、實(shí)驗(yàn)目的1、掌握模擬鎖相環(huán)的組成及工作原理。2、學(xué)習(xí)用集成鎖相環(huán)構(gòu)成鎖相解調(diào)電路。3、學(xué)習(xí)用集成鎖相環(huán)構(gòu)成
    發(fā)表于 03-22 11:44 ?127次下載

    模擬鎖相環(huán)與載波同步實(shí)驗(yàn)

    實(shí)驗(yàn) 模擬鎖相環(huán)與載波同步 一、?實(shí)驗(yàn)目的 ??? 1. 掌握模擬鎖相環(huán)的工作原理,以及環(huán)路的鎖定狀
    發(fā)表于 04-01 08:57 ?8881次閱讀
    模擬<b class='flag-5'>鎖相環(huán)</b>與載波同步<b class='flag-5'>實(shí)驗(yàn)</b>

    實(shí)驗(yàn) 數(shù)字鎖相環(huán)與位同步

    實(shí)驗(yàn)五? 數(shù)字鎖相環(huán)與位同步 一、?實(shí)驗(yàn)目的 ??? 1. 掌握數(shù)字鎖相環(huán)工作原理以及觸發(fā)式數(shù)字鎖
    發(fā)表于 04-01 09:27 ?5640次閱讀
    <b class='flag-5'>實(shí)驗(yàn)</b> 數(shù)字<b class='flag-5'>鎖相環(huán)</b>與位同步

    鎖相環(huán)(PLL),鎖相環(huán)(PLL)是什么意思

    鎖相環(huán)(PLL),鎖相環(huán)(PLL)是什么意思 PLL的概念 我們所說的PLL。其
    發(fā)表于 03-23 10:47 ?6114次閱讀

    鎖相環(huán)

    鎖相環(huán)英文為PLL,即PLL鎖相環(huán)??梢苑譃槟M鎖相環(huán)和數(shù)字鎖相環(huán)。兩種分類的鎖相環(huán)原理有較大區(qū)別,通過不同的
    發(fā)表于 10-26 12:40
    <b class='flag-5'>鎖相環(huán)</b>

    ADALM2000概述

    ADALM2000概述
    發(fā)表于 03-23 18:13 ?14次下載
    <b class='flag-5'>ADALM2000</b>概述

    如何使用Python和ADALM2000創(chuàng)建示波器

    本文旨在演示用戶如何使用ADALM2000開發(fā)自己的虛擬實(shí)驗(yàn)室儀器。本文將使用Python編程語(yǔ)言,因?yàn)樗暮?jiǎn)單性,也因?yàn)樗情_源的。通過Python和ADALM2000的結(jié)合,可以開發(fā)多種虛擬
    的頭像 發(fā)表于 12-14 16:07 ?1577次閱讀
    如何使用Python和<b class='flag-5'>ADALM2000</b>創(chuàng)建示波器

    虛擬電子實(shí)驗(yàn)室:如何使用Python編程語(yǔ)言和ADALM2000創(chuàng)建示波器

    本文旨在演示用戶如何使用ADALM2000開發(fā)自己的虛擬實(shí)驗(yàn)室儀器。本文將使用Python這種簡(jiǎn)單的開源編程語(yǔ)言。將Python與ADALM2000相結(jié)合,可以開發(fā)多個(gè)虛擬實(shí)驗(yàn)室儀器,
    的頭像 發(fā)表于 06-15 14:56 ?1149次閱讀
    虛擬電子<b class='flag-5'>實(shí)驗(yàn)</b>室:如何使用Python編程語(yǔ)言和<b class='flag-5'>ADALM2000</b>創(chuàng)建示波器

    ADALM2000實(shí)驗(yàn):可調(diào)外部觸發(fā)電路

    實(shí)驗(yàn)活動(dòng)的目標(biāo)是研究一種將模擬信號(hào)連接到ADALM2000模塊的數(shù)字式外部觸發(fā)信號(hào)輸入的電路。
    的頭像 發(fā)表于 07-10 09:32 ?693次閱讀
    <b class='flag-5'>ADALM2000</b><b class='flag-5'>實(shí)驗(yàn)</b>:可調(diào)外部觸發(fā)電路

    如何使用Python編程語(yǔ)言和ADALM2000創(chuàng)建虛擬示波器

    本文旨在演示用戶如何使用ADI ADALM2000和簡(jiǎn)單的開源編程語(yǔ)言Python開發(fā)所需的虛擬實(shí)驗(yàn)室儀器。
    的頭像 發(fā)表于 07-13 16:39 ?973次閱讀
    如何使用Python編程語(yǔ)言和<b class='flag-5'>ADALM2000</b>創(chuàng)建虛擬示波器