0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)面臨的挑戰(zhàn)

machao1680 ? 來(lái)源:電子設(shè)計(jì)寶典 ? 2023-05-30 09:21 ? 次閱讀

電子設(shè)計(jì)領(lǐng)域,高性能設(shè)計(jì)有其獨(dú)特挑戰(zhàn)。

1

高速設(shè)計(jì)的誕生

近些年,日益增多的高頻信號(hào)設(shè)計(jì)與穩(wěn)步增加的電子系統(tǒng)性能緊密相連。

隨著系統(tǒng)性能的提高,PCB設(shè)計(jì)師的挑戰(zhàn)與日俱增:更微小的晶粒,更密集的電路板布局,更低功耗的芯片要求。

隨著所有技術(shù)的迅猛發(fā)展,我們已成為高速設(shè)計(jì)的核心,需要考慮其復(fù)雜性和所有因素。

2

回顧

在過(guò)去30年,PCB設(shè)計(jì)發(fā)生了很大變化。1987年,我們認(rèn)為0.5微米是技術(shù)的終結(jié)者,但今天,22納米工藝已變成了常態(tài)。

如下圖所示,1985年的邊緣速率推進(jìn)了設(shè)計(jì)復(fù)雜性的提升(通常為30納秒),而如今邊緣速率已變成1納秒。

e1962652-fe80-11ed-90ce-dac502259ad0.png

過(guò)去30年邊緣速率的變化

3

技術(shù)進(jìn)步中伴隨各種問(wèn)題

技術(shù)的進(jìn)步總是伴隨著一系列問(wèn)題。隨著系統(tǒng)性能的提升和高速設(shè)計(jì)的采納,一些問(wèn)題必須在設(shè)計(jì)環(huán)境中進(jìn)行處理。

下面,我們來(lái)總結(jié)一下面臨的挑戰(zhàn):

信號(hào)質(zhì)量

IC制造商傾向于更低的核心電壓和更高的工作頻率,這就導(dǎo)致了急劇上升的邊緣速率。無(wú)端接設(shè)計(jì)中的邊緣速率將會(huì)引發(fā)反射和信號(hào)質(zhì)量問(wèn)題。

串?dāng)_

在高速信號(hào)設(shè)計(jì)中,密集路徑往往會(huì)導(dǎo)致串?dāng)_——在PCB上,走線間的電磁耦合關(guān)聯(lián)現(xiàn)象。

串?dāng)_可以是同一層上走線的邊緣耦合,也可以是相鄰層上的寬邊耦合。

耦合是三維的。與并排走線路徑相比,平行路徑和寬邊走線會(huì)造成更多串?dāng)_。

e1b3f72c-fe80-11ed-90ce-dac502259ad0.png

寬邊耦合(頂部)相比于邊緣耦合(底部)

輻射

在傳統(tǒng)設(shè)計(jì)中的快速邊緣速率,即使使用與先前相同的頻率和走線長(zhǎng)度,也會(huì)在無(wú)端接傳輸線上產(chǎn)生振鈴。

這從根本上導(dǎo)致了更高的輻射,遠(yuǎn)遠(yuǎn)超過(guò)了無(wú)終端傳輸線路的FCC/CISPR B類限制。

e1cfdbfe-fe80-11ed-90ce-dac502259ad0.jpg

10納秒(左)和1納秒(右)的邊緣速率輻射

4

設(shè)計(jì)解決方案

信號(hào)和電源完整性問(wèn)題會(huì)間歇出現(xiàn),很難進(jìn)行判別。所以最好的方法,就是在設(shè)計(jì)過(guò)程中找到問(wèn)題根源,將之清除,而不是在后期階段試圖解決,延誤生產(chǎn)。

通過(guò)疊層規(guī)劃工具,能更容易地在您的設(shè)計(jì)中,實(shí)現(xiàn)信號(hào)完整性問(wèn)題的解決方案。

5

電路板疊層規(guī)劃

高速設(shè)計(jì)的頭等大事一定是電路板疊層?;迨茄b配中最重要的組成部分,其規(guī)格必須精心策劃,避免不連續(xù)的阻抗、信號(hào)耦合和過(guò)量的電磁輻射。

在查看下次設(shè)計(jì)的電路板疊層時(shí),請(qǐng)牢記以下提示和建議:

所有信號(hào)層需相鄰并緊密耦合至不間斷的參考平面,該平面可以創(chuàng)建一個(gè)明確的回路,消除寬邊串?dāng)_。

e1f4a042-fe80-11ed-90ce-dac502259ad0.jpg

每個(gè)信號(hào)層的基板都鄰接至參考平面

有良好的平面電容來(lái)減少高頻中的交流阻抗。緊密耦合的內(nèi)電層平面來(lái)減小頂層的交流阻抗,極大程度減少電磁輻射。

降低電介質(zhì)高度會(huì)大大減少串?dāng)_現(xiàn)象,而不會(huì)對(duì)電路板的可用空間產(chǎn)生影響。

基板應(yīng)能適用一系列不同的技術(shù)。例如:50/100歐姆數(shù)位,40/80歐姆DDR4,90歐姆USB。

6

布線和工作流程

精心策劃疊層后,下一步便需關(guān)注電路板布線?;谠O(shè)計(jì)規(guī)則和工作區(qū)域的精心配置,您能夠最高效成功地對(duì)電路板進(jìn)行布線。

以下這些提示,能幫助您的布線更加容易,避免不必要的串?dāng)_、輻射和信號(hào)質(zhì)量問(wèn)題:

簡(jiǎn)化視圖,以便清楚查看分割平面和電流回路。

為此,首先確定哪個(gè)銅箔平面(地或電源)作為每個(gè)信號(hào)層的參考平面,然后打開(kāi)信號(hào)層和內(nèi)電層平面同時(shí)查看。這能幫助您更容易地看到分割平面的走線。

e21a63e0-fe80-11ed-90ce-dac502259ad0.jpg

多重信號(hào)層(左)、頂層和相鄰平面視圖(右)

如果數(shù)字信號(hào)必須穿越電源參考平面,您可以靠近信號(hào)放置一或兩個(gè)去耦電容(100nF)。這樣,就在兩個(gè)電源之間提供了一個(gè)電流回路。

避免平行布線和寬邊布線,這會(huì)比并排布線導(dǎo)致更多串?dāng)_。

除非使用的是同步總線,否則,平行區(qū)間越短越好,以減少串?dāng)_。為信號(hào)組留出空間,使其地址和數(shù)據(jù)間隔是走線寬度的三倍。

在電路板的頂層和底層使用組合微帶層時(shí)要小心。這可能導(dǎo)致相鄰板層間走線的串?dāng)_,危及信號(hào)完整性。

按信號(hào)組的最長(zhǎng)延遲為時(shí)鐘(或選通)信號(hào)走線,這保證了在時(shí)鐘讀取前,數(shù)據(jù)已經(jīng)建立。

在平面之間對(duì)嵌入式信號(hào)進(jìn)行走線,有助于輻射最小化,還能提供ESD保護(hù)。

7

信號(hào)清晰度

在未來(lái),電子設(shè)計(jì)的復(fù)雜性毫無(wú)疑問(wèn)會(huì)持續(xù)增加,這會(huì)給PCB設(shè)計(jì)師帶來(lái)一系列亟待解決的挑戰(zhàn)。確保電路板疊層、阻抗、電流回路的正確配置,是設(shè)計(jì)穩(wěn)定性的基礎(chǔ)。

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電壓
    +關(guān)注

    關(guān)注

    45

    文章

    5539

    瀏覽量

    115490
  • 電磁
    +關(guān)注

    關(guān)注

    15

    文章

    1073

    瀏覽量

    51674
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4668

    瀏覽量

    85135

原文標(biāo)題:從PCB設(shè)計(jì)下手,讓信號(hào)完整性不再難

文章出處:【微信號(hào):電子設(shè)計(jì)寶典,微信公眾號(hào):電子設(shè)計(jì)寶典】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    應(yīng)對(duì)復(fù)雜PCB設(shè)計(jì)挑戰(zhàn),Mentor闡述3D PCB系統(tǒng)設(shè)計(jì)技術(shù)

    Mentor針對(duì)復(fù)雜PCB設(shè)計(jì)面臨挑戰(zhàn),闡述了三維(3D)PCB系統(tǒng)設(shè)計(jì)技術(shù)、多板系統(tǒng)設(shè)計(jì)、先進(jìn)的封裝與外形協(xié)同設(shè)計(jì)方法、通過(guò)重用提高設(shè)計(jì)效率的理念,及電源完整性等設(shè)計(jì)方法。
    發(fā)表于 07-03 09:45 ?1411次閱讀

    [討論]PCB設(shè)計(jì)面臨的新挑戰(zhàn)

    的設(shè)計(jì)都是通過(guò)PCB設(shè)計(jì)來(lái)承載表現(xiàn)的?! 〉谝郧暗脑O(shè)計(jì)中,由于頻率很低,密度很小,器件的管教間的間距很大,PCB設(shè)計(jì)的工作是以連通為目的的,沒(méi)有任何其他功能和性能的挑戰(zhàn)。所以在很長(zhǎng)的一段時(shí)間里,
    發(fā)表于 03-24 11:40

    【漢普觀點(diǎn)】PCB設(shè)計(jì)面臨挑戰(zhàn)

    會(huì)在電子產(chǎn)品設(shè)計(jì)中使用高主頻的器件、高速率的總線。在要求越來(lái)越苛刻的情況下,PCB設(shè)計(jì)因?yàn)橐蟮奶岣?b class='flag-5'>面臨越來(lái)越多的挑戰(zhàn)。漢普自03年成立以來(lái),一直專注PCB設(shè)計(jì)及后端的生產(chǎn)服務(wù)。各種行
    發(fā)表于 04-27 16:01

    基于高速FPGA的PCB設(shè)計(jì)技術(shù)介紹

    從事的電路設(shè)計(jì)那樣輕松。在設(shè)計(jì)最終能夠正常工作、有人對(duì)性能作出肯定之前,PCB設(shè)計(jì)師都面臨著許多新的挑戰(zhàn)。這正是目前高速PCB設(shè)計(jì)的現(xiàn)狀--設(shè)計(jì)規(guī)則和設(shè)計(jì)指南不斷發(fā)展,如果幸運(yùn)的話,它
    發(fā)表于 07-10 06:22

    PCB設(shè)計(jì)行業(yè)面臨的困境有哪些

    外包公司應(yīng)運(yùn)而生,盡管如此,目前國(guó)優(yōu)秀的PCB設(shè)計(jì)外包公司仍然不是很多?! ‰m然國(guó)內(nèi)PCB設(shè)計(jì)行業(yè)面臨著許多困難和挑戰(zhàn),但龐大的市場(chǎng)依然讓許多企業(yè)對(duì)
    發(fā)表于 06-23 15:41

    如何去面對(duì)高速高密度PCB設(shè)計(jì)的新挑戰(zhàn)?

    如何去面對(duì)高速高密度PCB設(shè)計(jì)的新挑戰(zhàn)?
    發(fā)表于 04-23 06:18

    怎么才能實(shí)現(xiàn)高性能的PCB設(shè)計(jì)?

    PCB設(shè)計(jì)團(tuán)隊(duì)的組建建議是什么高性能PCB設(shè)計(jì)的硬件必備基礎(chǔ)高性能PCB設(shè)計(jì)面臨挑戰(zhàn)和工程實(shí)現(xiàn)
    發(fā)表于 04-26 06:06

    看看你在PCB評(píng)估過(guò)程中需要考慮的因素有哪些?

    PCB設(shè)計(jì)面臨挑戰(zhàn)有哪些?在PCB評(píng)估過(guò)程中需要關(guān)注哪些因素?
    發(fā)表于 04-26 06:51

    高速通信面臨挑戰(zhàn)是什么?

    高速通信面臨挑戰(zhàn)是什么?
    發(fā)表于 05-24 06:34

    高性能PCB設(shè)計(jì)的工程實(shí)現(xiàn)

    一、PCB設(shè)計(jì)團(tuán)隊(duì)的組建建議 二、高性能PCB設(shè)計(jì)的硬件必備基礎(chǔ)三、高性能PCB設(shè)計(jì)面臨挑戰(zhàn)和工程實(shí)現(xiàn) 1.研發(fā)周期的
    發(fā)表于 10-07 11:08 ?0次下載

    高速PCB設(shè)計(jì)誤區(qū)與對(duì)策

    理論研究和實(shí)踐都表明,對(duì)高速電子系統(tǒng)而言,成功的PCB設(shè)計(jì)是解決系統(tǒng)EMC問(wèn)題的重要措施之一.為了滿足EMC標(biāo)準(zhǔn)的要求,高速PCB設(shè)計(jì)面臨新的挑戰(zhàn),在高速
    發(fā)表于 11-23 10:25 ?0次下載
    高速<b class='flag-5'>PCB設(shè)計(jì)</b>誤區(qū)與對(duì)策

    高速高密度PCB設(shè)計(jì)面臨著什么挑戰(zhàn)

    面對(duì)高速高密度PCB設(shè)計(jì)挑戰(zhàn),設(shè)計(jì)者需要改變的不僅僅是工具,還有設(shè)計(jì)的方法、理念和流程。
    發(fā)表于 09-15 17:39 ?761次閱讀
    高速高密度<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>面臨</b>著什么<b class='flag-5'>挑戰(zhàn)</b>

    電源產(chǎn)品的PCB設(shè)計(jì)需要面臨什么樣的挑戰(zhàn)

    目前在科技產(chǎn)品飛速發(fā)展的趨勢(shì)下,電源產(chǎn)品的PCB設(shè)計(jì)面臨著更大的挑戰(zhàn),主要包括電源轉(zhuǎn)換效率、熱分析、電源平面完整性和EMI(電磁干擾)等。
    發(fā)表于 08-29 17:18 ?731次閱讀

    PCB設(shè)計(jì)面臨挑戰(zhàn)及主要關(guān)注點(diǎn)

    隨著電子、通信技術(shù)的飛速發(fā)展,今天的PCB設(shè)計(jì)面臨的已經(jīng)是與以往截然不同的、全新的挑戰(zhàn)。主要表現(xiàn)在以下幾個(gè)方面: 1、信號(hào)邊緣速率越來(lái)越快,片內(nèi)和片外時(shí)鐘速率越來(lái)越高,現(xiàn)在的時(shí)鐘頻率不再是過(guò)去的幾兆
    的頭像 發(fā)表于 11-30 17:10 ?2611次閱讀

    PCB設(shè)計(jì)面臨挑戰(zhàn)

    隨著系統(tǒng)性能的提高,PCB設(shè)計(jì)師的挑戰(zhàn)與日俱增:更微小的晶粒,更密集的電路板布局,更低功耗的芯片要求。
    發(fā)表于 08-31 15:47 ?647次閱讀