0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

麻省理工華裔研究出2D晶體管,輕松突破1nm工藝!

機(jī)械自動(dòng)化前沿 ? 來(lái)源:機(jī)械自動(dòng)化前沿 ? 2023-05-31 15:45 ? 次閱讀

眾所周知,***作為芯片生產(chǎn)過程中的最主要的設(shè)備之一,其重要性不言而喻。

先進(jìn)的制程工藝完全依賴于先進(jìn)的***設(shè)備,比如現(xiàn)階段臺(tái)積電最先進(jìn)的第二代 3nm 工藝,離不開 EUV ***。

然而,前不久麻省理工學(xué)院(MIT)華裔研究生朱家迪突破了常溫條件下由二維(2D)材料制造成功的原子晶體管,每個(gè)晶體管只有 3 個(gè)原子的厚度,堆疊起來(lái)制成的芯片工藝將輕松突破 1nm。

目前的半導(dǎo)體芯片都是在晶圓上通過光刻/蝕刻等工藝加工出來(lái)的三維立體結(jié)構(gòu),所以堆疊多層晶體管以實(shí)現(xiàn)更密集的集成是非常困難的。

而且,現(xiàn)在先進(jìn)制程工藝的發(fā)展似乎也在 1~3nm 這里出現(xiàn)了瓶頸,所以不少人都認(rèn)為摩爾定律到頭了。

但是由超薄 2D 材料制成的半導(dǎo)體晶體管,單個(gè)只有 3 個(gè)原子的厚度,可以大量堆疊起來(lái)制造更強(qiáng)大的芯片。

正因如此,麻省理工學(xué)院的研究人員研發(fā)并展示了一種新技術(shù),可以直接在硅芯片上有效地生成二維過渡金屬二硫化物 (TMD) 材料層,以實(shí)現(xiàn)更密集的集成。

但是,直接將 2D 材料生成到硅 CMOS 晶圓上有一個(gè)問題,就是這個(gè)過程通常需要約 600 攝氏度的高溫,但硅晶體管和電路在加熱到 400 攝氏度以上時(shí)可能會(huì)損壞。

這次麻省理工學(xué)院(MIT)華裔研究生朱家迪等人的研究成果就是,開發(fā)出了一種不會(huì)損壞芯片的低溫生成工藝,可直接將 2D 半導(dǎo)體晶體管集成在標(biāo)準(zhǔn)硅電路之上。

a793640a-feef-11ed-90ce-dac502259ad0.jpg

此外,這位華裔研究生的新技術(shù)還有兩個(gè)優(yōu)勢(shì):擁有更好的工藝+減少生成時(shí)間。

之前研究人員是先在其他地方生成 2D 材料,然后將它們轉(zhuǎn)移到晶圓上,但這種方式通常會(huì)導(dǎo)致缺陷,進(jìn)而影響設(shè)備和電路的性能,而且在轉(zhuǎn)移 2D 材料時(shí)也非常困難。

相比之下,這種新工藝會(huì)直接在整個(gè) 8 英寸晶圓上生成出光滑、高度均勻的材料層。

其次就是能夠顯著減少生成 2D 材料所需的時(shí)間。以前的方法需要超過一天的時(shí)間來(lái)生成 2D 材料,新方法則將其縮短到了一小時(shí)內(nèi)。

“使用二維材料是提高集成電路密度的有效方法。我們正在做的就像建造一座多層建筑。如果你只有一層,這是傳統(tǒng)的情況,它不會(huì)容納很多人。但是隨著樓層的增加,大樓將容納更多的人,從而可以實(shí)現(xiàn)驚人的新事物?!?/p>

朱家迪在論文中這樣解釋,“由于我們正在研究的異質(zhì)集成,我們將硅作為第一層,然后我們可以將多層 2D 材料直接集成在上面。”

隨著 ChatGPT 的興起,帶動(dòng)了人工智能產(chǎn)業(yè)的蓬勃發(fā)展,AI 的背后就需要強(qiáng)大的硬件算力支持,也就是芯片。

該技術(shù)不需要***就可以使芯片輕松突破 1nm 工藝,也能大幅降低半導(dǎo)體芯片的成本,如果現(xiàn)階段的***技術(shù)無(wú)法突破 1nm 工藝的話,那么這種新技術(shù)將從***手中拿走接力棒,屆時(shí)***也將走進(jìn)歷史~

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    450

    文章

    49635

    瀏覽量

    417137
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    334

    文章

    26313

    瀏覽量

    209967
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9499

    瀏覽量

    136930

原文標(biāo)題:光刻機(jī)將成為歷史!麻省理工華裔研究出 2D 晶體管,輕松突破 1nm 工藝!

文章出處:【微信號(hào):robotqy,微信公眾號(hào):機(jī)械自動(dòng)化前沿】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導(dǎo)體場(chǎng)效應(yīng)晶體管(MOSFET)類型,它們?cè)诙鄠€(gè)方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點(diǎn)、應(yīng)用場(chǎng)景等方面詳細(xì)闡述NMOS晶體管
    的頭像 發(fā)表于 09-13 14:10 ?201次閱讀

    2D多鰭FETs的高密度集成,搭臺(tái)引導(dǎo)外延的科技突破!

    挑戰(zhàn),包括短通道效應(yīng)、界面缺陷和非均勻靜電控制等問題。為了應(yīng)對(duì)這些挑戰(zhàn),學(xué)術(shù)界和產(chǎn)業(yè)界開始關(guān)注二維(2D)半導(dǎo)體材料的潛力,這些材料具有原子平坦的表面和優(yōu)異的電子特性。在此背景下,研究人員開始探索利用2D材料構(gòu)建3
    的頭像 發(fā)表于 09-03 14:31 ?141次閱讀
    <b class='flag-5'>2D</b>多鰭FETs的高密度集成,搭臺(tái)引導(dǎo)外延的科技<b class='flag-5'>突破</b>!

    GaN晶體管和SiC晶體管有什么不同

    GaN(氮化鎵)晶體管和SiC(碳化硅)晶體管作為兩種先進(jìn)的功率半導(dǎo)體器件,在電力電子、高頻通信及高溫高壓應(yīng)用等領(lǐng)域展現(xiàn)出了顯著的優(yōu)勢(shì)。然而,它們?cè)诓牧咸匦?、性能表現(xiàn)、應(yīng)用場(chǎng)景以及制造工藝等方面存在諸多不同。以下是對(duì)這兩種
    的頭像 發(fā)表于 08-15 11:16 ?325次閱讀

    微電子所在《中國(guó)科學(xué):國(guó)家科學(xué)評(píng)論》發(fā)表關(guān)于先進(jìn)CMOS集成電路新結(jié)構(gòu)晶體管的綜述論文

    晶體管結(jié)構(gòu)創(chuàng)新成為了技術(shù)發(fā)展的主要路徑,從平面晶體管演進(jìn)到鰭式場(chǎng)效應(yīng)晶體管,再到最新3nm技術(shù)節(jié)點(diǎn)下的堆疊納米溝道全環(huán)繞柵極FET(GAAFET),通過
    的頭像 發(fā)表于 05-31 17:39 ?278次閱讀
    微電子所在《中國(guó)科學(xué):國(guó)家科學(xué)評(píng)論》發(fā)表關(guān)于先進(jìn)CMOS集成電路新結(jié)構(gòu)<b class='flag-5'>晶體管</b>的綜述論文

    麻省理工科技評(píng)論》洞察與思特沃克發(fā)布最新報(bào)告

    ——明智的決策是企業(yè)數(shù)據(jù)現(xiàn)代化的首要目標(biāo) 北京2024年5月29日 /美通社/ -- 近日,《麻省理工科技評(píng)論》洞察最新報(bào)告探討了企業(yè)數(shù)據(jù)戰(zhàn)略和現(xiàn)代化計(jì)劃與整體業(yè)務(wù)戰(zhàn)略不一致,以及過于狹隘地專注于
    的頭像 發(fā)表于 05-29 17:31 ?227次閱讀

    基于MAXWELL 2D 的永磁電機(jī)研究

    電子發(fā)燒友網(wǎng)站提供《基于MAXWELL 2D 的永磁電機(jī)研究.pdf》資料免費(fèi)下載
    發(fā)表于 04-23 14:18 ?7次下載

    麻省理工與Adobe新技術(shù)DMD提升圖像生成速度

    2023年3月27日,據(jù)傳,新型文生圖算法雖然使得圖像生成無(wú)比逼真,但奈何運(yùn)行速度較慢。近期,美國(guó)麻省理工學(xué)院聯(lián)合Adobe推出新型DMD方法,僅略微犧牲圖像質(zhì)量就大幅度提高圖像生成效率。
    的頭像 發(fā)表于 03-27 14:17 ?386次閱讀

    麻省理工學(xué)院開發(fā)出新的RFID標(biāo)簽防篡改技術(shù)

    雖然RFID標(biāo)簽廣泛應(yīng)用于各種場(chǎng)景,但安全性一直是其難以回避的問題。不法分子可以輕松復(fù)制或剝離這些電子標(biāo)簽,將贗品偽裝成正品,欺騙消費(fèi)者和認(rèn)證系統(tǒng)。然而,麻省理工的新發(fā)明為這一問題提供了有效
    的頭像 發(fā)表于 02-22 11:30 ?468次閱讀
    <b class='flag-5'>麻省理工</b>學(xué)院開發(fā)出新的RFID標(biāo)簽防篡改技術(shù)

    晶體管Ⅴbe擴(kuò)散現(xiàn)象是什么?

    是,最大輸出電流時(shí)產(chǎn)生0.2 V壓降。功率場(chǎng)效應(yīng)可以無(wú)需任何外接元件而直接并聯(lián),因?yàn)槠渎O電流具有負(fù)溫度系數(shù)。 1晶體管的Vbe擴(kuò)散現(xiàn)象是什么原理,在此基礎(chǔ)上為什么要加電阻? 2、
    發(fā)表于 01-26 23:07

    有什么方法可以提高晶體管的開關(guān)速度呢?

    在其內(nèi)部移動(dòng)的時(shí)間越短,從而提高開關(guān)速度。因此,隨著技術(shù)的進(jìn)步,晶體管的尺寸不斷縮小。例如,從70納米(nm)縮小到現(xiàn)在的7納米。 2. 新材料:研究人員一直在
    的頭像 發(fā)表于 01-12 11:18 ?1004次閱讀

    晶體管是怎么做得越來(lái)越小的?

    上次我的文章解釋了所謂的7nm不是真的7nm,是在實(shí)際線寬無(wú)法大幅縮小的前提下,通過改變晶體管結(jié)構(gòu)的方式縮小晶體管實(shí)際尺寸來(lái)達(dá)到等效線寬的效果那么新的問題來(lái)了:從平面
    的頭像 發(fā)表于 12-19 16:29 ?532次閱讀
    <b class='flag-5'>晶體管</b>是怎么做得越來(lái)越小的?

    日本晶圓廠,開發(fā)1nm

    LSTC 和 Leti 希望建立設(shè)計(jì)采用 1.4 納米至 1 納米工藝制造的半導(dǎo)體所需的基本技術(shù)。制造1納米產(chǎn)品需要不同的晶體管結(jié)構(gòu),而在該領(lǐng)域,Leti在薄膜沉積和類似技術(shù)方面實(shí)力雄
    的頭像 發(fā)表于 11-20 17:14 ?1086次閱讀

    剛剛,6位傳感器青年科學(xué)家入選!麻省理工這份權(quán)威名單公布!

    今日(11月2日),2023年度《麻省理工科技評(píng)論》“35歲以下科技創(chuàng)新35人”亞太區(qū)入選者名單正式公布。 ?《麻省理工科技評(píng)論》(MIT Technology Review)于1899年在美國(guó)
    的頭像 發(fā)表于 11-03 08:41 ?382次閱讀
    剛剛,6位傳感器青年科學(xué)家入選!<b class='flag-5'>麻省理工</b>這份權(quán)威名單公布!

    如何避免晶體管損壞?

    。 1. 避免過電流 晶體管很容易受到過電流的影響。如果電流過大,那么晶體管中的電路就可能燒毀。為了避免過電流對(duì)晶體管的影響,需要在電路中加入保險(xiǎn)絲。保險(xiǎn)絲可以在電流過大時(shí)自動(dòng)切斷電源
    的頭像 發(fā)表于 10-31 10:37 ?627次閱讀

    2nm芯片什么時(shí)候 2nm芯片手機(jī)有哪些

    N2,也就是2nm,將采用GAAFET全環(huán)繞柵極晶體管技術(shù),預(yù)計(jì)2025年實(shí)現(xiàn)量產(chǎn)。 2nm芯片是指采用了2nm制程
    的頭像 發(fā)表于 10-19 17:06 ?1277次閱讀