5
時(shí)鐘電路
5.1 復(fù)位條件
復(fù)位后,RA6 MCU開始以中速片上振蕩器 (MOCO) 作為主時(shí)鐘源運(yùn)行。復(fù)位時(shí),默認(rèn)情況下主振蕩器和PLL處于關(guān)閉狀態(tài)。HOCO和IWDT可能處于打開或關(guān)閉狀態(tài),具體取決于選項(xiàng)設(shè)置存儲(chǔ)器中的設(shè)置(請(qǐng)參見后文第4節(jié))。
5.2 時(shí)鐘頻率要求
ICLK必須始終大于或等于BCLK。最小和最大頻率如下表所示。有關(guān)詳細(xì)信息,請(qǐng)參見《MCU硬件用戶手冊(cè)》中“時(shí)鐘生成電路”一章的“概述”部分,其中包括外部和內(nèi)部時(shí)鐘源規(guī)范。更多詳細(xì)信息,請(qǐng)參見《MCU硬件用戶手冊(cè)》中“電氣特性”一章的“交流特性”部分。
表8. Arm Cortex-M4 MCU內(nèi)部時(shí)鐘的頻率范圍
1. 如果使用以太網(wǎng)控制器,則ICLK和PCLKA頻率必須相同且至少為12.5MHz
1. 寫入或擦除ROM或數(shù)據(jù)閃存時(shí),F(xiàn)CLK必須以至少4MHz的頻率運(yùn)行。
表9. Arm Cortex-M33 MCU內(nèi)部時(shí)鐘的頻率范圍
如果使用以太網(wǎng)控制器,則ICLK和PCLKA頻率必須相同且至少為12.5MHz。
寫入或擦除ROM或數(shù)據(jù)閃存時(shí),F(xiàn)CLK必須以至少4MHz的頻率運(yùn)行。
RA系列的某些產(chǎn)品上提供的全速USB 2.0模塊 (USBFS) 和高速USB 2.0模塊 (USBHS) 需要48MHz的USB時(shí)鐘信號(hào)(UCLK或USBCLK)。當(dāng)使用USB并選擇HOCO作為PLL的時(shí)鐘源時(shí),必須使能鎖頻環(huán) (FLL) 功能。
使用USB時(shí),僅可選擇以下主時(shí)鐘振蕩器頻率:8MHz、10MHz、12MHz、15MHz、16MHz、20MHz或24MHz。頻率的選擇取決于USB模塊所需的時(shí)鐘生成電路和48MHz時(shí)鐘中可用的特定分頻比。
對(duì)于Arm Cortex-M4器件,使用的分頻器取決于SCKDIVCR2寄存器中UCK位的設(shè)置。
對(duì)于Arm Cortex-M33器件,使用的分頻器取決于USBCKDIVCR寄存器中USBCKDIV位的設(shè)置。
5.2.2 以太網(wǎng)控制器要求
對(duì)于Arm Cortex-M4器件,當(dāng)使用以太網(wǎng)控制器 (EtherC) 和以太網(wǎng)DMA控制器 (EDMAC) 時(shí),PCLKA(以太網(wǎng))必須與ICLK相同,并且兩者的范圍必須均為12.5MHz到120MHz。
對(duì)于Arm Cortex-M33器件,當(dāng)使用以太網(wǎng)控制器 (EtherC) 和以太網(wǎng)DMA控制器 (EDMAC) 時(shí),PCLKH(以太網(wǎng))的范圍必須為12.5MHz到100MHz。
5.2.3 ROM或數(shù)據(jù)閃存的編程和擦除要求
FCLK必須至少為4MHz才能在內(nèi)部ROM和數(shù)據(jù)閃存上執(zhí)行編程和擦除。
SDCLK來源于BCLK。請(qǐng)勿將SDCLK設(shè)置為高于系統(tǒng)時(shí)鐘 (ICLK) 的頻率。
5.3 降低時(shí)鐘生成電路 (CGC) 的功耗
為了幫助節(jié)省功耗,請(qǐng)盡可能將所有未使用的時(shí)鐘(例如BCLK)的分頻器設(shè)置為最大可能值。另外,如果不使用時(shí)鐘,請(qǐng)通過設(shè)置適當(dāng)?shù)募拇嫫鱽泶_保時(shí)鐘已停止。下表顯示了用于控制每個(gè)時(shí)鐘源的寄存器。
表10. 時(shí)鐘源配置寄存器
5.4 寫入系統(tǒng)時(shí)鐘控制寄存器
寫入系統(tǒng)時(shí)鐘分頻控制寄存器 (SCKDIVCR)、系統(tǒng)時(shí)鐘分頻控制寄存器2 (SCKDIVCR2) 和系統(tǒng)時(shí)鐘源控制寄存器 (SCKSCR) 中的各個(gè)位域時(shí),應(yīng)格外小心。
當(dāng)將SCKDIVCR或SCKDIVCR2中的任何值從較低的分頻比更改為較高的分頻比時(shí),請(qǐng)至少等待750ns,然后再更改該值。當(dāng)將任何值從高分頻比更改為低分頻比時(shí),請(qǐng)?jiān)诟闹岛笾辽俚却?50ns,然后再開始后續(xù)處理。
當(dāng)將SCKSCR的值從PLL更改為其他時(shí)鐘源時(shí),請(qǐng)至少等待750ns,然后再更改該值。當(dāng)將值從非PLL時(shí)鐘源更改為PLL時(shí),請(qǐng)?jiān)诟闹岛笾辽俚却?50ns,然后再開始后續(xù)處理。
測(cè)量等待時(shí)間的推薦方法是在軟件中通過對(duì)指令周期進(jìn)行計(jì)數(shù)來實(shí)現(xiàn)。確??紤]情況最差的使用條件,以確保會(huì)經(jīng)過所需的等待時(shí)間。
-
mcu
+關(guān)注
關(guān)注
146文章
16922瀏覽量
349992 -
瑞薩
+關(guān)注
關(guān)注
34文章
22284瀏覽量
85966 -
時(shí)鐘電路
+關(guān)注
關(guān)注
10文章
236瀏覽量
50679
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論