0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

2022 Sigrity SPB 17.4 版本更新 I SystemSI 為GDDR6接口增加基于JEDEC自動化分析功能

深圳(耀創(chuàng))電子科技有限公司 ? 2022-10-09 09:41 ? 次閱讀

Allegro和 Sigrity 軟件最新發(fā)布了一系列的產(chǎn)品更新(SPB17.4 QIR4 release)。我們將通過實例講解、視頻演示讓您深入了解 Allegro PCB Editor、Allegro System Capture、Allegro Package Designer Plus(本期內容)、Sigrity Aurora、Sigrity SystemSI(本期內容)、Sigrity SystemPI等產(chǎn)品的新功能及用法,助力提升設計質量和設計效率。

Cadence Sigrity SystemSI 的模塊化設計允許用戶方便地搭建任意拓撲,支持最新的 IBIS/Spice/ TouchStone/IBIS-AMI 模型。

Sigrity SystemSI 可以對高速串行通道進行眼圖和誤碼率分析,對系統(tǒng)中的任意參數(shù)進行掃描,得到最優(yōu)化配置,并且集成了 PCI-E、SATA工業(yè)標準,直接對仿真結果進行判別。

Sigrity SystemSI 可以對整個 DDR 系統(tǒng)進行準確的 SSN 分析,集成 JEDEC 標準,自動為用戶量測 SI 參數(shù),并以此為基礎,進行自動化時序分析。

7863748a-46f9-11ed-b116-dac502259ad0.png

面對 10Gbps 以上的高速通道傳輸?shù)耐ㄓ?a target="_blank">信號,我們大多數(shù)會采用差分方式設計,這樣可以持續(xù)更快速地傳輸大比特量數(shù)據(jù)。

Sigrity SystemSI 的高速串行和并行模塊,可以適應高速信號傳輸通道的標準分析流程,支持 AMI 算法建模接口,能夠更高效地創(chuàng)建發(fā)送端和接收端模型,同時內部的參數(shù)定義方式將芯片設計和業(yè)界高速傳輸標準(DDR/HDMI/USB/PCI-E等)以流程化的方式提供給用戶,最終滿足用戶對系統(tǒng)總體 BER 的預測,并判斷抖動、噪聲是否都在指定的容限內,實現(xiàn)更簡單易用的流程化操作。

78ceaf7a-46f9-11ed-b116-dac502259ad0.png

Sigrity SystemSI

系統(tǒng)信號仿真亮點——

2#為GDDR6 接口增加基于 JEDEC 自動化分析功能

Wbench_SPB17.4_QIR4 更新之后,Sigrity SystemSI 可以支持為 GDDR6 接口增加基于 JEDEC 協(xié)議的自動化分析功能。接下來使用一個 DDR 的例子來說明 GDDR6 分析流程及內存塊支持多個模型等功能。

790e4504-46f9-11ed-b116-dac502259ad0.png

實例講解 · 圖文版

1

之前版本中拓撲的內存塊僅支持分配相同的 IBIS 模型文件,現(xiàn)在的版本中不同位號的內存塊可以分配給不同的 IBIS 型號,相當于不同的內存可以使用不同公司/廠商的 IBIS 模型文件。

795d27d2-46f9-11ed-b116-dac502259ad0.png

2

拓撲中不同組的內存塊可以分配不同的 IBIS 組件模型文件。

79a3866e-46f9-11ed-b116-dac502259ad0.png

3

檢查內存仿真模塊之間的電氣連接,檢查互連信號發(fā)送接收的數(shù)據(jù)完整度。

79c8a142-46f9-11ed-b116-dac502259ad0.png

4

設置控制器模型參數(shù)、數(shù)據(jù)速率、信號周期以及發(fā)送和接收端的 IBIS 模型。

7a800b8e-46f9-11ed-b116-dac502259ad0.png

7af6dfac-46f9-11ed-b116-dac502259ad0.png

5

設置參數(shù)完成以后,執(zhí)行仿真可以看到仿真完成后的結果波形數(shù)據(jù)。

7b3ce77c-46f9-11ed-b116-dac502259ad0.png

6

調用新增加的 GDDR6 接口模板分析波形數(shù)據(jù)。

7b86b99c-46f9-11ed-b116-dac502259ad0.png

7

支持生成 GDDR6 基于 JEDEC 自動化分析功能的報告。

7c76eebc-46f9-11ed-b116-dac502259ad0.png

8

支持生成 GDDR6 基于JEDEC 自動化分析功能的報告。

7d1f398c-46f9-11ed-b116-dac502259ad0.png

7d4f22a0-46f9-11ed-b116-dac502259ad0.png

9

支持生成 GDDR6 基于JEDEC 自動化分析功能的報告。

7d9c6c04-46f9-11ed-b116-dac502259ad0.png

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • allegro
    +關注

    關注

    42

    文章

    641

    瀏覽量

    144582
收藏 人收藏

    評論

    相關推薦

    下一代高端顯卡標配,容量和速度雙翻倍的GDDR7登場!

    大量用于渲染或計算的數(shù)據(jù),其本身需要具備極快的數(shù)據(jù)傳輸速度。 ? 如果我們除去各大AI GPU搭載的HBM的話,目前主流的消費級GPU仍在采用GDDR6GDDR6最早是由三星在2016年的HotChip提出來的,隨后三星、美光和SK海力士都先后生產(chǎn)出了各自的
    的頭像 發(fā)表于 03-08 09:04 ?1594次閱讀
    下一代高端顯卡標配,容量和速度雙翻倍的<b class='flag-5'>GDDR</b>7登場!

    英偉達推出搭載GDDR6顯存的GeForce RTX 4070顯卡

    面對全球GDDR6X顯存供應的嚴峻挑戰(zhàn),英偉達今日宣布了一項靈活應變的市場策略:正式推出搭載GDDR6顯存的GeForce RTX 4070顯卡,旨在有效緩解市場對這一熱門型號顯卡的急切渴望。此舉
    的頭像 發(fā)表于 08-21 15:09 ?405次閱讀

    具有 I2C 和 I3C接口的 TMP139 0.5°C 精度 JEDEC DDR5 B級數(shù)字溫度傳感器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《具有 I2C 和 I3C接口的 TMP139 0.5°C 精度 JEDEC DDR5 B級數(shù)字溫度傳感器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-12 10:57 ?0次下載
    具有 <b class='flag-5'>I</b>2C 和 <b class='flag-5'>I</b>3C<b class='flag-5'>接口</b>的 TMP139 0.5°C 精度 <b class='flag-5'>JEDEC</b> DDR5 B級數(shù)字溫度傳感器數(shù)據(jù)表

    Allegro X 23.11 版本更新 I PCB 設計:梯形布線的分析性能提升

    的新功能及用法,助力您提升設計質量和設計效率。點擊文末閱讀原文,收藏版本更新亮點詳解匯總頁面,持續(xù)關注版本更新!AllegroXPCBDes
    的頭像 發(fā)表于 08-10 08:12 ?532次閱讀
    Allegro X 23.11 <b class='flag-5'>版本</b><b class='flag-5'>更新</b> <b class='flag-5'>I</b> PCB 設計:梯形布線的<b class='flag-5'>分析</b>性能提升

    Allegro X 23.11 版本更新 I PCB 設計:圖紙打印和時序調整

    的新功能及用法,助力您提升設計質量和設計效率。點擊文末閱讀原文,收藏版本更新亮點詳解匯總頁面,持續(xù)關注版本更新!AllegroXPCBDes
    的頭像 發(fā)表于 07-27 08:12 ?317次閱讀
    Allegro X 23.11 <b class='flag-5'>版本</b><b class='flag-5'>更新</b> <b class='flag-5'>I</b> PCB 設計:圖紙打印和時序調整

    Allegro X 23.11 版本更新 I PCB 設計:DFA_BOUND 用于 DFA 規(guī)則設定

    Allegro X 23.11 版本更新 I PCB 設計:DFA_BOUND 用于 DFA 規(guī)則設定
    的頭像 發(fā)表于 06-29 08:12 ?478次閱讀
    Allegro X 23.11 <b class='flag-5'>版本</b><b class='flag-5'>更新</b> <b class='flag-5'>I</b> PCB 設計:DFA_BOUND 用于 DFA 規(guī)則設定

    美光出樣業(yè)界容量密度最高新一代 GDDR7 顯存

    β(1-beta)DRAM 技術和創(chuàng)新架構,以優(yōu)化的功耗設計打造了速率高達 32 Gb/s 的高性能內存。美光 GDDR7 的系統(tǒng)帶寬超過 1.5 TB/s,2?較 GDDR6 提升高達 60%,3?并配備四個獨立
    的頭像 發(fā)表于 06-05 16:52 ?924次閱讀

    有辦法自動CYUSB4347-BZXC更新固件嗎?

    有辦法自動 CYUSB4347-BZXC 更新固件嗎? 我們的生產(chǎn)團隊必須更新 CYUSB4347-BZXC IC 的 FW。 他們目前使用 EZ-USB HX3PD 配置實用程序來
    發(fā)表于 05-31 15:43

    AMD RDNA4或采用GDDR6顯存,Navi 4X或Navi 4C具備216個計算單元?

    因受限 RDNA 3 世代尷尬處境,AMD 下一代 RDNA4 游戲顯卡似乎選擇避開與英偉達在旗艦級別產(chǎn)品上的競爭。據(jù)消息人士 Kepler 透露,AMD 下一代 RDNA4 游戲顯卡將全部采用 18Gbps 的 GDDR6 顯存,而英偉達則可能使用更強大的 GDDR7
    的頭像 發(fā)表于 04-28 14:29 ?594次閱讀

    Rambus推GDDR7內存控制器IP滿足AI應用需求

    據(jù)報道,該公司的 GDDR7 控制器采用 PAM3 信號,運行速度高達 40 Gbps,能為 GDDR7 存儲器設備提供 160 GB/s 的吞吐量,相比其自身研發(fā)的GDDR6 控制器,提升了 67%。
    的頭像 發(fā)表于 04-23 15:52 ?343次閱讀

    三星、海力士推出GDDR7顯存,最高時速48Gbps、64Gb

    值得關注的是,新型GDDR7內存提供的容量選項亦更加多樣化,本次展出的版本即包含16Gb與24Gb兩種款式,分別匹配2GB和3GB顯存容量。據(jù)JEDEC公布的數(shù)據(jù)顯示,未來GDDR7內
    的頭像 發(fā)表于 03-21 15:35 ?614次閱讀

    英偉達、AMD新款顯卡或仍配備2GB GDDR7顯存

    據(jù)悉,現(xiàn)行GDDR6顯存每模塊采用8GB顯存容量,對此,@kopite7kimi援引內部消息稱,英偉達即將發(fā)布的GeForce RTX 5090顯卡并無內存翻倍的可能性。
    的頭像 發(fā)表于 03-08 14:54 ?528次閱讀

    蘋果iOS 17.4正式版發(fā)布

    蘋果于凌晨推出了iOS 17.4正式版升級,版本號為21E219。
    的頭像 發(fā)表于 03-06 11:23 ?909次閱讀

    利用Sigrity Aurora進行PCB布線后的仿真分析-阻抗及寄生參數(shù)析

    Cadence 17.4后 將ORCAD與ALLEGRO的聯(lián)系更加緊密,同時PCB仿真功能有明顯的提升,以前PCB的后仿真基本是在Cadence Sigrity中完成。
    的頭像 發(fā)表于 02-26 09:12 ?3301次閱讀
    利用<b class='flag-5'>Sigrity</b> Aurora進行PCB布線后的仿真<b class='flag-5'>分析</b>-阻抗及寄生參數(shù)析

    三星展示GDDR7技術:優(yōu)化TRX均衡與ZQ校準,提升傳輸速度

    GDDR7將運用PAM3編碼方式,這種介于PAM4和NRZ之間的技術可提高周期內數(shù)據(jù)傳送率,相較NRZ技術降低了對高總線頻率的依賴,獲得比GDDR6更高性能且能耗更低的特性。
    的頭像 發(fā)表于 01-29 11:20 ?526次閱讀