0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

行業(yè)資訊 I 一文了解通用小芯片互聯(lián)技術(shù) (UCIe) 標(biāo)準(zhǔn)

深圳(耀創(chuàng))電子科技有限公司 ? 2022-10-18 09:31 ? 次閱讀

今年三月,英特爾、AMD、Arm、兩家領(lǐng)先的代工廠、Google Cloud、Meta、高通和 ASE 宣布,他們正在建立一種新的小芯片(chiplet)互聯(lián)開(kāi)放標(biāo)準(zhǔn),名為通用小芯片互聯(lián)技術(shù)(Universal Chiplet Interconnect Express,UCIe),旨在標(biāo)準(zhǔn)化小芯片的構(gòu)建和相互通信方式。

過(guò)去幾年的一大趨勢(shì)是業(yè)內(nèi)越來(lái)越多地使用多裸片先進(jìn)封裝,作為構(gòu)建硅基系統(tǒng)的一種方式,通常稱(chēng)為系統(tǒng)級(jí)封裝(Systems-in-Package,SiP)。目前,小芯片 (chiplet) 之間的通信沒(méi)有什么重大的技術(shù)挑戰(zhàn),至少?zèng)]有超出電路板上芯片通信的既有挑戰(zhàn)。而在沒(méi)有任何標(biāo)準(zhǔn)的情況下,所有 SiP 上的裸片都來(lái)自同一家公司(盡管通常是在多個(gè)半導(dǎo)體工藝節(jié)點(diǎn)上)。值得注意地, HBM 是一個(gè)例外(還有 HBM2 和 HBM3),JEDEC 參與了標(biāo)準(zhǔn)制定,Micron 等制造商提供了裸片堆棧,以便整合到基于高級(jí)封裝的設(shè)計(jì)中。

Universal Chiplet Interconnect Express (UCIe) 標(biāo)準(zhǔn)

只有當(dāng)標(biāo)準(zhǔn)得到普遍采用時(shí),才能最大程度體現(xiàn)其價(jià)值。因此,對(duì)于建立小芯片互聯(lián)開(kāi)放標(biāo)準(zhǔn),最重要的是哪些公司宣布加入其中。前文已經(jīng)提到,最初的簽署名單是:

英特爾、AMD、Arm、兩家領(lǐng)先的代工廠、Google Cloud、Meta、高通和 ASE

在這些公司中,哪些公司實(shí)際上提供了符合標(biāo)準(zhǔn)的裸片,還有待觀察。當(dāng)然,Arm 不生產(chǎn)芯片,代工廠也不設(shè)計(jì)芯片;但也許有一天,將有可能制造一個(gè)搭載英特爾 x86 處理器、Google TPU 和高通 5G 調(diào)制解調(diào)器的 SiP,并且所有這些都整合在同一個(gè)封裝中。

IP 公司沒(méi)有受邀參加最初的官宣活動(dòng),可能是因?yàn)樾枰?qǐng)的半導(dǎo)體和系統(tǒng)公司已經(jīng)足夠多。但我們將調(diào)整我們的 D2D(Die-to-Die)互連來(lái)遵循該標(biāo)準(zhǔn)——這樣說(shuō)應(yīng)該并不唐突。

顯然,UCIe 將效仿 PCIe(二者的名字都很相似)。PCIe 已經(jīng)使大量供應(yīng)商能夠制造可以成功協(xié)同工作的電路板和芯片;同樣,UCIe的目標(biāo)則是使不同制造商的小芯片之間能夠有類(lèi)似水平的互操作性。至于什么樣的商業(yè)環(huán)境能夠促成這一目標(biāo),還有待觀察。

至少,未來(lái)將應(yīng)該有可能從多家公司購(gòu)買(mǎi)裸片,并由這些公司制造裸片,然后當(dāng)把這些裸片組裝在一個(gè)先進(jìn)多裸片封裝時(shí),它們可以順利協(xié)同工作。進(jìn)一步說(shuō),未來(lái)將可能有公司配備現(xiàn)成的裸片庫(kù)存,從而消除等待生產(chǎn)這一過(guò)程。而更為理想的是,未來(lái)將可能有分銷(xiāo)商(或新公司類(lèi)型)擁有來(lái)自多個(gè)制造商的裸片庫(kù)存,就像他們現(xiàn)在擁有封裝好的元件一樣。

6db25568-4cb9-11ed-b116-dac502259ad0.jpg

開(kāi)發(fā) D2D 互連的一個(gè)重要?jiǎng)訖C(jī)是,它比 PCB 上的芯片外連接具有更高的性能和更低的功耗。事實(shí)上,最初的產(chǎn)品發(fā)布承諾能夠以 1/20 的功耗獲得 20 倍的性能(見(jiàn)上圖的新聞稿)。

與 PCIe(和 USB)一樣,UCIe 標(biāo)準(zhǔn)最初的開(kāi)發(fā)工作是由英特爾完成的,然后他們將該標(biāo)準(zhǔn)捐贈(zèng)給后來(lái)成立的 UCIe 聯(lián)盟。與其最為相似的的標(biāo)準(zhǔn)實(shí)際上是高級(jí)互連總線 (Advanced Interconnect Bus ,AIB),最初也是由英特爾開(kāi)發(fā)而后捐贈(zèng)給CHIPS 聯(lián)盟;CHIPS 全稱(chēng)為“Common Hardware for Interfaces, Processors, and Systems(接口、處理器和系統(tǒng)的通用硬件)”,專(zhuān)注于開(kāi)源的硬件和工具。

UCIe 顯然不僅僅是英特爾的標(biāo)準(zhǔn),這一點(diǎn)可以從最初通告的簽署名單中看出。能讓英特爾、AMD 和 Arm 聯(lián)手合作,這件事必然意義重大。該規(guī)范包括物理層(電信號(hào)標(biāo)準(zhǔn))和上面的協(xié)議層,并且詳細(xì)說(shuō)明了支持的 bump 間距,這間接指定了可以使用的先進(jìn)封裝技術(shù)。

6dd6b520-4cb9-11ed-b116-dac502259ad0.png

上表對(duì)初始標(biāo)準(zhǔn)中的數(shù)字進(jìn)行了更深入的分析。

在白皮書(shū)《Universal Chiplet Interconnect Express (UCIe): Building an Open Chiplet Ecosystem(UCIe:構(gòu)建開(kāi)放的芯片生態(tài)系統(tǒng))》中,有這樣一段總結(jié):

《UCIe:構(gòu)建開(kāi)放的芯片生態(tài)系統(tǒng)》

業(yè)界對(duì)一個(gè)開(kāi)放的小芯片生態(tài)系統(tǒng)有巨大的需求,它將釋放整個(gè)計(jì)算連續(xù)體的創(chuàng)新。UCIe 1.0 提供了極高的能效和極具性?xún)r(jià)比的性能。事實(shí)上,它是一個(gè)具有即插即用模式的開(kāi)放標(biāo)準(zhǔn),以多個(gè)成功的標(biāo)準(zhǔn)為藍(lán)本,并由一群最合適不過(guò)的行業(yè)領(lǐng)導(dǎo)者推出,這將確保該標(biāo)準(zhǔn)被廣泛采用。我們預(yù)計(jì)下一代創(chuàng)新將發(fā)生在小芯片層面,而使小芯片組合能夠提供不同功能以供客戶選擇,將充分滿足客戶的應(yīng)用要求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    450

    文章

    49636

    瀏覽量

    417195
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    新思科技發(fā)布40G UCIe IP,加速多芯片系統(tǒng)設(shè)計(jì)

    新思科技近日宣布了項(xiàng)重大技術(shù)突破,正式推出全球領(lǐng)先的40G UCIe(Universal Chiplet Interconnect Express)IP全面解決方案。這創(chuàng)新成果以每
    的頭像 發(fā)表于 09-11 17:18 ?428次閱讀

    新思科技發(fā)布全球領(lǐng)先的40G UCIe IP,助力多芯片系統(tǒng)設(shè)計(jì)全面提速

    新思科技40G UCIe IP 全面解決方案為高性能人工智能數(shù)據(jù)中心芯片中的芯片芯片連接提供全球領(lǐng)先的帶寬 摘要: 業(yè)界首個(gè)完整的 40G UCI
    發(fā)表于 09-10 13:45 ?229次閱讀

    小鵬汽車(chē)自主研發(fā)的智能駕駛芯片已順利完成流片階段

    8月27日,最新行業(yè)資訊顯示,小鵬汽車(chē)在智能駕駛技術(shù)領(lǐng)域取得重大突破,其自主研發(fā)的智能駕駛芯片已順利完成流片階段,標(biāo)志著這一關(guān)鍵技術(shù)的實(shí)質(zhì)性進(jìn)展。
    的頭像 發(fā)表于 08-27 14:32 ?1124次閱讀

    了解CableLabs的領(lǐng)域與行業(yè)影響力

    CableLabs是個(gè)非營(yíng)利性的研究與發(fā)展組織,專(zhuān)注于推動(dòng)有線電視和寬帶行業(yè)技術(shù)進(jìn)步和創(chuàng)新。它由北美有線電視運(yùn)營(yíng)商、設(shè)備制造商、內(nèi)容提供商和其他行業(yè)利益相關(guān)者共同支持,旨在通過(guò)
    的頭像 發(fā)表于 08-01 17:22 ?246次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>了解</b>CableLabs的領(lǐng)域與<b class='flag-5'>行業(yè)</b>影響力

    科普 | 了解FPGA

    次性工程費(fèi)用,用量較小時(shí)具有成本優(yōu)勢(shì)。 1)靈活性:通過(guò)對(duì) FPGA 編程,F(xiàn)PGA 能夠執(zhí)行 ASIC 能夠執(zhí)行的任何邏輯功能。FPGA 的獨(dú)特優(yōu)勢(shì)在于其靈活性,即隨時(shí)可以改變芯片功能,在技術(shù)
    發(fā)表于 07-08 19:36

    新思科技針對(duì)主要代工廠提供豐富多樣的UCIe IP解決方案

    Multi-Die設(shè)計(jì)之所以成為可能,除了封裝技術(shù)的進(jìn)步之外,用于Die-to-Die連接的通用芯?;ミB技術(shù)UCIe標(biāo)準(zhǔn)也是
    的頭像 發(fā)表于 07-03 15:16 ?755次閱讀

    新思科技與英特爾在UCIe互操作性測(cè)試進(jìn)展

    英特爾的測(cè)試芯片Pike Creek由基于Intel 3技術(shù)制造的英特爾UCIe IP小芯片組成。它與采用臺(tái)積電公司N3工藝制造的新思科技UCIe
    的頭像 發(fā)表于 04-18 14:22 ?554次閱讀

    科普 | 了解FPGA技術(shù)知識(shí)

    ,在技術(shù)還未成熟的階段,這種特性能夠降低產(chǎn)品的成本與風(fēng)險(xiǎn),在 5G 初期這種特性尤為重要。 2)上市時(shí)間:由于 FPGA 買(mǎi)來(lái)編程后既可直接使用,F(xiàn)PGA 方案無(wú)需等待三個(gè)月至年的芯片流片周期,為
    發(fā)表于 03-08 14:57

    pcb應(yīng)變測(cè)試有多重要?了解!

    pcb應(yīng)變測(cè)試有多重要?了解!
    的頭像 發(fā)表于 02-24 16:26 ?914次閱讀

    了解芯片封裝及底部填充(Underfill)技術(shù)(上)

    芯片封裝作為設(shè)計(jì)和制造電子產(chǎn)品開(kāi)發(fā)過(guò)程中的關(guān)鍵技術(shù)日益受到半導(dǎo)體行業(yè)的關(guān)注和重視。
    的頭像 發(fā)表于 02-22 17:24 ?3865次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>了解</b><b class='flag-5'>芯片</b>封裝及底部填充(Underfill)<b class='flag-5'>技術(shù)</b>(上)

    深度詳解UCIe協(xié)議和技術(shù)

    Universal Chiplet Interconnect Express (UCIe) 是個(gè)開(kāi)放的行業(yè)互連標(biāo)準(zhǔn),可以實(shí)現(xiàn)小芯片之間的封
    發(fā)表于 12-11 10:37 ?1951次閱讀
    深度詳解<b class='flag-5'>UCIe</b>協(xié)議和<b class='flag-5'>技術(shù)</b>

    帶你了解 DAC

    了解 DAC
    的頭像 發(fā)表于 12-07 15:10 ?7968次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b>帶你<b class='flag-5'>了解</b> DAC

    了解剛?cè)峤Y(jié)合制造過(guò)程

    了解剛?cè)峤Y(jié)合制造過(guò)程
    的頭像 發(fā)表于 12-04 16:22 ?557次閱讀

    了解 PCB 的有效導(dǎo)熱系數(shù)

    了解 PCB 的有效導(dǎo)熱系數(shù)
    的頭像 發(fā)表于 11-24 15:48 ?1595次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>了解</b> PCB 的有效導(dǎo)熱系數(shù)

    了解pcb電路板加急打樣流程

    了解pcb電路板加急打樣流程
    的頭像 發(fā)表于 11-08 14:21 ?6065次閱讀