0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

晶振在PCB板上如何布局?都是精髓!

億佰特物聯(lián)網(wǎng)應(yīng)用專家 ? 2022-11-14 09:39 ? 次閱讀

晶振數(shù)字電路設(shè)計(jì)中關(guān)鍵先生,通常在電路設(shè)計(jì)當(dāng)中,晶振都當(dāng)作數(shù)字電路中的心臟部分,數(shù)字電路的所有工作都離不開(kāi)時(shí)鐘信號(hào),而恰好晶振便是直接控制整個(gè)系統(tǒng)正常啟動(dòng)的那個(gè)關(guān)鍵按鈕,可以說(shuō)要是有數(shù)字電路設(shè)計(jì)的地方就可以看到晶振。

晶振的定義

晶振一般是指石英晶體振蕩器石英晶體諧振器兩種,也可以直接叫晶體振蕩器。都是利用石英晶體的壓電效應(yīng)制作而成。它的工作原理是這樣的:在晶體兩個(gè)電極上加上電場(chǎng)后,晶體會(huì)發(fā)生機(jī)械變形,相反的,若是在晶體的兩端加上機(jī)械壓力后,晶體又會(huì)產(chǎn)生電場(chǎng)。這種現(xiàn)象是可逆的,所以利用晶體的這種特性,在晶體兩端加上交變電壓,晶片就會(huì)產(chǎn)生機(jī)械振動(dòng),同時(shí)又會(huì)產(chǎn)生交變電場(chǎng)。但是晶體產(chǎn)生的這種振動(dòng)和電場(chǎng)一般都會(huì)很小,但只要在某個(gè)特定頻率下,振幅就會(huì)明顯增大,就類似我們電路設(shè)計(jì)者常能見(jiàn)到的LC回路諧振同理。3db70a2c-61ac-11ed-b116-dac502259ad0.png晶振分類:①無(wú)源晶振無(wú)源晶振為晶體,一般是2引腳的無(wú)極性器件(部分無(wú)源晶振有無(wú)極性的固定引腳)。
無(wú)源晶振一般需借助于負(fù)載電容形成的時(shí)鐘電路才能產(chǎn)生振蕩信號(hào)(正弦波信號(hào))。②有源晶振有源晶振為振蕩器,通常是4個(gè)引腳。有源晶振不需要CPU的內(nèi)部振蕩器,產(chǎn)生方波信號(hào)。有源晶振供電便能產(chǎn)生一個(gè)時(shí)鐘信號(hào)。有源晶振信號(hào)穩(wěn)定,質(zhì)量較好,而且連接方式比較簡(jiǎn)單,精度誤差比無(wú)源晶振更小,價(jià)格比無(wú)源晶振更貴。

晶振的等效電路

事實(shí)上,晶振的作用就像一個(gè)串聯(lián)的RLC電路。晶振的等效電路顯示了一個(gè)串聯(lián)的RLC電路,表示晶振的機(jī)械振動(dòng),與一個(gè)電容并聯(lián)表示與晶振的電氣連接,而晶振振蕩器便朝著串聯(lián)諧振運(yùn)行工作。3dceaf2e-61ac-11ed-b116-dac502259ad0.png其中,R是ESR等效串聯(lián)電阻,L和C分別是等效電感和電容,Cp為寄生電容。

晶振的基本參數(shù)

一般晶振的基本參數(shù)有:工作溫度、精度值、匹配電容、封裝形式、核心頻率等。晶振的核心頻率一般晶振頻率的選擇取決于頻率元器件的要求規(guī)定,像MCU一般是一個(gè)范圍,大部分都是從4M到幾十M不等。晶振的精度:晶振的精度普遍在±5PPM、±10PPM、±20PPM、±50PPM等,高精度的時(shí)鐘芯片一般在±5PPM之內(nèi),一般運(yùn)用都會(huì)選擇在±20PPM左右。晶振的匹配電容通常通過(guò)調(diào)整匹配電容的值,可以更改晶振的核心頻率,目前在做高精度晶振時(shí),都是用該方法來(lái)進(jìn)行調(diào)整。

晶振在PCB的設(shè)計(jì)布局

作為數(shù)字電路中的心臟,晶振影響著整個(gè)系統(tǒng)的穩(wěn)定性,系統(tǒng)晶振的選擇,決定了數(shù)字電路的成敗。由于晶振內(nèi)部存在石英晶體,受到外部撞擊等情況造成晶體斷裂,很容易造成晶振不啟振,所以通常在電路設(shè)計(jì)時(shí),要考慮晶振的可靠安裝,其位置盡量不要靠近板邊、設(shè)備外殼等地方。PCB對(duì)晶振布局時(shí)通常注意一下幾點(diǎn):①晶振不能距離板邊太近、晶振的外殼必須接地,否則易導(dǎo)致晶振輻射雜訊。在板卡設(shè)計(jì)時(shí)尤其需要注意這點(diǎn)。外殼接地可以避免晶振向外輻射,同時(shí)可以屏蔽外來(lái)信號(hào)對(duì)晶振的干擾。如果一定要布置在PCB邊緣,可以在晶振印制線邊上再布一根GND線,同時(shí)在包地線上間隔一段距離就打過(guò)孔,將晶振包圍起來(lái)。3de4d466-61ac-11ed-b116-dac502259ad0.png②晶振下方不能布信號(hào)線,易導(dǎo)致信號(hào)線耦合晶振諧波雜訊。
保證完全鋪地,同時(shí)在晶振的300mil范圍內(nèi)不要布線,這樣可以防止晶振干擾其他布線、元器件和層的性能。③若濾波器件放在晶振下方,且濾波電容與匹配電阻未按照信號(hào)流向排布,會(huì)使濾波器的濾波效果變差。耦合電容應(yīng)盡量靠近晶振的電源引腳,按電源流入方向,依容值從大到小順序擺放。④時(shí)鐘信號(hào)的走線應(yīng)盡量簡(jiǎn)短,線寬大一些,在布線長(zhǎng)度和遠(yuǎn)離發(fā)熱源上尋找平衡。以下圖布局為例,晶振的布局方式會(huì)相對(duì)更優(yōu):①晶振的濾波電容與匹配電路靠近MCU芯片位子,遠(yuǎn)離板邊。②晶振的濾波電容與匹配電阻按照信號(hào)流向排布,靠近晶振擺放整齊緊湊。③晶振靠近芯片處擺放,到芯片的走線盡量短而直。在電路系統(tǒng)中,高速時(shí)鐘信號(hào)線優(yōu)先級(jí)最高。時(shí)鐘線是一個(gè)敏感信號(hào),頻率越高,要求走線盡量簡(jiǎn)短,以保證信號(hào)的失真度達(dá)到最小。3dfb1ca8-61ac-11ed-b116-dac502259ad0.png

因?yàn)楝F(xiàn)在很多電路中,系統(tǒng)晶振時(shí)鐘頻率很高,所以干擾諧波出來(lái)的能量也強(qiáng),諧波除了會(huì)從輸入與輸出兩條線導(dǎo)出來(lái)外,也會(huì)從空間輻射出來(lái),這也導(dǎo)致若PCB中對(duì)晶振的布局不夠合理,會(huì)很容易造成很強(qiáng)的雜散輻射問(wèn)題,并且一旦產(chǎn)生,很難在通過(guò)其他方法來(lái)解決,所以在PCB板布局時(shí)對(duì)晶振和CLK信號(hào)線布局非常重要。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4295

    文章

    22776

    瀏覽量

    393254
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    pcb布局中注意事項(xiàng)

    (Crystal Oscillator)PCB布局中是一個(gè)非常重要的組件,它為電子設(shè)備提供穩(wěn)定的時(shí)鐘信號(hào)。
    的頭像 發(fā)表于 09-19 10:55 ?93次閱讀

    的抗干擾設(shè)計(jì):確保系統(tǒng)時(shí)鐘的穩(wěn)定性

    主要分為兩個(gè)方面:電路布局(layout)的優(yōu)化和頻率器件的隔離處理。 電路布局的優(yōu)化
    的頭像 發(fā)表于 09-10 16:51 ?190次閱讀

    晶體振蕩器 PCB 布局設(shè)計(jì)指南

    一站式PCBA智造廠家今天為大家講講PCB如何布局
    的頭像 發(fā)表于 07-08 09:45 ?203次閱讀

    求助,關(guān)于AN2867的布局問(wèn)題求解

    今天研究AN2867的布局,有一個(gè)疑問(wèn),資料顯示周圍需要地環(huán)保護(hù),而且地環(huán)與其他地面要
    發(fā)表于 05-20 07:59

    帶你破解PCB布局要點(diǎn)

    一、的分類01無(wú)源無(wú)源器是一種passives振蕩器,它不需要外部電源來(lái)維持振蕩。它
    的頭像 發(fā)表于 05-09 08:10 ?749次閱讀
    帶你破解<b class='flag-5'>晶</b><b class='flag-5'>振</b><b class='flag-5'>PCB</b>的<b class='flag-5'>布局</b>要點(diǎn)

    PCB加入的原因主要有哪些?

    ,以滿足不同電子設(shè)備的需求。 總之,PCB
    發(fā)表于 04-09 17:06

    怎么判斷是否起?不起該怎么辦?

    如果懷疑不起造成電路電不良,該如何進(jìn)一步判定是
    發(fā)表于 03-06 17:22

    PCB與石英和電流之間的三者關(guān)系

    多層組成。作為電路連接和信號(hào)傳輸?shù)妮d體, PCB承載著電子器件之間的連接和通信功能。石英是一種非常常用的電子元件,它可以產(chǎn)生精確的振蕩頻率,并且
    的頭像 發(fā)表于 01-24 15:25 ?711次閱讀

    元器件經(jīng)驗(yàn)分享-晶體與對(duì)比分析

    的穩(wěn)定性。 五、晶體PCB可制造性檢查 PCB布局和布線設(shè)計(jì)完成后,為確保順利制造并避免
    發(fā)表于 01-04 11:54

    主板如何檢測(cè)?

    主板可以看到各種各樣類型的,它們安靜的坐落在適合自己的位置,辛勤的勞動(dòng),默默地堅(jiān)守自己的崗位。
    的頭像 發(fā)表于 12-20 10:13 ?1252次閱讀

    如何優(yōu)化布局與連接?

    如何優(yōu)化布局與連接 是電子設(shè)備中常見(jiàn)的元件之一,用于提供時(shí)鐘信號(hào)和穩(wěn)定的頻率參考。進(jìn)行
    的頭像 發(fā)表于 12-18 14:09 ?664次閱讀

    為什么不能放置PCB邊緣?

    為什么不能放置PCB邊緣? 是電子設(shè)備中常見(jiàn)的一個(gè)元件,它主要用于提供時(shí)鐘信號(hào),以確保
    的頭像 發(fā)表于 11-29 16:07 ?1057次閱讀

    頻偏怎么辦?

    一文解決完美頻偏問(wèn)題,一看就懂
    的頭像 發(fā)表于 10-31 14:49 ?721次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>振</b><b class='flag-5'>上</b><b class='flag-5'>板</b><b class='flag-5'>上</b>頻偏怎么辦?

    為什么布置PCB邊緣時(shí)會(huì)導(dǎo)致輻射超標(biāo)?

    為什么布置PCB邊緣時(shí)會(huì)導(dǎo)致輻射超標(biāo),而向內(nèi)移動(dòng)后,可以使輻射發(fā)射測(cè)試通過(guò)呢?
    的頭像 發(fā)表于 10-31 10:42 ?961次閱讀

    引起單片機(jī)不起的原因有哪些呢?

    遇到單片機(jī)不起是常見(jiàn)現(xiàn)象,那么引起不起的原因有哪些呢? (1)
    發(fā)表于 10-13 11:45 ?1421次閱讀