0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB工程師layout分享:內(nèi)層的電源平面、地平面的設(shè)計(jì)

華秋電子 ? 2022-12-08 14:29 ? 次閱讀

PCB工程師layout一款產(chǎn)品,不僅僅是布局布線,內(nèi)層的電源平面、地平面的設(shè)計(jì)也非常重要。處理內(nèi)層不僅要考慮電源完整性、信號(hào)完整性、電磁兼容性,還需要考慮DFM可制造性。

PCB內(nèi)層與表層的區(qū)別,表層是用來(lái)走線焊接元器件的,內(nèi)層則是規(guī)劃電源/接地層,該層僅用于多層板,主要用于布置電源線和接地線。我們稱之為雙層板、四層板和六層板,通常指信號(hào)層和內(nèi)部電源/接地層的數(shù)量。

內(nèi)層設(shè)計(jì)

圖片

在高速信號(hào),試中信號(hào),高頻信號(hào)等關(guān)鍵信號(hào)的下面設(shè)計(jì)地線層,這樣信號(hào)環(huán)路的路徑最短,輻射最小。

高速電路設(shè)計(jì)過(guò)程中必須考慮如何處理電源的輻射和對(duì)整個(gè)系統(tǒng)的干擾。一般情況要使電源層平面的面積小于地平面的面積,這樣可以對(duì)電源起屏蔽作用。一般要求電源平面比地平面縮進(jìn)2倍的介質(zhì)厚度。

層疊規(guī)劃

01

電源層平面與相應(yīng)的地平面相鄰。目的是形成耦合電容,并與PCB板上的去耦電容共同作用,降低電源平面阻抗,同時(shí)獲得較寬的濾波效果。

圖片

參考平面

02

參考層的選擇非常重要,理論上電源層和地平面層都能作為參考層,但是地平面層一般可以接地,屏蔽效果要比電源層好很多,所以一般優(yōu)先選擇地平面作為參考平面。

圖片

信號(hào)線不能跨區(qū)域走線

03

相鄰兩層的關(guān)鍵信號(hào)不能跨分割區(qū),否則會(huì)形成較大的信號(hào)環(huán)路,產(chǎn)生較強(qiáng)的輻射和耦合。

圖片

電源、地走線規(guī)劃

04

要保持地平面的完整性,不能在地平面走線,如果信號(hào)線密度太大,可以考慮在電源層的邊緣走線。

圖片

內(nèi)層制造

由于PCB制造復(fù)雜的工藝流程,內(nèi)層制造的工藝只是其中一部分,在生產(chǎn)內(nèi)層板時(shí)還需考慮其他工序的工藝影響內(nèi)層的制造能力。比如壓合公差、鉆孔公差都會(huì)影響內(nèi)層的品質(zhì)良率。

PCB的層數(shù)不同,可分為單面板、雙面板、多層板,這三種板子工藝流程也大不相同。尤其是多層板,生產(chǎn)工藝比單雙面板復(fù)雜許多。因此在設(shè)計(jì)多層板時(shí),需考慮多層板復(fù)雜的工藝流程及DFM可制造性設(shè)計(jì)。

01

刪除獨(dú)立焊盤

獨(dú)立焊盤就是非功能性的PAD,在內(nèi)層不與任何網(wǎng)絡(luò)相連,在PCB制造過(guò)程中會(huì)取消獨(dú)立焊盤。因?yàn)榇霜?dú)立焊盤取消對(duì)產(chǎn)品的設(shè)計(jì)功能無(wú)影響,反而在制造時(shí)會(huì)影響品質(zhì)及生產(chǎn)效率。

圖片

02

內(nèi)層BGA區(qū)域

BGA器件比較小,引腳非常多,因此扇出的過(guò)孔非常密集。在制造過(guò)程中鉆孔到走線、銅皮需要保留一定的間距,否則在壓合及鉆孔工序可能會(huì)短路。在保證鉆孔距銅皮、走線留一定的距離時(shí),孔與孔中間的銅無(wú)法保留,會(huì)導(dǎo)致網(wǎng)絡(luò)開(kāi)路。因此在CAM工程師處理BGA區(qū)域時(shí)需注意孔與孔中間的銅開(kāi)路了需補(bǔ)銅橋,保證生產(chǎn)后網(wǎng)絡(luò)連接不斷開(kāi)。

圖片

03

內(nèi)層設(shè)計(jì)異常

內(nèi)層負(fù)片的孔全部有孔環(huán),轉(zhuǎn)成正片圖形就是所有孔與銅皮不相連完全隔離。完全隔離就等于內(nèi)層沒(méi)有任何作用,不做內(nèi)層都可以。生產(chǎn)制造遇到此問(wèn)題會(huì)跟設(shè)計(jì)工程師確認(rèn),是否設(shè)計(jì)異常,內(nèi)層銅皮沒(méi)有添加網(wǎng)絡(luò)導(dǎo)致完全隔離。

圖片

04

內(nèi)層負(fù)片瓶頸

在內(nèi)層設(shè)計(jì)電源層、地層分割時(shí),由于過(guò)孔密集會(huì)出現(xiàn)網(wǎng)絡(luò)導(dǎo)通的瓶頸。電源網(wǎng)絡(luò)導(dǎo)通的銅橋?qū)挾炔粔?,?huì)導(dǎo)致過(guò)不了相匹配的電流,從而導(dǎo)致燒板。甚至有些瓶頸位置直接開(kāi)路,導(dǎo)致產(chǎn)品設(shè)計(jì)失敗。

圖片

DFM內(nèi)層設(shè)計(jì)檢測(cè)

華秋DFM的檢測(cè)項(xiàng),對(duì)于上文提到的可制造性問(wèn)題都能夠檢測(cè)出來(lái),并提示存在的制造風(fēng)險(xiǎn),設(shè)計(jì)工程師使用華秋DFM可在制造前發(fā)現(xiàn)設(shè)計(jì)存在的缺陷。在制造前修改檢測(cè)的問(wèn)題點(diǎn),避免設(shè)計(jì)的產(chǎn)品在制造過(guò)程中出現(xiàn)問(wèn)題,從而提升產(chǎn)品的成功率,減少多次試樣的成本。

圖片
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4294

    文章

    22776

    瀏覽量

    393233
  • DFM
    DFM
    +關(guān)注

    關(guān)注

    8

    文章

    458

    瀏覽量

    27942
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    OPA548在采用PCB敷銅散熱時(shí),散熱焊盤是否需要接到地平面?

    OPA548(DDPAK封裝)在采用PCB敷銅散熱時(shí),有兩個(gè)問(wèn)題,請(qǐng)教一下: 1)散熱焊盤是否需要接到地平面?我看到有人說(shuō)有些片子需要接地,因?yàn)樯岷副P是襯底,需提供穩(wěn)定的電位。 2)在畫DDPAK封裝庫(kù)時(shí),不提供引腳標(biāo)號(hào)(原理也沒(méi)有對(duì)應(yīng)標(biāo)號(hào)),能正常導(dǎo)入
    發(fā)表于 08-27 07:14

    電路PCB地平面設(shè)計(jì)對(duì)EMI的影響

    在電路PCB設(shè)計(jì)中,地平面設(shè)計(jì)是一個(gè)重要的組成部分,PCB地平面的設(shè)計(jì)不僅關(guān)乎到電子產(chǎn)品的工作性能,而且對(duì)于EMC方面的影響也是息息相關(guān)。
    的頭像 發(fā)表于 03-19 14:12 ?2567次閱讀
    電路<b class='flag-5'>PCB</b>的<b class='flag-5'>地平面</b>設(shè)計(jì)對(duì)EMI的影響

    高速PCB布線的11種最佳技巧大匯總

    當(dāng)靠近地平面的外層用于安裝高速組件,如果用微帶線或者共面線的RF組件,另一側(cè)安裝不太重要的組件。第二個(gè)內(nèi)層用于電源平面,電源
    發(fā)表于 03-07 11:27 ?1010次閱讀
    高速<b class='flag-5'>PCB</b>布線的11種最佳技巧大匯總

    PCB 中的電源平面諧振分析

    本文要點(diǎn)在兩個(gè)導(dǎo)電平面之間傳播的電磁波會(huì)激發(fā)平行板波導(dǎo)諧振。在PCB電源分配網(wǎng)絡(luò)(PDN)中,平行平面結(jié)構(gòu)內(nèi)部會(huì)激發(fā)諧振,從而導(dǎo)致電路板邊緣出現(xiàn)強(qiáng)輻射。這些諧振通常在GHz范圍內(nèi),在
    的頭像 發(fā)表于 02-24 08:11 ?1508次閱讀
    <b class='flag-5'>PCB</b> 中的<b class='flag-5'>電源</b><b class='flag-5'>平面</b>諧振分析

    電源完整性設(shè)計(jì)的重要三步!

    在現(xiàn)代電子設(shè)計(jì)中,電源完整性是PCB設(shè)計(jì)不可或缺的一部分。為了確保電子設(shè)備有穩(wěn)定性能,從電源的源頭到接收端,我們都必須全面考慮和設(shè)計(jì)。如電源模塊、內(nèi)
    發(fā)表于 02-21 21:37

    PCB內(nèi)層的可制造性設(shè)計(jì)

    PCB工程師layout一款產(chǎn)品,不僅僅是布局布線,內(nèi)層電源平面、
    的頭像 發(fā)表于 01-20 08:12 ?733次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>內(nèi)層</b>的可制造性設(shè)計(jì)

    PCB設(shè)計(jì)過(guò)程中電源平面的處理

    電源線寬或銅皮的寬度是否足夠。要考慮電源線寬,首先要了解電源信號(hào)處理所在層的銅厚是多少,常規(guī)工藝下PCB外層(TOP/BOTTOM層)銅厚是1OZ(35um),
    發(fā)表于 01-11 15:47 ?263次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)過(guò)程中<b class='flag-5'>電源</b><b class='flag-5'>平面的</b>處理

    PCB信號(hào)跨分割線需要怎么處理?

    PCB設(shè)計(jì)過(guò)程中,電源平面的分割或者是地平面的分割,會(huì)導(dǎo)致平面的不完整,這樣信號(hào)走線的時(shí)候,它的參考
    發(fā)表于 01-10 15:28 ?784次閱讀
    <b class='flag-5'>PCB</b>信號(hào)跨分割線需要怎么處理?

    PCB設(shè)計(jì)信號(hào)線跨分割會(huì)有什么影響

    我們PCB中的信號(hào)都是阻抗線,是有參考的平面層。但是由于PCB設(shè)計(jì)過(guò)程中,電源平面的分割或者是地平面的
    發(fā)表于 01-03 15:12 ?815次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)信號(hào)線跨分割會(huì)有什么影響

    PCB設(shè)計(jì)技巧:電源平面處理

    電源線寬或銅皮的寬度是否足夠。要考慮電源線寬,首先要了解電源信號(hào)處理所在層的銅厚是多少,常規(guī)工藝下PCB外層(TOP/BOTTOM層)銅厚是1OZ(35um),
    發(fā)表于 12-27 16:07 ?585次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)技巧:<b class='flag-5'>電源</b><b class='flag-5'>平面</b>處理

    完整地平面的重要性

    完整地平面的重要性
    的頭像 發(fā)表于 11-28 16:54 ?768次閱讀
    完整<b class='flag-5'>地平面的</b>重要性

    是否可以把電源平面上面的信號(hào)線使用微帶線模型計(jì)算特性阻抗?

    是否可以把電源平面上面的信號(hào)線使用微帶線模型計(jì)算特性阻抗?電源地平面之間的信號(hào)是否可以使用帶狀線模型計(jì)算? 可以將電源
    的頭像 發(fā)表于 11-24 14:38 ?379次閱讀

    ADL5530連接入電路導(dǎo)致信號(hào)電源地平面短接怎么解決?

    上次沒(méi)有上傳設(shè)計(jì)電路,其實(shí)設(shè)計(jì)就是按照參考電路來(lái)的,但是接入到PCB中由于7、8腳的問(wèn)題就會(huì)導(dǎo)致整個(gè)PCB電源平面地平面的短接,求解決辦法
    發(fā)表于 11-24 06:23

    PCB設(shè)計(jì):層數(shù)設(shè)計(jì)的關(guān)鍵要點(diǎn)

    PCB的EMC設(shè)計(jì)考慮中,首先涉及的便是層的設(shè)置;單板的層數(shù)由電源、地的層數(shù)和信號(hào)層數(shù)組成;電源層、地層、信號(hào)層的相對(duì)位置以及電源、地平面的
    的頭像 發(fā)表于 11-22 09:28 ?1195次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì):層數(shù)設(shè)計(jì)的關(guān)鍵要點(diǎn)

    PCB Layout的GND平面被打斷怎么辦?

    Review了大量的同事,以及客戶的PCB設(shè)計(jì),發(fā)現(xiàn)一個(gè)很常見(jiàn)的問(wèn)題: 很多時(shí)候,硬件工程師不注意就會(huì)打一排過(guò)孔,造成了把GND平面打斷的現(xiàn)象。
    發(fā)表于 11-17 10:27 ?530次閱讀
    <b class='flag-5'>PCB</b> <b class='flag-5'>Layout</b>的GND<b class='flag-5'>平面</b>被打斷怎么辦?